УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧ ЦЕЛОЧИСЛЕННОГО ЛИНЕЙНОГО ПРОГРАММИРОВАНИЯ Российский патент 2014 года по МПК G06F17/00 

Описание патента на изобретение RU2518998C1

Изобретение относится к автоматике и вычислительной технике и предназначено для анализа и оптимизации управляющих решений задач минимизации с помощью аппарата линейного программирования.

Известно устройство для решения задач целочисленного линейного программирования (RU №2143729 С1, МПК G06F 17/00, G06F 17/10, заявлено 17.03.1998, опубликовано 27.12.1999), содержащее К блоков памяти (К≥2), К счетчиков, (К-1) элементов ИЛИ, (К-2) блоков формирования переноса, сумматор, (К+1) цифроаналоговых преобразователей, два элемента И, два блока сравнения, инвертор.

Недостатком данного устройства является низкое быстродействие из-за применения цифроаналоговых преобразователей и блоков памяти.

К причинам, препятствующим достижению указанного ниже технического результата, относится решение узкой задачи раскроя с минимальными остатками цельного материала длиной L на заготовки длиной Ii с потребным количеством каждого типа Ni: найти min δL=L-(N1I1+N2I2+…+N2I2+…+NkIn)≥0, где L, Ii, Ni - заданные целые величины, i=1,…,k.

Известно устройство для решения задачи о рюкзаке (RU №2461060 С1, МПК G06F 17/00, G06F 7/00, заявлено 25.05.2011, опубликовано 10.09.2012, Бюл. №25), содержащее генератор тактовых импульсов (ГТИ), триггер разрешения, триггер готовности результата, группу из m счетчиков, группы из m первых, вторых и третьих регистров, четвертый и пятый регистры, группы из m шестых, седьмых и восьмых регистров, девятый регистр, первый и второй сумматоры, группы из m третьих и четвертых сумматоров, первую и вторую схемы сравнения, группу из m третьих схем сравнения, элемент И, вход пуска устройства, вход сброса устройства, первый выход устройства, группу из m вторых выходов устройства, третьи выходы устройства, четвертые выходы устройства.

Недостатком данного устройства является то, что выбор варианта проводится только по одному критерию - максимальной суммарной стоимости заполненного рюкзака, а также выполняется полный перебор входных комбинаций.

К причинам, препятствующим достижению указанного ниже технического результата, относится отсутствие средств, обеспечивающих возможность решения задачи разрезания набора заготовок на группы с потребным количеством заготовок.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятое за прототип, устройство для решения задач целочисленного линейного программирования (RU №2446453 С1, МПК G06N 7/00, заявлено 08.12.2010, опубликовано 08.12.2010, Бюл. №9), содержащее группу из n счетчиков 41, 42, …, 4n (n - число возможных вариантов разрезания заготовок длиной L), группу из m*n первых регистров 1211, …, 12mn (m - общее число типов различных типов заготовок), группу из m вторых регистров 171, 172, …, 17m, группу из n третьих регистров 51, 52, …, 5n, группу из n четвертых регистров 191, 192, …, 19n, пятый регистр 23, группу из m первых сумматоров 151, 152, …, 15m, второй сумматор 22, группу из m первых схем сравнения 161, 162, …, 16m, вторую схему сравнения 24, элемент И 11, первый выход устройства 27, вторые выходы устройства 281, 282, …, 28n, причем выход каждого счетчика 4j (j=1,2,…,n) подсоединен к первому входу одноименного третьего регистра 5j, выходы третьих регистров 51, 52, …, 5n являются вторыми выходами устройства 281, 282, …, 28n, выход каждого первого сумматора 15i (i=1,2,…,m) подсоединен к первому входу одноименной первой схемы сравнения 16i, второй вход которой подсоединен к выходу одноименного второго регистра 17i, выход каждой первой схемы сравнения 16i подсоединен к соответствующему входу первой группы входов элемента И 11, выход второго сумматора 22 подсоединен к первым входам второй схемы сравнения 24, второй вход которой подсоединен к выходу пятого регистра 23.

Данное устройство позволяет решить задачу разрезания набора из Y заготовок с одинаковой длиной, равной L, на заготовки с длинами L1, L2, …, Lm, с минимальными остатками, то есть найти:

min dL=YL-(k1L1+k2L2+…+kmLm)≥0,

где m - общее потребное число типов различных типов заготовок,

ki - искомое число требуемых заготовок с длиной Li (i=1,…,m),

Y - потребное количество исходных заготовок длиной L.

Недостатком данного устройства является невозможность в процессе моделирования задавать возможное количество исходных заготовок различной длины.

К причинам, препятствующим достижению указанного ниже технического результата, относятся большие аппаратные и временные затраты, связанные с реализацией блоков умножения и временем на выполнение операции умножения в блоках умножения на каждом шаге, а также отсутствие средств, обеспечивающих задание исходного количества заготовок различной длины, и полный перебор входных комбинаций.

Техническим результатом изобретения является увеличение быстродействия устройства за счет исключения блоков умножения и сокращения перебора входных комбинаций, уменьшение аппаратных затрат, повышение надежности устройства, расширение функциональных возможностей в части возможности задания допустимого количества исходных заготовок в каждом каскаде.

Указанный технический результат при осуществлении изобретения достигается тем, что в устройство для решения задач целочисленного линейного программирования содержащее:

группу из n счетчиков 41, 42, …, 4n (n - число возможных вариантов разрезания заготовок длиной L), группу из m*n первых регистров 1211, …, 12mn (m - общее число типов различных типов заготовок), группу из m вторых регистров 171, 172, …, 17m, группу из n третьих регистров 51, 52, …, 5n, группу из n четвертых регистров 191, 192, …, 19n, пятый регистр 23, группу из m первых сумматоров 151, 152, …, 15m, второй сумматор 22, группу из m первых схем сравнения 161, 162, …, 16m, вторую схему сравнения 24, элемент И 11, первый выход устройства 27, вторые выходы устройства 281, 282, …, 28n, причем выход каждого счетчика 4j (j=1,2,…,n) подсоединен к первому входу одноименного третьего регистра 5j, выходы третьих регистров 51, 52, …, 5n являются вторыми выходами устройства 281, 282, …, 28n, выход каждого первого сумматора 15i (i=1,2,…,m) подсоединен к первому входу одноименной первой схемы сравнения 16i, второй вход которой подсоединен к выходу одноименного второго регистра 17i, выход каждой первой схемы сравнения 16i подсоединен к соответствующему входу первой группы входов элемента И 11, выход второго сумматора 22 подсоединен к первым входам второй схемы сравнения 24, второй вход которой подсоединен к выходу пятого регистра 23, дополнительно введены генератор тактовых импульсов (ГТИ) 1, триггер разрешения 2, триггер готовности результата 3, группа из (n-k) третьих схем сравнения 61, 62, …, 6n-k, группа из k шестых регистров 71, 72, …, 7k, группа из k третьих сумматоров 81, 82, …, 8k группа из k четвертых схем сравнения 91, 92, …, 9k, k каскадов 101, 102, …, 10k, группа из m*n четвертых сумматоров 1311, …, 13mn, группа из m*n седьмых регистров 1411, …, 14mn, группа из m восьмых регистров 181, 182, …, 18m, группа из n пятых сумматоров 201, 202, …, 20n, группа из n девятых регистров 211, 212, …, 21n, вход пуска устройства 25, вход сброса устройства 26, третьи выходы устройства 291, 292, …, 29n, четвертые выходы устройства 30, причем вход сброса устройства 26 соединен с входами синхронной установки в нулевое состояние вторым входом триггера разрешения 2, вторым входом триггера готовности результата 3, вторыми входами группы из n счетчиков 41, 42, …, 4n, третьими входами группы из n третьих регистров 51, 52, …, 5n, вторыми входами группы из m*n седьмых регистров 1411, …, 14mn, вторыми входами группы из n девятых регистров 211, 212, …, 21n, вторым входом синхронной установки в единичное состояние пятого регистра 23, выход ГТИ 1 соединен с входами синхронизации первым входом триггера разрешения 2, первым входом триггера готовности результата 3, первыми входами группы счетчиков 41, 42, …, 4n, вторыми входами группы из n третьих регистров 51, 52, …, 5n, первыми входами группы из m*n седьмых регистров 1411, …, 14mn, первыми входами группы из n девятых регистров 211, 212, …, 21n, первыми входами группы из m восьмых регистров 181, 182, …, 18m, первым входом пятого регистра 23, группа из n счетчиков 41, 42, …, 4n разделена на k каскадов 10k по nt (t=1,2,…,k) счетчиков в каждом, при этом n1+n2+…+nk=n, в каждый каскад 10t также включены nt соответствующих третьих регистров 5t,1, …, 5t,nt, (nt-1) третьих схем сравнения 6t,1, …, 6t,nt, (nt-1), шестой регистр 7t, третий сумматор 8t, четвертая схема сравнения 9t, m*nt соответствующих первых регистров 12, m*nt соответствующих четвертых сумматоров 13, m*nt соответствующих седьмых регистров 14, nt соответствующих четвертых регистров 19t, m*nt соответствующих пятых сумматоров 20, nt соответствующих девятых регистров 21, причем в каждом t-м каскаде 10t выходы каждого счетчика 4t,2, …, 4t,nt подсоединены ко второй группе входов соответствующей третьей схемы сравнения 6t,1, …, 6t,nt-1, первая группа входов которых подсоединена к выходам соответствующего шестого регистра 7t, выходы каждого счетчика 4t,2, …, 4t,nt подсоединены к соответствующим одноименным входам третьего сумматора 8t, выход которого подсоединен ко вторым входам четвертой схемы сравнения 9t, первые входы которой подсоединены к выходам соответствующего шестого регистра 7t, второй выход четвертой схемы сравнения 9t подсоединен к соответствующему входу второй группы входов элемента И 11, вход пуска устройства 25 соединен с третьим входом разрешения работы триггера разрешения 2, выход которого в первом каскаде 101 соединен с входами разрешения работы третьим входом первого счетчика 411, третьим входом первой схемы сравнения 91 из группы k четвертых схем сравнения 91, 92, …, 9k, третьими входами первых регистров 1411, 1421, …, 14m1 из группы m*n седьмых регистров 1411, …, 14mn, третьим входом первого регистра 211 из группы n девятых регистров 211, 212, …, 21n, в каждом t-м каскаде 10t первый выход каждой из четвертых схем сравнения 9t соединен с входом синхронной установки в нулевое состояние четвертым входом соответствующих первых счетчиков 4t,1, четвертыми входами первых регистров 1411, 1421, …, 14m1, из группы седьмых регистров 14, четвертым входом первого регистра 211 из группы n девятых регистров 21, а также входами разрешения работы третьим входом первой схемы сравнения 6t,1 из группы третьих схем сравнения 6 и третьим входом второго счетчика 4t,2, в каждом t-м каскаде 10t выходы схем сравнения 6t,p (p=1,3,…,nt-2) соединены с входами разрешения третьим входом следующего счетчика 4t,р+2, третьим входом следующей схемы сравнения 6t,p+1, третьими входами соответствующих следующих седьмых регистров 14t,p+2, третьим входом соответствующего следующего девятого регистра 21t,р+2, а также соединены с входами синхронной установки в нулевое состояние четвертым входом соответствующего счетчика 4t,p+1, четвертыми входами соответствующих седьмых регистров 14t,p+1 и четвертым входом соответствующего девятого регистра 21t,p+1 каскада 10t, выход последней схемы сравнения 6t,nk-1 в каждом каскаде 10t(t=1,2,…,k-1) соединен с входом синхронной установки в нулевое состояние четвертым входом соответствующего счетчика 4t,nk, четвертыми входами соответствующих седьмых регистров 14t,nk и четвертым входом соответствующего девятого регистра 21t,nk каскада 10t, а также подсоединен в следующем (t+1)-м каскаде 10t+1 к входам разрешения работы третьим входом первого счетчика 4t+1,1, третьим входом схемы сравнения 9t+1, третьими входами соответствующих седьмых регистров 141,t+1, 142,t+1, …, 14m,t+1, третьим входом соответствующего девятого регистра 211,t+1, в последнем k-м каскаде 10k выход последней схемы сравнения 6k,nk-1 соединен с входом синхронной установки в нулевое состояние четвертым входом соответствующего счетчика 4k,nk, четвертыми входами соответствующих седьмых регистров 141,nk, 142,nk, …, 14m,nk и четвертым входом соответствующего девятого регистра 21n из каскада 10k, а также подсоединен к четвертому входу синхронной установки в нулевое состояние триггера разрешения 2 и третьему входу синхронной установки в единичное состояние триггера готовности результата 3, выход триггера готовности результата 3 является первым выходом устройства 27, выход каждого регистра 12ij из группы m*n первых регистров 1211, …, 12mn (i=1,2,…,m, j=1,2,…,n) подсоединен к первым входам соответствующего сумматора 13ij из группы m*n четвертых сумматоров 1311, …, 13mn, выходы которых подсоединены к информационным входам соответствующего регистра 1411 из группы m*n седьмых регистров 1411, …, 14mn, выходы которого соединены со вторыми входами соответствующего сумматора 13ij и одноименными входами соответствующего сумматора 15i из группы m первых сумматоров 151, 152, …, 15m, выходы которых подсоединены к третьим информационным входам одноименных регистров 18i из группы m восьмых регистров 181, 182, …, 18m, выходы которых являются третьими выходами устройства 291, 292, …, 29m, выходы регистров 19j из группы n четвертых регистров 191, 192, …, 19n соединены с первыми входами одноименных сумматоров 20j из группы n пятых сумматоров 201, 202, …, 20n, выходы которых подсоединены к информационным входам соответствующего регистра 21j из группы n девятых регистров 211, 212, …, 21n, выходы которых соединены со вторыми входами соответствующего сумматора 20j и одноименными входами второго сумматора 22, выходы которого подсоединены к информационным входам пятого регистра 23, выходы которого являются четвертыми выходами устройства 30, выход второй схемы сравнения 24 подключен к третьему входу элемента И 11, выход которого соединен с входами разрешения записи четвертыми входами группы из n третьих регистров 51, 52, …, 5n, третьим входом пятого регистра 23 и вторыми входами регистров из группы m седьмых регистров 181, 182, …, 18m.

На фиг.1 представлена схема предлагаемого устройства для решения задач целочисленного линейного программирования.

На фиг.1 приняты следующие обозначения: генератор тактовых импульсов (ГТИ) 1, триггер разрешения 2, триггер готовности результата 3, группа из n счетчиков 41, 42, …, 4n (n - число возможных вариантов разрезания заготовок длиной L), группа из n третьих регистров 51, 52, …, 5n, группа из n третьих схем сравнения 61, 62, …, 6mn, группа из k шестых регистров 71, 72, …, 7k, группа из k третьих сумматоров 81, 82, …, 8k группа из k четвертых схем сравнения 91, 92, …, 9k, k каскадов 101, 102, …, 10k, элемент И 11, группа из m*n первых регистров 1211, …, 12mn (m - общее число типов различных типов заготовок), группа из m*n четвертых сумматоров 1311, …, 13mn, группа из m*n седьмых регистров 1411, …, 14mn, группа из m первых сумматоров 151, 152, …, 15m, группа из m первых схем сравнения 161, 162, …, 16m, группа из m вторых регистров 171, 172, …, 17m, группа из m восьмых регистров 181, 182, …, 18m, группа из n четвертых регистров 191, 192, …, 19n, группа из n пятых сумматоров 201, 202, …, 20n, группа из n девятых регистров 211, 212, …, 21n, второй сумматор 22, пятый регистр 23, вторая схема сравнения 24, вход пуска устройства 25, вход сброса устройства 26, первый выход устройства 27, вторые выходы устройства 281, 282, …, 28n, третьи выходы устройства 291, 292, …, 29n, четвертые выходы устройства 30.

Выход ГТИ 1 соединен с входами синхронизации группы счетчиков и соответствующих групп регистров.

Внешний вход сброса устройства 26 соединен с входами синхронной установки в нулевое состояние вторым входом триггера разрешения 2, вторым входом триггера готовности результата 3, вторыми входами группы из n счетчиков 41, 42, …, 4n, третьими входами группы из n третьих регистров 51, 52, …, 5n, вторыми входами группы из m*n седьмых регистров 1411, …, 14mn, вторыми входами группы из n девятых регистров 211, 212, …, 21n, вторым входом синхронной установки в единичное состояние пятого регистра 23.

В устройстве введено k каскадов 101, 102, …,10k элементов, при этом каждый каскад 10t содержит по nt (t=1,2,…,k) счетчиков, при этом n1+n2+…+nk=n. В каждый каскад 10t также включены nt соответствующих третьих регистров 5t,1,…,5t,nt, (nt-1) третьих схем сравнения 6t,1, …, 6t,nt-1, шестой регистр 7t, третий сумматор 8t, четвертая схема сравнения 9t, m*nt соответствующих первых регистров 12, m*nt соответствующих четвертых сумматоров 13, m*nt соответствующих седьмых регистров 14, nt соответствующих четвертых регистров 19, nt соответствующих пятых сумматоров 20, nt соответствующих девятых регистров 21. При этом в каждом t-м каскаде 10t выход каждого счетчика 4t,1, …, 4t,nt подсоединен к первым входам одноименного третьего регистра 5j, кроме того, выходы каждого счетчика 4t,2, …, 4t,nt подсоединены ко второй группе входов соответствующей третьей схемы сравнения 6t,1, …, 6t,nt-1, первая группа входов которых подсоединена к выходам соответствующего шестого регистра 7t, выходы каждого счетчика 4t,1, …, 4t,nt подсоединены к соответствующим одноименным входам третьего сумматора 8t, выход которого подсоединен ко вторым входам четвертой схемы сравнения 9t, первые входы которой подсоединены к выходам соответствующего шестого регистра 7t, второй выход четвертой схемы сравнения 9t подсоединен к соответствующему входу второй группы входов элемента И 11.

Вход пуска устройства 25 соединен с третьим входом разрешения работы триггера разрешения 2, выход которого в первом каскаде 10t соединен с входами разрешения работы третьим входом первого счетчика 4t,1, третьим входом первой схемы сравнения 91 из группы k четвертых схем сравнения 91, 92, …, 9k, третьими входами первых регистров 1411, 1421, …, 14m1 из группы m*n седьмых регистров 1411, …, 14mn, третьим входом первого регистра 211 из группы n девятых регистров 211, 212, …, 21n.

Первый выход каждой из четвертых схем сравнения 9t в каскаде 10t соединен с входом синхронной установки в нулевое состояние четвертым входом соответствующих первых счетчиков 4t,1, четвертыми входами соответствующих первых регистров 1411, 1421, …, 14m1, из группы седьмых регистров 14, четвертым входом первого регистра 211 из группы n девятых регистров 21, а также входами разрешения работы первым входом соответствующих схем сравнения 6t,1 из группы третьих схем сравнения 6 и третьим входом соответствующего второго счетчика 4t,2.

В каждом t-м каскаде 10t выходы схем сравнения 6t,р (р=1,3,…,nt-2) соединены с входами разрешения третьим входом следующего счетчика 4t,р+2, первым входом следующей схемы сравнения 6t,p+1, третьими входами соответствующих следующих седьмых регистров 141,p+2, …, 14m,р+2, третьим входом соответствующего следующего девятого регистра 21t,р+2, а также соединены с входами синхронной установки в нулевое состояние четвертым входом соответствующего счетчика 4t,р+1, четвертыми входами соответствующих седьмых регистров 141,p+1, …, 14m,p+1 и четвертым входом соответствующего девятого регистра 21t,p+1 каскада 10t.

Выход последней схемы сравнения 6t,nk-1 в каждом t-м каскаде 10t (t=1,2,…,k-1) соединен с входом синхронной установки в нулевое состояние четвертым входом соответствующего счетчика 4t,nk, четвертыми входами соответствующих седьмых регистров 141,nk, …, 14m,nk и четвертым входом соответствующего девятого регистра 21t,nk каскада 10t, а также подсоединен в следующем (t+1)-м каскаде 10t+1 к входам разрешения работы третьим входом первого счетчика 4t+1,1, третьими входами соответствующих седьмых регистров 141,t+1, 142,t+1, …, 14m,t+1, третьим входом соответствующего девятого регистра 211,t+1.

В последнем k-м каскаде 10k выход последней схемы сравнения 6k,nk-1 соединен с входом синхронной установки в нулевое состояние четвертым входом соответствующего счетчика 4k,nk, четвертыми входами соответствующих седьмых регистров 141,nk, 142,nk, …, 14m,nk и четвертым входом соответствующего девятого регистра 21n из каскада 10k, a также подсоединен к четвертому входу синхронной установки в нулевое состояние триггера разрешения 2 и третьему входу синхронной установки в единичное состояние триггера готовности результата 3, выход триггера готовности результата 3 является первым выходом устройства 27. Выходы третьих регистров 51, 52, …, 5n являются вторыми выходами устройства 281, 282, …, 28n.

Выход каждого регистра 12ij из группы m*n первых регистров 1211, …, 12mn (i=1,2,…,m, j=1,2,…,n) подсоединен к первым входам соответствующего сумматора 13ij из группы m*n четвертых сумматоров 1311, …, 13mn, выходы которых подсоединены к информационным входам соответствующего регистра 1411 из группы m*n седьмых регистров 1411, …, 14mn, выходы которого соединены со вторыми входами соответствующего сумматора 13ij и одноименными входами соответствующего сумматора 15, из группы m первых сумматоров 151, 152, …, 15m, выходы которых подсоединены к третьим информационным входам одноименных регистров 18, из группы m восьмых регистров 181, 182, …, 18m, выходы которых являются третьими выходами устройства 291, 292, …, 29m.

Выход каждого первого сумматора 15i (i=1,2,…,m) подсоединен к первому входу одноименной первой схемы сравнения 16i, второй вход которой подсоединен к выходу одноименного второго регистра 17i, выход каждой первой схемы сравнения 16i подсоединен к соответствующему входу первой группы входов элемента И 11.

Выходы регистров 19j из группы n четвертых регистров 191, 192, …, 19n соединены с первыми входами одноименных сумматоров 20j из группы n пятых сумматоров 201, 202, …, 20n, выходы которых подсоединены к информационным входам соответствующего регистра 21j из группы n девятых регистров 211, 212, …, 21n, выходы которых соединены со вторыми входами соответствующего сумматора 20j и одноименными входами второго сумматора 22.

Выходы второго сумматора 22 подсоединены к информационным входам пятого регистра 23 и к первым входам второй схемы сравнения 24, вторые входы второй схемы сравнения 24 подсоединены к выходу пятого регистра 23, выходы которого являются четвертыми выходами устройства 30.

Выход второй схемы сравнения 24 подключен к третьему входу элемента И 11, выход которого соединен с входами разрешения записи четвертыми входами группы из n третьих регистров 51, 52, …, 5n, третьим входом пятого регистра 23 и вторыми входами регистров из группы m седьмых регистров 181, 182, …, 18m.

Предлагаемое устройство для решения задач целочисленного линейного программирования работает следующим образом.

Данное устройство позволяет решить задачу разрезания набора из Y исходных заготовок с различной длиной Lt на требуемые заготовки с длинами Zi, с минимальными суммарными остатками S и задавать в группах возможное количество исходных заготовок различной длины Lt, то есть найти:

min S=(y1L1+y2L2+…+ykLk)-(v1Z1+v2Z2+…+vmZm)≥0

где m - общее потребное число типов различных типов заготовок,

vi - число требуемых заготовок с длиной Zi (i=1,…,m),

yt - искомое число исходных заготовок с длиной Lt (t=1,…,k), при этом (y1+y2+…+yk)=Y,

k - количество типов различных исходных заготовок,

Y - общее суммарное потребное количество исходных заготовок,

S - суммарные остатки после разрезания исходных заготовок.

В устройстве введено k каскадов 10t (t=1,2,…,k), в соответствии с количеством k-типов различных исходных заготовок длины Lt. В каждый каскад 10t введено nt счетчиков (nt - число возможных вариантов разрезания заготовок длиной Lt на требуемые заготовки с длиной Zi (i=1,…,m)). При этом общее число n возможных вариантов разрезания исходных заготовок составляет n=n1+n2+…+nk. В каждом каскаде 10t задается модуль счета каждого счетчика 4t, который соответствует возможному количеству исходных заготовок длиной Lt (t=1,…,k). В каждом каскаде 10t также выполняется проверка, чтобы суммарное значение задаваемых кодов исходных заготовок на всех счетчиках 4 каскада 10t не превышало значение модуля в каскаде 10t, а при превышении модуля младший счетчик 41,t каскада 10t синхронно устанавливается в нулевое состояние. Введенная проверка суммарного модуля каждого каскада 10t позволяет контролировать количество исходных заготовок и уменьшает задаваемый перебор входных комбинаций.

В исходном состоянии в каждом регистре в группе m*n первых регистров 1211, …, 12mn устанавливается код количества i-x заготовок (i=1,…,m) в j-м варианте разрезания (j=1,…,n, где n - число всех возможных вариантов разрезания заготовок), в группе из m вторых регистров 171, 172, …, 17m устанавливается код vi числа требуемых заготовок с длиной Zi, в группе из n четвертых регистров 191, 192, …, 19n устанавливается код sj длины остатка в j-м варианте разрезания, в группе из k шестых регистров 71, 72, …, 7k устанавливается код Mt возможного количества исходных заготовок длиной Lt (t=1,…,k), при этом число (Mt+1) является модулем счетчика в каждом каскаде 10t (t=1,…,k).

Группа счетчиков 41, 42, …, 4n предназначена для задания текущих значений количества исходных заготовок из числа возможных Mt в соответствующем каскаде 10t. В процессе решения задачи в группе из m*n седьмых регистров 1411, …, 14mn накапливаются текущие количества i-x заготовок в j-м варианте разрезания, а в группе из n девятых регистров 211, 212, …, 21n накапливаются текущие значения остатков Sj заготовок в j-м варианте разрезания. В группе из n третьих регистров 51, 52, …, 5n фиксируется код yt требуемого числа исходных заготовок с длиной Lt, в группе из m восьмых регистров 181 182, …, 18m фиксируется полученный код количества требуемых заготовок с длиной Zi (i=1,…,m), а в пятом регистре 23 фиксируется общее суммарное значение остатка S.

В каждом t-м каскаде 10t (t=1,…,k) на nt элементах счетчиков 4t,1, …, 4t,nt, третьих регистрах 5t,1, …, 5t,nt третьих схемах сравнения 6t,1, …, 6t,nt-1, шестом регистре 7t, третьем сумматоре 8t, четвертой схеме сравнения 9t и соответствующих связях реализуется счетчик с модулем (Mt+1), где Mt соответствует допустимому количеству исходных заготовок в t-м каскаде 10t.

В каждом каскаде 10t схемы сравнения 6t,h (h=1,…,nt-1) сравнивают значения кодов счетчиков 4t,h+1 с модулем Mt, установленным на шестых регистрах 7t и при достижении каждым счетчиком 4t,h+1 допустимого значения на выходе соответствующей третьей схемы сравнения 6t,h формируется единичный сигнал. По данному единичному сигналу, на выходе третьей схемы сравнения 6t,h (h=1,…,nt-1), проводится синхронная установка в нулевое состояние счетчика 41,h+2, разрешается увеличение следующего счетчика 4t,h+2, разрешается работа следующей третьей схемы сравнения 6t,h+1, а также проводится синхронная установка в нулевое состояние значения текущего количества i-х заготовок в j-м варианте разрезания в соответствующих седьмых регистрах 14 и синхронная установка в нулевое состояние текущего значения остатка Sj в соответствующем девятом регистре 21.

Одновременно значения кодов всех счетчиков 4 в каждом t-м каскаде 10t (t=1,…,k) суммируются на третьих сумматорах 8t, значение суммы сравнивается на четвертых схемах сравнения 9t с модулем Mt возможного количества исходных заготовок длиной Lt, и на первом выходе соответствующей схемы сравнения 9t формируется единичный сигнал, если значение модуля Mt меньше или равно суммарному значению количества требуемых исходных заготовок. По данному единичному сигналу проводится синхронная установка в нулевое состояние первого счетчика 4t,1, значения текущего количества i-x заготовок в j-м варианте разрезания в первых регистрах 1411, …, 14m1 из группы седьмых регистров 14 и синхронная установка в нулевое состояние текущего значения остатка Sj в первом девятом регистре 211 из девятых регистров 21, а также разрешается увеличение следующего счетчика 4t,2 и разрешается работа первой схемы сравнения 6t,1 из третьих схем сравнения 6. На втором выходе соответствующей схемы сравнения 9t формируется единичный сигнал, если значение модуля Mt на шестых регистрах 7t равно или больше значения суммы на третьих сумматорах 8t.

В m*n группах, состоящих из элементов первых регистров 1211, …, 12mn, четвертых сумматоров 1311, …, 13mn, седьмых регистров 1411, …, 14mn и соответствующих связях, реализуется последовательное накопление суммарного текущего количества i-x заготовок в j-м варианте разрезания, которое вычисляется за счет увеличения предыдущего количества заготовок на седьмых регистрах 1411, …, 14mn на количество i-x заготовок в j-м варианте, заданном на первых регистрах 1211, …, 12mn, на четвертых сумматорах 1311, …, 13mn и фиксации значения этого суммарного текущего количества заготовок на седьмых регистрах 1411, …, 14mn.

Аналогично в n группах, состоящих из элементов четвертых регистров 191, 192, …, 19n, пятых сумматоров 201, 202, …, 20n, девятых регистров 211, 212, …, 21n и соответствующих связях, реализуется последовательное вычисление суммарных остатков Sj в j-м варианте разрезания и фиксации этих значений на девятых регистрах 211, 212, …, 21n.

В m группах, состоящих из элементов первых сумматоров 151, 152, …, 15m, первых схем сравнения 161, 162, …, 16m, вторых регистров 171, 172, …, 17m, восьмых регистров 181, 182, …, 18m и соответствующих связях, реализуется вычисление суммарного текущего количества i-x заготовок всех вариантов разрезания на первых сумматорах 151, 152, …, 15m, сравнение значения суммы с требуемым количеством vi с длиной Zi (i=1,…,m), установленном на вторых регистрах 17i, и фиксации значения суммы i-x заготовок на восьмых регистрах 181, 182, …, 18m при соответствии критериям решения задачи, т.е. при min S. На выходах первых схем сравнения 16i формируется единичный сигнал, если суммарное количество i-x заготовок всех вариантов разрезания превышает или равно требуемому количеству заготовок vi с длиной Zi.

Аналогично на втором сумматоре 22, пятом регистре 23, второй схеме сравнения 24 и соответствующих связях, реализуется вычисление суммарного остатка S и фиксация этого значения на пятом регистре 23 при min S. На выходе второй схемы сравнения 24 формируется единичный сигнал, если текущий суммарный остаток Sтек на втором сумматоре 23 меньше или равен ранее зафиксированного остатка S на пятом регистре 23.

Сигналы с выходов первых схем сравнения 161, 162, …, 16m, второй схемы сравнения 24 и вторых выходов четвертых схем сравнения 91, 92, …, 9k поступают на соответствующие входы элемента И 11, на выходе которого единичный сигнал EN=1 формируется в случае всех единичных входных сигналов. В этом случае в устройстве получены минимальные текущие остатки Sтек, суммарное количество i-x заготовок всех вариантов разрезания превышает или равно требуемому количеству заготовок vi с длиной Zi и требуемые количества yt исходных заготовок не превышают заданных возможных количеств исходных заготовок различной длины Lt.

Единичный сигнал EN=1 на выходе элемента И 11 разрешает запись в группу третьих регистров 51, 52, …, 5n с выходов счетчиков 41, 42, …, 4n текущих значений требуемые количества yj исходных заготовок в j-м варианте разрезания, запись текущего минимального остатка Sтек в пятый регистр 23 и запись в регистры 181, 182, …, 18m полученного суммарного количества i-x заготовок всех вариантов разрезания.

Импульсы с ГТИ 1 постоянно поступают на входы синхронизации счетчиков и регистров, режимы работы которых задаются сигналами на соответствующих входах управления.

При подаче сигнала на вход сброса устройства 26 синхронно по фронту импульса с ГТИ 1 в нулевое состояние устанавливаются триггер разрешения 2, триггер готовности результата 3, все счетчики 41, 42, …, 4n, третьи регистры 51, 52, …, 5m, пятый регистр 23, седьмые регистры 1411, …, 14mn, девятые регистры 211, 212, …, 21n.

Работа устройства начинается после подачи сигнала ПУСК на вход устройства 25, по которому синхронно с импульсом от ГТИ 1 устанавливаются в единичное состояние выход триггера разрешения 2, который соединен с входом разрешения счета первого счетчика 41,1, входом разрешения первой схемы сравнения 91 из группы четвертых схем сравнения 9 и входами разрешения записи в первые регистры 1411, …, 14m1 из группы седьмых регистров 14 и первый регистр 211 из группы девятых регистров 21.

На следующих тактах ГТИ 1 в первом счетчике 41 задается текущее значение количества исходных заготовок из числа возможных M1, в первые седьмые регистры 1411, …, 14m1 из группы седьмых регистров 14 записываются текущие значения количества i-x заготовок при первом варианте разрезания заготовок j=1, а в первый девятый регистр 211 записывается текущее значение остатков S в первом варианте разрезания, которые вычисляются соответственно на четвертых сумматорах 1311, …, 13m1 и пятом сумматоре 201.

В таблице 1 по тактам ГТИ 1 для каскада 101, состоящего из трех счетчиков (при n1=3 - три варианта разрезания заготовок) с модулем счета Mt+1=4 (код Mt=3, соответствующий возможному количеству исходных заготовок длиной L1, установлен на регистре 71), приведены значения кодов 0, 1, 2 или 3 (в двоичном и десятичном виде) на счетчиках 41, 42, 43 (счетчик 41 младший), суммарное значение кодов счетчиков на сумматоре 81 и единичные сигналы на выходах схем сравнения 611 612 и 91.

В первом каскаде 101 при достижении первым счетчиком 41,1 значения модуля M1=3, записанного в регистре 71, на выходе третьего сумматора 81 тоже будет установлен код, равный M1=3, так как на остальных счетчиках каскада установлены нулевые значения. Код с выхода сумматора 81 поступает на первый вход схемы сравнения 91, на второй вход которой поступает код модуля M1=3 с выхода регистра 71. Единичный сигнал на первом выходе схемы сравнения 91 (в таблице 1 такт 3) формируется только в том случае, если суммарный код текущего количества заготовок на первом сумматоре 81 больше или равен коду допустимого количества заготовок, установленного на регистре 71. По данному единичному сигналу, на следующем такте ГТИ устанавливаются в нулевое состояние счетчик 41,1, регистры 1411, …, 14m1 и регистр 211, разрешается увеличение счетчика 41,2 и сравнение на схеме 61,1, а также проводится запись текущих значений количества i-x заготовок в регистры 1411, …, 14m2, а в регистр 212 записывается текущее значение остатков во втором варианте разрезания при j=2.

Далее на следующих тактах ГТИ 1 увеличивается значение счетчика 41,1 и формирование значений текущих заготовок и остатков. Одновременно значения кодов счетчиков 41,1 и 41,2 суммируются на третьем сумматоре 81. При значении суммы, равной коду на регистре 71 аналогично формируется единичный сигнал на первом выходе схемы сравнения 91 (в таблице 1 такты 6, 8, 9). Кроме того, на такте 9 единичный сигнал формируется и на выходе схемы сравнения 61,1, по которому на следующем такте ГТИ устанавливаются в нулевое состояние счетчик 41,2, регистры 141,2, …, 14m2 и регистр 212, разрешается увеличение счетчика 41,3 и сравнение на схеме 61,2, а также проводится запись текущих значений количества i-x заготовок в регистры 1413, …, 14m3, и остатков в регистр 213 для третьего варианта разрезания заготовок при j=3.

Далее на следующих тактах ГТИ 1, если суммарный код текущего количества заготовок на первом сумматоре 81 больше или равен допустимому количеству заготовок, установленному на регистре 71, аналогично вырабатываются единичные сигналы на выходах схем сравнения (в таблице 1 такты 12, 14-16, 18-25). Одновременно на втором выходе схемы сравнения 91 (колонка 6 в таблице 1) формируется единичный сигнал, если суммарное количество требуемых заготовок не превышает значение модуля M1=3 (в таблице 1 такты 0-15, 17-19, 22).

При достижении в первом каскаде 101 счетчиком 41,nt (41,3 в таблице 1) значения модуля Mt на выходе третьей схемы сравнения 61,n1-1 (61,2 в таблице 1) формируется единичный сигнал, по которому разрешается работа второго каскада 102 - увеличение счетчика 42,1 и работа схемы сравнения 92, а также проводится запись в первые элементы соответствующих седьмых регистров 14 текущих значений количества i-x заготовок при первом варианте разрезания заготовок j2=1 во втором каскаде 102, а в соответствующий девятый регистр 21 записывается текущее значение остатков, которые вычисляются соответственно на четвертых сумматорах 13 и пятом сумматоре 20. Далее по тактам ГТИ 1 в каскаде 102 выполняются действия аналогично как для первого каскада 101.

При достижении во втором каскаде 102 счетчиком 42,n2 значения модуля M2 на выходе третьей схемы сравнения 62,n2-1 формируется единичный сигнал, по которому разрешается работа третьего каскада 103. Затем аналогично работают следующие каскады 103, …, 10k.

При достижении в k-м каскаде 10k счетчиком 4k,nk (4n) значения модуля Mk, на выходе третьей схемы сравнения 6k,nk-1 формируется единичный сигнал, который поступает на синхронные вход установки в нулевое состояние триггера разрешения 2 и вход установки в единичное состояние триггера готовности результата 3, в результате чего на выходе устройства 27 формируется сигнал ГОТОВ об окончании работы устройства. Нулевое значение сигнала на выходе триггера 2 останавливает счетный режим счетчика 41, a следовательно, и других счетчиков 42, …, 4n.

В результате работы устройства будут установлены:

сигнал ГОТОВ окончания работы устройства на первом выходе 27;

коды yj искомого количества исходных заготовок с длиной L при j-м варианте разрезания (j=1,…,n) на вторых выходах 281, 282, …, 28n;

коды количества полученных заготовок Z, по m различным типам (i=1,…,m) на третьих выходах 291, 292, …, 29m;

значение суммарного остатка S после разрезания заготовок на четвертом выходе 30.

В предлагаемом устройстве вычисление текущих значений количества i-x заготовок и остатков в j-м варианте разрезания заготовок L проводится на четвертых сумматорах 13 и пятых сумматорах 20 сложением соответственно количества заготовок и остатков, полученных на предыдущем такте, и соответствующими значениями для одной заготовки j-го варианта разрезания заданных соответственно на первых регистрах 12 и четвертых регистрах 19, так как на каждом шаге моделирования текущие значения могут увеличиваться только на значения количества заготовок и остатков для одной исходной заготовки. В прототипе текущие значения количества i-x заготовок и остатков в j-м варианте разрезания заготовок L вычисляются в блоках умножения на каждом шаге, как произведение соответствующих значений для одной заготовки j-го варианта разрезания на текущее количество исходных заготовок задаваемых на счетчиках 4j. При реализации блоков умножения необходимо значительно больше аппаратных и временных затрат на вычисление в сравнении с сумматорами 13, 20 и регистрами 14, 21 в заявляемом устройстве.

Кроме того, в предлагаемом устройстве в отличие от прототипа имеется возможность задания по каскадам 101, 102, …, 10k возможного допустимого количества исходных заготовок на шестых регистрах 71, 72, …, 7k.

В предлагаемом устройстве также сокращается перебор количества задаваемых входных комбинаций разрезания исходных заготовок и проверяется сумма исходных заготовок по каскадам на допустимое количество, что выполняется на сумматорах 8 и схемах сравнения 9. В предлагаемом устройстве количество входных комбинаций на входах t-го каскада определяется, как

Ntустр=(Mt+1)nt-1+ΔNnt,Mt,

где количество дополнительных входных комбинаций ΔNnt,Mt можно вычислить итерационно при суммировании предыдущих значений для nt-1 и изменении модуля от 1 до Mt

,

В таблице 2 приведено количество дополнительных входных комбинаций ΔNnt,Mt в зависимости от модуля счета Mt+1 в t-м каскаде, где Mt возможное количество исходных заготовок в t-м каскаде, и количества вариантов nt разрезания исходных заготовок в t-м каскаде. Для nt=1 количество дополнительных входных комбинаций ΔNnt,Mt соответствует натуральном ряду чисел - значению Mt. Для nt=2 количество дополнительных входных комбинаций ΔNnt,Mt соответствует арифметической прогрессии предыдущих значений натурального ряда Mt. Для следующих строк количество комбинаций ΔNnt,Mt равно сумме значений в предыдущей строке. Например, для Mt=3 и nt=3 из таблицы 2 получим ΔN3,3=10 и, следовательно, Ntустр=16+10=26, что соответствует количеству входных комбинаций, приведенному в таблице 1. В таблице 3 приведено соотношение для t-го каскада между полным перебором входных комбинаций Nпер и количеством входных комбинаций Nустр, задаваемом в предлагаемом устройстве. Из таблицы 3 следует, что количество входных комбинаций в t-м каскаде при увеличении количества вариантов разрезания заготовок nt сокращается в Mt раз. Соответственно для k каскадов сокращение входных комбинаций будет пропорционально произведению модулей каскадов M1*M2*…*Mk.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемое устройство для решения задач целочисленного линейного программирования обладает регулярностью узлов и связей и соответствует заявляемому техническому результату - сокращение аппаратных затрат, увеличение быстродействия, повышение надежности, сокращение перебора входных комбинаций и расширение функциональных возможностей в части возможности задания допустимого количества исходных заготовок в каждом каскаде.

Похожие патенты RU2518998C1

название год авторы номер документа
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧИ О РЮКЗАКЕ 2011
  • Ядыкин Игорь Михайлович
RU2461060C1
УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ ГРАФИКА РАБОТЫ СОТРУДНИКОВ УЧРЕЖДЕНИЯ 2013
  • Ядыкин Игорь Михайлович
RU2526005C1
УСТРОЙСТВО ДЛЯ ДЕТЕКТИРОВАНИЯ ГРУПП БИТ 2021
  • Ядыкин Игорь Михайлович
RU2780985C1
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧИ О НАЗНАЧЕНИЯХ 2012
  • Ядыкин Игорь Михайлович
RU2511412C1
УСТРОЙСТВО КАСКАДНОЙ СТРУКТУРЫ ДЛЯ ДЕТЕКТИРОВАНИЯ ГРУПП НУЛЕВЫХ И ЕДИНИЧНЫХ БИТ, ОПРЕДЕЛЕНИЕ ИХ КОЛИЧЕСТВА И МАКСИМАЛЬНЫХ ГРУПП 2019
  • Ядыкин Игорь Михайлович
RU2701709C1
МНОГОВХОДОВОЙ СУММАТОР 2013
  • Ядыкин Игорь Михайлович
RU2547625C2
УСТРОЙСТВО ДЛЯ ДЕТЕКТИРОВАНИЯ ЕДИНИЧНЫХ ГРУПП БИТ В БИНАРНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ 2021
  • Новиков Григорий Григорьевич
  • Ядыкин Игорь Михайлович
RU2763859C1
УСТРОЙСТВО ДЛЯ ДЕТЕКТИРОВАНИЯ ГРУПП ЕДИНИЧНЫХ БИТ И МАКСИМАЛЬНОЙ ГРУППЫ В БЛОКАХ ДАННЫХ 2023
  • Ядыкин Игорь Михайлович
RU2800039C1
УСТРОЙСТВО ДЛЯ ДЕТЕКТИРОВАНИЯ ГРУПП БИТ В БИНАРНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ 2020
  • Новиков Григорий Григорьевич
  • Ядыкин Игорь Михайлович
RU2728957C1
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧ ЦЕЛОЧИСЛЕННОГО ЛИНЕЙНОГО ПРОГРАММИРОВАНИЯ 2010
  • Титов Виктор Алексеевич
  • Сафиуллин Руслан Ринатович
RU2446453C1

Иллюстрации к изобретению RU 2 518 998 C1

Реферат патента 2014 года УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧ ЦЕЛОЧИСЛЕННОГО ЛИНЕЙНОГО ПРОГРАММИРОВАНИЯ

Изобретение относится к автоматике и вычислительной технике. Техническим результатом является увеличение быстродействия и надежности устройства, уменьшение аппаратных затрат, расширение функциональных возможностей в части возможности задания допустимого количества исходных заготовок в каждом каскаде. Устройство для решения задач целочисленного линейного программирования содержит генератор тактовых импульсов 1, триггеры разрешения 2, готовности результата 3, группы из n счетчиков 41, 42, …, 4n (n - число возможных вариантов разрезания заготовок длиной L), n третьих регистров 51, 52, …, 5n, n третьих схем сравнения 61, 62, …, 6n, k шестых регистров 71, 72, …, 7k, k третьих сумматоров 81, 82, …, 8k, k четвертых схем сравнения 91, 92, …, 9k, k каскадов 101, 102, …, 10k (k - количество типов различных исходных заготовок), элемент И 11, группы из m*n первых регистров 1211, …, 12mn (m - общее число типов требуемых различных типов заготовок), m*n четвертых сумматоров 1311, …, 13mn, m*n седьмых регистров 1411, …, 14mn, m первых сумматоров 151, 152, …, 15m, m первых схем сравнения 161, 162, …, 16m, m вторых регистров 171, 172, …, 17m, m восьмых регистров 181, 182, …, 18m, n четвертых регистров 191, 192, …, 19n, n пятых сумматоров 201, 202, …, 20n, n девятых регистров 211, 212, …, 21n, второй сумматор 22, пятый регистр 23, вторую схему сравнения 24, входы пуска 25 и сброса 26 устройства, первый 27, вторые 281, 282, …, 28n, третьи 291, 292, …, 29n и четвертые 30 выходы устройства. 1 ил., 3 табл.

Формула изобретения RU 2 518 998 C1

Устройство для решения задач целочисленного линейного программирования, содержащее группу из n счетчиков 41, 42, …, 4n (n - число возможных вариантов разрезания заготовок длиной L), группу из m*n первых регистров 1211, …, 12mn (m - общее число типов различных типов заготовок), группу из m вторых регистров 171, 172, …, 17m, группу из n третьих регистров 51, 52, …, 5n, группу из n четвертых регистров 191, 192, …, 19n, пятый регистр 23, группу из m первых сумматоров 151, 152, …, 15m, второй сумматор 22, группу из m первых схем сравнения 161, 162, …, 16m, вторую схему сравнения 24, элемент И 11, первый выход устройства 27, вторые выходы устройства 281, 282, …, 28n, причем выход каждого счетчика 4j (j=1,2,…,n) подсоединен к первому входу одноименного третьего регистра 5j, выходы третьих регистров 51, 52, …, 5n являются вторыми выходами устройства 281, 282, …, 28n, выход каждого первого сумматора 15i (i=1,2,…,m) подсоединен к первому входу одноименной первой схемы сравнения 16i, второй вход которой подсоединен к выходу одноименного второго регистра 17i, выход каждой первой схемы сравнения 16i подсоединен к соответствующему входу первой группы входов элемента И 11, выход второго сумматора 22 подсоединен к первым входам второй схемы сравнения 24, второй вход которой подсоединен к выходу пятого регистра 23, отличающееся тем, что в него дополнительно введены генератор тактовых импульсов (ГТИ) 1, триггер разрешения 2, триггер готовности результата 3, группа из (n-k) третьих схем сравнения 61, 62, …, 6n-k, группа из k шестых регистров 71, 72, …, 7k, группа из k третьих сумматоров 81, 82, …, 8k, группа из k четвертых схем сравнения 91, 92, …, 9k, k каскадов 101, 102, …, 10k, группа из m*n четвертых сумматоров 1311, …, 13mn, группа из m*n седьмых регистров 1411, …, 14mn, группа из m восьмых регистров 181, 182, …, 18m, группа из n пятых сумматоров 201, 202, …, 20n, группа из n девятых регистров 211, 212, …, 21n, вход пуска устройства 25, вход сброса устройства 26, третьи выходы устройства 291, 292, …, 29n, четвертые выходы устройства 30, причем вход сброса устройства 26 соединен с входами синхронной установки в нулевое состояние вторым входом триггера разрешения 2, вторым входом триггера готовности результата 3, вторыми входами группы из n счетчиков 41, 42, …, 4n, третьими входами группы из n третьих регистров 51, 52, …, 5n, вторыми входами группы из m*n седьмых регистров 1411, …, 14mn, вторыми входами группы из n девятых регистров 211, 212, …, 21n, вторым входом синхронной установки в единичное состояние пятого регистра 23, выход ГТИ 1 соединен с входами синхронизации первым входом триггера разрешения 2, первым входом триггера готовности результата 3, первыми входами группы счетчиков 41, 42, …, 4n, вторыми входами группы из n третьих регистров 51, 52, …, 5n, первыми входами группы из m*n седьмых регистров 1411, …, 14mn, первыми входами группы из n девятых регистров 211, 212, …, 21n, первыми входами группы из m восьмых регистров 181, 182, …, 18m, первым входом пятого регистра 23, группа из n счетчиков 41, 42, …, 4m разделена на k каскадов 10k по nt (t=1,2,…,k) счетчиков в каждом, при этом n1+n2+…+nk=n, в каждый каскад 10t также включены nt соответствующих третьих регистров 5t,1, …, 5t,nt, (nt-1) третьих схем сравнения 6t,1, …, 6t,nt-1, шестой регистр 7t, третий сумматор 8t, четвертая схема сравнения 9t, m*nt соответствующих первых регистров 12, m*nt соответствующих четвертых сумматоров 13, m*nt соответствующих седьмых регистров 14, nt соответствующих четвертых регистров 19, nt соответствующих пятых сумматоров 20, nt соответствующих девятых регистров 21, причем в каждом t-м каскаде 10t выходы каждого счетчика 4t,2, …, 4t,nt подсоединены ко второй группе входов соответствующей третьей схемы сравнения 6t,1, …, 6t,nt-1, первая группа входов которых подсоединена к выходам соответствующего шестого регистра 7t, выходы каждого счетчика 4t,1, …, 4t,nt подсоединены к соответствующим одноименным входам третьего сумматора 8t, выход которого подсоединен ко вторым входам четвертой схемы сравнения 9t, первые входы которой подсоединены к выходам соответствующего шестого регистра 7t, второй выход четвертой схемы сравнения 9t подсоединен к соответствующему входу второй группы входов элемента И 11, вход пуска устройства 25 соединен с третьим входом разрешения работы триггера разрешения 2, выход которого в первом каскаде 101 соединен с входами разрешения работы третьим входом первого счетчика 411, третьим входом первой схемы сравнения 91 из группы k четвертых схем сравнения 91, 92, …, 9k, третьими входами первых регистров 1411, 1421, …, 14m1 из группы m*n седьмых регистров 1411, …, 14mn, третьим входом первого регистра 211 из группы n девятых регистров 211, 212, …, 21n, в каждом t-м каскаде 10t первый выход каждой из четвертых схем сравнения 9t соединен с входом синхронной установки в нулевое состояние, четвертым входом соответствующих первых счетчиков 4t,1, четвертыми входами первых регистров 1411, 1421, …, 14m1, из группы седьмых регистров 14, четвертым входом первого регистра 211 из группы n девятых регистров 21, а также входами разрешения работы третьим входом первой схемы сравнения 6t,1 из группы третьих схем сравнения 6 и третьим входом второго счетчика 4t,2, в каждом t-м каскаде 10t выходы схем сравнения 6t,p (p=1,3,…,nt-2) соединены с входами разрешения третьим входом следующего счетчика 4t,р+2, третьим входом следующей схемы сравнения 6t,p+1, третьими входами соответствующих следующих седьмых регистров 14t,р+2, третьим входом соответствующего следующего девятого регистра 21t,р+2, а также соединены с входами синхронной установки в нулевое состояние, четвертым входом соответствующего счетчика 4t,p+1, четвертыми входами соответствующих седьмых регистров 14t,p+1 и четвертым входом соответствующего девятого регистра 21t,p+1 каскада 10t, выход последней схемы сравнения 6t,nk-1 в каждом каскаде 10t (t=1,2,…,k-1) соединен с входом синхронной установки в нулевое состояние, четвертым входом соответствующего счетчика 4t,nk, четвертыми входами соответствующих седьмых регистров 14t,nk и четвертым входом соответствующего девятого регистра 21t,nk каскада 10t, а также подсоединен в следующем (t+1)-M каскаде 10t+1 к входам разрешения работы третьим входом первого счетчика 4t+1,1, третьим входом схемы сравнения 9t+1, третьими входами соответствующих седьмых регистров 141,t+1, 142,t+1, …, 14m,t+1, третьим входом соответствующего девятого регистра 211,t+1, в последнем k-м каскаде 10k выход последней схемы сравнения 6k,nk-1 соединен с входом синхронной установки в нулевое состояние, четвертым входом соответствующего счетчика 4k,nk, четвертыми входами соответствующих седьмых регистров 141,nk, 142,nk, …, 14m,nk и четвертым входом соответствующего девятого регистра 21n из каскада 10k, а также подсоединен к четвертому входу синхронной установки в нулевое состояние, триггера разрешения 2 и третьему входу синхронной установки в единичное состояние триггера готовности результата 3, выход триггера готовности результата 3 является первым выходом устройства 27, выход каждого регистра 12ij из группы m*n первых регистров 1211, …, 12mn (i=1,2,…,m, j=1,2,…,n) подсоединен к первым входам соответствующего сумматора 13ij из группы m*n четвертых сумматоров 1311, …, 13mn, выходы которых подсоединены к информационным входам соответствующего регистра 1411 из группы m*n седьмых регистров 1411, …, 14mn, выходы которого соединены со вторыми входами соответствующего сумматора 13ij и одноименными входами соответствующего сумматора 15, из группы m первых сумматоров 151, 152, …, 15m, выходы которых подсоединены к третьим информационным входам одноименных регистров 18i из группы m восьмых регистров 181, 182, …, 18m, выходы которых являются третьими выходами устройства 291, 292, …, 29m, выходы регистров 19j из группы n четвертых регистров 191, 192, …, 19n соединены с первыми входами одноименных сумматоров 20j из группы n пятых сумматоров 201, 202, …, 20n, выходы которых подсоединены к информационным входам соответствующего регистра 21j из группы n девятых регистров 211, 212, …, 21n, выходы которых соединены со вторыми входами соответствующего сумматора 20j и одноименными входами второго сумматора 22, выходы которого подсоединены к информационным входам пятого регистра 23, выходы которого являются четвертыми выходами устройства 30, выход второй схемы сравнения 24 подключен к третьему входу элемента И 11, выход которого соединен с входами разрешения записи четвертыми входами группы из n третьих регистров 51, 52, …, 5n, третьим входом пятого регистра 23 и вторыми входами регистров из группы m седьмых регистров 181, 182, …, 18m.

Документы, цитированные в отчете о поиске Патент 2014 года RU2518998C1

УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧ ЦЕЛОЧИСЛЕННОГО ЛИНЕЙНОГО ПРОГРАММИРОВАНИЯ 2010
  • Титов Виктор Алексеевич
  • Сафиуллин Руслан Ринатович
RU2446453C1
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧИ О РЮКЗАКЕ 2011
  • Ядыкин Игорь Михайлович
RU2461060C1
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ЗАДАЧ ЦЕЛОЧИСЛЕННОГО ЛИНЕЙНОГО ПРОГРАММИРОВАНИЯ 1998
  • Агиевич С.Н.
  • Колесников В.Б.
  • Малышев С.Р.
  • Мусаев А.А.
  • Подымов В.А.
RU2143729C1
US 5185715 A, 09.02.1993
US 7724168 B1, 25.05.2010

RU 2 518 998 C1

Авторы

Ядыкин Игорь Михайлович

Даты

2014-06-10Публикация

2013-05-06Подача