Изобретение относится к вычисли тельной технике и может быть испол зовано в вычислительных устройства для ввода цифровой информации в по следовательном коде. . Известно устройство для ввода информации, содержащее блоки памят клавиатуру, регистры для записи чигел, шифоаторы, элементы И, ИЛИ, блоки управления С1 Недостатком известного устройств является недостаточная надежность. Наиболее близким техническим решением к изобретению является устро ство для ввода информации, содержащ клавиатуру, выходы которой соединен с входами шифратора, выходы которог соединены с входом первого блока па мяти и одними входами второго блока памяти, элементы И, ИЛИ, блоки индикации, коммутатор, преобразователь кодов и дешифратор f2 . Недостатком известного устройств является недостаточная надежность гфи последовательном считывании информации. Цель изобретения - повышение надежности устройства. Указанная цель достигается тем, что в устройство для ввода информации, содержащее клавиатуру, выходы которой соединены с входами шифратора, выходы которого соединены с входом первого блока памяти и одними входами второго блока памяти, элементы И, ИЛИ, группы элементов И, ИЛИ, дополнительно введены счетчик, делители частоты, триггер и распределитель импульсов, выходы группы которого соединены с другими входами второго блока памяти и перв ми входами элементов И группы, вторые входы которых соединены с выходами делителей частоты, выходы элементов И группы соединены с входами элемента ИЛИ, выход которого соединен с первым входом сметчика, выход которого соединен с вторым входом распределителя импульсов и вторым входом счетчика, первый выхо распределителя импульсов соединен с первым входом триггера, второй вход которого является первым входо устройства, выход триггера соединен с первым входом распределителя импульсов и первым входом элемента И, второй вход которого является вторы входом устройства, выход элемента И соединен с входом делителя часто ТЫ и является выходом устройства, выходы второго.блока памяти соедине ны поразрядно с входами элементов ИЛИ группы, выходы которых соединены с входами группы счетчика, а выходы первого блока памяти соединены с входами группы распределителя импульсов. На чертеже показана функциональная блок-схема предложенного устройства для ввода информации. Устройство содержит клавиатуру 1 набора чисел, шифратор 2, второй блок 3 памяти, первый блок t памяти. элементы ИЛИ 5 счетчик 6 (nepecTpai ваемый), распределитель 7 импульсов (управляемый), элементы И 8 группы, делители 9 (декадные), элемент ИЛИ 10, элемент И 11, триггер 12. Первый блок Ц памяти является блоком памяти нулей, второй блок 3 памяти является блоком памяти чисел. Устройство работает следующим образом. Заданное число набирается иа клавиатуре 1 и кодируется в шифраторе 2. Каждый значащий разряд записывается в элемент второго блока 3 памяти, который может быть выполнен как линейка триггеров для записи чисел от 1 до 9. Каждый разряд запи сывается в свою ячейку. Выход каждого элемента второго блока 3 памяти подключен через элементы ИЛИ 5 группы на вход счетчика 6. На чертеже показаны четыре выхода каждого элемента второго блока 3 памяти, так как для записи исла 9 требуется четыре двоичных элемента. Элементы второго блока 3 памяти осуществляют хранения значащих цифр каждого разряда. Нули записываются в свой элемент первого блока 4 памяти. Такой подход связан с тем, что соответствующий разряд, в котором записан нуль, необходимо исключить из счета. Это достигается следующим образом. При записи в какой-либо разряд нуля с элемента памяти нулей появляется управляющий сигнал, воздействующий на основной вход распределителя 7 импульсов. Задачей этого распределителя является поочередное подключение тех разрядов, в которых имеются значащие цифры и исключение тех разрядов, в которых записаны нули. С шифратора 2 сигналы, соответствующие нулям какого-то разряда воздействуют на свои управляющий вход распределител 7 импульсов. На основном выходе распределителя импульсов не появляется сигнал, который при наборе зна чащей цифры приложен к первому вход элемента И 8 группы соответствукицег разряда, за счет чего исключается соответствующий декадный делитель 9, а также осуществляется переход через элементы второго блока 3 памя ти рассматриваемого разряда. Таким образом, на выходах группы распреде лителя 7 импульсов, а также на первых входах элементов И 8 группы в соответствии с набранным числом нулевых разрядов отсутствуют управляющие сигналы, и соответствующие им делители 9 искхючается из счета. На Нример, при наборе числа 90085 на втором и третьем выходе не появляется управляющих сигналов, они исключаются - в первый элемент второго блока 3 памяти записывается число 9, в четвертый и пятый элементы числа 8 и 5 соответственно. Механизм образования набранного, числа состоит в поразрядном сложении числа импульсов. Так, для рассмотренного ранее примера число 90085 будет, получено путем суммирования чисел 90000+80+5- Это достигается счётом импульсов с помощью счетчика, образованного четырьмя делителями 9 и перестраиваемым счет чиком 6, т.е. 10-10-10-109, затем счетчиком, образованным одним декадным делителем 9, последовательно включенным с перестраиваемым счетчиком 6, т.е. 10-8, и, наконец, перестраиваемым счетчиком, в которо записано число 5. Таким образом, на выходе будет полученное число, записанное в память чисел 3 и нулей k. Импульсы подаются на второй вход устройства (f). Считывание числа в данном устройстве осуществляется в последовательном коде. . При подаче сигнала Пуск на второй (единичный) вход триггера 12 последний срабатывает и высокий потенциал прикладывается к второму в входу элемента И 11. Импульсы поступают на делитель 9 соответствую щий старшему разряду, в котором име ется значащая цифра. Одновременно сигнал поступает на выход устройства - клемму Выход. Сигнал с три(- гера 12 поступает также-, на первый дополнительный ) вход распределителя 7 импульсов, осуществляя его Переход в первое состояние. В этом случае на выходах группы (если имеется значащая цифра в данном разряде ) появляется управляющий сигнал, который прикладывается к списывающим входам второго блока 3 памяти, осуществляя списывание из него числа в счетчик 6 через элемент ИЛИ 5 группы. Импульсы подсчитываются делителями 9f которые включены последовательно. При этом на входе элемента ИЛИ 10 появляются импульсы последнего делителя 9, так как на соответствующем ему втором входе элементов И 8 группы приложен высокий потенциал, снимаемый с распределителя 7 импульсов. С выхода элемента ИЛИ 10 импульсы поступают на вход счетчика 6, в котором в данном случае записано число 9. В результате получен первый член суммы - 90000. По окончании счета первой суммы появляется сигнал с выхода счетчика 6, который устанавливает себя в исходное состояние и выдает сигнал на второй (дополнительный) вход распределителя 7 импульсов. Распределитель 7 импульсов выдает сиг-нал для счета очередного разряда, в котором есть значащая цифра. В данном случае в следующих двух разрядах записаны нули, поэтому на выходах группы распределителя 7 импульсов появляется сигнал, который прикладывается к первому входу элементов И 8 группы соответствующего счету четвертого разряда. Одновременно сигнал подается на другие (считывающие) входы второго блока 3 памяти, в котором записано для данного примера число 8. Это число переписывается в счётчик 6. Счет очередного члена суммы осуществляется аналогично. Таким же образом получают и последний член суммы. После образования всей суммы счетчик 6 устанавливается в исходное состояние, с первого, выхода распределителя 7 импульсов снимается сигнал на первый ..(установочный) вход триггера 12, который опрокидываясь, снимает высокий потенциал с первого входа элемента И 11. Импульсы с второго входа (f) устройства не поступают в схему. В результате, на выходе устройства появляется число импульсов, записанное в памяти, в данном случае
90085 Записанное число можно использовать многократно.
Предлагаемое устройство для ввода информации по сравнению с известным имеет более высокую надежность в связи с тем, что позволяет существейно упростить шифратор, так кик при разрядном кодировании чисел последние непревышают число 9, примем при любом количестве разрядов числа используется один и тот же шифратор. Кроме того, в устройстве
использован принцип повторного использования одних и тех же элементов (декадных делителей и перестраиваемого счетчика) лри реализации значащих цифр любого разряда, что приводит к резкому сокращению числа злементов, что особенно важно при вводе цифровой информации большой разрядности. Устройство также содержит минимальное количество сложных механических переключающих устройств, что упрощает использование устройства при наборе чисел.
название | год | авторы | номер документа |
---|---|---|---|
ЭЛЕКТРОННАЯ КЛАВИШНАЯ ВЫЧИСЛИТЕЛЬНАЯ МАШИНА | 1973 |
|
SU395837A1 |
Устройство для ввода-вывода информации | 1983 |
|
SU1116422A1 |
Устройство для ввода информации | 1983 |
|
SU1092486A1 |
Тренажер оператора автоматизированной системы управления | 1981 |
|
SU983738A1 |
Устройство для тренировки памяти обучаемого | 1987 |
|
SU1564676A1 |
Устройство для деления двоичных чисел | 1985 |
|
SU1270758A1 |
Светомаркировочное устройство | 1986 |
|
SU1405017A1 |
Устройство для оценки профессиональной пригодности оператора | 1989 |
|
SU1714646A1 |
Устройство для ввода и вывода информации | 1980 |
|
SU920692A1 |
Устройство для вывода информации | 1982 |
|
SU1134931A1 |
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее клавиатуру, выходы которой соединены с входами шифрато- ра, выходы которого соединены с входом первого блока памяти и одними входами второго блока памяти, элементы И, ИЛИ, группы элементов И, ИЛИ, отличающееся тем, что, с целью повышения надежности устройства, в него введены счетчик, делители частоты, триггер и распределитель импульсов, выходы группы которого соединены с другими входами второго блока памяти и первыми входами элементов И группы, вторые входы которых соединены с выходами делителей частоты, выходы элементов И группы соединены с входами элемента ИЛИ, выход которого соединен с первым входом счетчика, выход кото- рого соединен с вторым входом распределителя импульсов и вторым входом счетчика, первый выход распределителя импульсов .соединен с первым входом триггера, второй вход которого является первым входом устрой-, ства, выход триггера соединен с первым входом распределителя импульсов и первым входом элемента И, второй вход которого является аторым вхо дом устройства выход, элемента И соединен с входом делителя частоты и является выходом-устройства, выходы второго блока памяти соединены поразрядно с входами элементов ИЛИ группы, выходы которых соединены с входами группы счетчика, а В191ходы , первого блока памяти соединены с входа ми группы распределителя импульсов. СО О)
С
1- XI г. г ; 1 -IJ
-QJ
J
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Авторское свидетельство СССР № , кл | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Аппарат для очищения воды при помощи химических реактивов | 1917 |
|
SU2A1 |
Авторское свидетельство СССР № , кл | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Кипятильник для воды | 1921 |
|
SU5A1 |
Авторы
Даты
1983-03-23—Публикация
1980-10-10—Подача