Адаптивный корректор межсимвольных искажений Советский патент 1984 года по МПК H04B3/04 

Описание патента на изобретение SU1121784A2

3, Кйрректор по п,1, о т л и чающийся тем, что коррелятор выполнен в виде соединенных последовательно перемножителя, первого множителя и сумматора, а также соединенных последовательно запоминающего блока и,второго множителя, при этом

выход .второго множителя соединен со вторым входом суь1матора, входы перемножителя являются первым и вторым входами коррелятора, вход запоминающего блока является третьим входом коррелятора, а выход сумматора - выходом коррелятора.

Похожие патенты SU1121784A2

название год авторы номер документа
Адаптивный корректор межсимвольных искажений 1979
  • Куйванен Петр Николаевич
  • Крысин Борис Павлович
  • Голубев Сергей Владимирович
  • Гусев Сергей Тимофеевич
  • Триодин Павел Аркадьевич
  • Георгиев Всеволод Константинович
SU866755A1
Адаптивный корректор межсимвольных искажений 1979
  • Крысин Борис Павлович
  • Куйванен Петр Николаевич
  • Голубев Сергей Владимирович
  • Гусев Сергей Тимофеевич
  • Грибин Валерий Васильевич
  • Макаровский Виталий Генрихович
  • Покровский Вячеслав Петрович
  • Хворостенко Николай Петрович
SU879786A1
Адаптивный корректор межсимвольныхиСКАжЕНий B КАНАлАХ C фАзОВОйМАНипуляциЕй 1979
  • Егоров Валерий Алексеевич
  • Кособоков Валентин Иванович
  • Покровский Вячеслав Петрович
  • Провоторский Игорь Михайлович
  • Хворостенко Николай Петрович
  • Цимблер Абрам Иосифович
SU801270A2
Адаптивный компенсатор помех 1991
  • Бронов Дмитрий Николаевич
  • Богачев Виктор Михайлович
  • Блинов Иван Никонорович
  • Романов Александр Петрович
  • Морозова Альбина Ивановна
SU1807570A1
ПРИЕМНИК ЦИФРОВЫХ СИГНАЛОВ 2010
  • Полушин Петр Алексеевич
  • Пятов Владимир Александрович
  • Ульянова Екатерина Вадимовна
RU2423794C1
УСТРОЙСТВО КОМПЕНСАЦИИ ПОМЕХ 2008
  • Анохин Владимир Дмитриевич
  • Анохин Евгений Владимирович
  • Захаров Виктор Николаевич
  • Кильдюшевская Венера Геннадьевна
  • Симохамед Фаузи
RU2363014C1
СПУТНИКОВАЯ СИСТЕМА ДЛЯ ОПРЕДЕЛЕНИЯ МЕСТОПОЛОЖЕНИЯ СУДОВ И САМОЛЕТОВ, ПОТЕРПЕВШИХ АВАРИЮ 1992
  • Дикарев Виктор Иванович
  • Койнаш Борис Васильевич
  • Медведев Владимир Михайлович
  • Шилим Иван Тимофеевич
RU2027195C1
Адаптивное устройство для пространственно-временной обработки фазоманипулированных сигналов 1984
  • Богачев Виктор Михайлович
  • Бронов Дмитрий Николаевич
  • Морозова Альбина Ивановна
  • Гуревич Борис Исаевич
SU1234981A1
Устройство автоподстройки несущей частоты 1984
  • Куйванен Петр Николаевич
  • Крысин Борис Павлович
  • Гусев Сергей Тимофеевич
  • Марков Алексей Александрович
  • Солдатов Владимир Николаевич
  • Сергиенко Федор Кириллович
  • Петяшин Игорь Борисович
  • Палочкин Юрий Петрович
SU1298946A1
ЦИФРОВОЕ УСТРОЙСТВО ДЛЯ ДЕМОДУЛЯЦИИ ДИСКРЕТНЫХ СИГНАЛОВ В МНОГОЛУЧЕВОМ КАНАЛЕ СВЯЗИ 2004
  • Макаровский В.Г.
  • Салтыков О.В.
RU2267230C1

Иллюстрации к изобретению SU 1 121 784 A2

Реферат патента 1984 года Адаптивный корректор межсимвольных искажений

J,АДАПТИВНЫЙ КОРРЕКТОР МЕЖСИМВОЛЬНЫХ ИСКАуКЕНИЙ по авт.св. № 879786, отличающийся тем, что, с целью повьппения точности коррекции, введены три группы ключей из 1 ключей в каждой и блок управления, при этом управляюище входы ключей в каждой группе объединены и подключены соответственно к дервому, второму и третьему выходам блока управления, каждый ключ первой группы, кроме первого, включен между выходом предьщущего коррелятора и третьим входом последующего коррелятора,каждый ключ второй группы, кроме k-ro, включен между выходом последующего коррелятора и третьим входом предыдущего коррелятора, а каждый ключ третьей, группы включен между выходом и третьим входом каждого коррелятора, вход k-ro ключа второй группы и вход первого ключа первой группы соединены с общей шиной, выход ключа второй группы подключен к третьему входу 1с-го коррелятора, выход первого ключа- первой группы подключен к третьему входу первого коррелятора, а входы блока управления соединены с выходами соответ ;твующ 1х корреляторов. 2. Корректор по п.1, о т л и чающийся тем, что блокг управления содержит формирователь порогового уровня, К, элементов сравнения уровней, три элемента ИЛИ-НЕ, элемент НЕ, два элемента И и реверсивный счетчик, при этом первые входы каждого из 1с элементов сравнения уровней соединены с соответствующими входами; формирователя .порогового уровня которые являются входами управления, вторые входы элементов сравнения уровней объединены и подключены к выходу формирователя порогового уровня, выходы одних Ь (Л элементов сравнения уровней соединены с соответствующими входами первого , элемента ИЛИ-НЕ, выход которого соединен с первым входом первого элемента И,- выход которого подключен к первому входу реверсивного счетчика, второй вход которого подклюtc чен к выходу второго элемента И,первьй вход которого подключен к выходу второго элемента ИЛИ-НЕ,входы 00 которого подключены к соответствую | щим выходам других элементов сравнения уровней, а выход центрального элемента сравнения соединен с входом элемента НЕ, выходКоторого соединен с вторыми входами первого и второго элементов И, выхода реверсивного счетчика соединены с входами третьего элемента ИЛИ-НЕ и являются одновременно первым и вторым выxoдa {и блока у правления, третьим выходом которого является выход третьего элемента ИЛИ-НЕ, где)2 +1

Формула изобретения SU 1 121 784 A2

1

По основному авт.св. № 879786

известен адаптивный корректор межсимвольных искажений, содержащий последовательно соединенные решающий блок и регистр сдвига, каждый из k 5 отводов которого через один из k корреляторов 1соединён1 с первым входом соответствующего из k перемножителей, .выход первого из которых через первый блок вычитания соединен с объеди-О ненными вторыми входами корреляторов, выход первого из которых соединен с первым входом фазового детектора, а также торой блок вычитания и сумматор,k -1 дополнительных бло- 5 ков вычитания, V. элементов задержки, 1(-1 дополнительных фазовых детекто- / ров, 1с. -1 весовых перемножителей и форьшрователь весовых коэффициентовj при этом выход второго перемножите- 20 ля через второй блок вычитания соединен с вторым входом фазового детектора, выход которого соединен с первым входом сумматора и с входом первого элемента задержки, вход каждого 25 из элементов задержки с второго по объединен с первым- входом соответст-; вующего дополнительного фазового детектора, выход которого через соот- ветствующий из k-l весовых перемнозш:30 телей соединен с соответствующим входом сумматора, выход которого сое-динен с входом решающего блока, выход каждого из перемножителей с третьего по It через соответствующий дополни- 35 тельный блок вычитания соединен с входом соответствующего элемента за держки, выходы которых соединены с вторыми входами соответствующих бпо« ков вычитания и дополнительных бло- 40 ков вычитания, а выходы коррелято- ров соединены с вторыми входами соответствующих дополнительных фазо-

вых детекторов и с соответствующими входами формирователя весовых коэффициентов, выходы которого соединены с вторыми входам5 1 соответствующих весовых перемножителей Ll3 .

Однако в известном адаптивном корректоре нельзя подстроить зону анализа под весь массив интерференционных составляющих принимаемого сигнала, что приводит к недостаточной точности коррекции и снижению помехоустойчивости передачи дискретных сигналов с использованием этого корректора.

Цель изобретения - повьшение точности коррекции.

Поставленная цель достигается тем что в адаптивный корректор межсим- вольных искажений, содержащий последовательно соединенные решающий блок и регистр сдвига, каждый из1{ отводов которого через один из 1с корреляторов соединен с первым входом соответствующего из 1с перемножителей,выход первого из которых через первый блок вычитания соединен с объединенными вторыми входами :корреляторов, выход первого из которых соединен с первым входом фазового детектора, а также второй блок вычитания и сум/ атор, Ic-l дополнительных блоков вычитания, k элементов,задержки, k-l фазовых детекторов, весовых пе-ремножителей и формирователь весовых коэффициентов, при этом выход второго перемножителя через второй блок вычитания соединен с вторым входом фазового детектора, вькод которого соединен с первым входом сумматора и с входом первого элемента задержки, вход каждого из элементов задержки со второго по объединен с первым входом соответствующего дополнительного фазового детектора; выход которого через соответствующий из k-1 весовых перемножителей соединен с соответствующим входом сумматора, выход которого соединен с входом решающего блока, выход каждого из перемножителей с третьего по е. через соответствующий дополнительный блок вычитания соединен с входом соответствующего элемента задержки, выходы которых соединены с вторыми входами соответствующих блоков вычитания и дополнительных блоков вычитания, а вькоды корреляторов соединены с вторы {и входами соответствующих, дополнительньж фазовых детекторов и соответствующими входами формирователя весовых коэффициентов, выходы которого соединены с вторыми входами соответствунлдих весовых перемножителей, введены три группы ключей из j(. ключей в каждой и блок управления, при этом управт ляющие входы ключей в каждой группе объединены и подключены соответствен но к первому, второму и третьему выходам блока управления, каждый ключ первой группы, кроме первого, (включен между,выходом предьщущего коррелятора и третьим входом последующего коррелятора, каждый ключ второй группы, кроме k-ro, включен между выходом последующего коррелятора н третьим входом предыдущего коррелятора, а каждьй ключ третьей груп- пы включен между выходом и /третьим; входом каждого коррелятора, вход к-г ютооча второй группы и вход первого ключа первой группы соединен с общей шиной, выход Ц-го ключа второй группы подключен к третьему входу 1с-го коррелятора, выход первого ключа первой группы подключен к третьему входу первого коррелятора, a входы бло- ;ка управления соединены с выходами соответствующих корреляторов.

Кроме того, блок управления содержит формирователь порогового уровня элементов сравнения уровней, три элемента Т ЛИ-НЕ, элемент НЕ, ,два элемента И и реверсивный счетчик при этом первые входы каждого из .элементов сравнения уровней соединены с соответствующими входами форми.рователя порогового уровня, которые являются входами- блока управления, вторые входы элементов сравнения уровней объединены и подключены к выходу формирователя порогового уровня, выходы однихh элементов сравнения уровней соединены с соответствующими входами первого элемента ИЛИ-НЕ выход которого соединен с первым входом первого элемента И, выход которого подключен - к первому входу реверсивного счетчика, второй вход которого подключен к выходу второго элемента И, первый вход которого подключен к выходу второго элемента ИЛИ-НЕ входь которого подключены к. соответствующим выходамдругих п элементов |Сравнения уровней, а выход централь ного элемента сравнения соединен с входом элемента НЕ, выход которого соединен с вторыми выходами первого и второго элементов И, выходы реверсивного счетчика соединены с входами третьего элемента ИЛИ-НЕ и являются одновременно первым и вторым выходами блока управления, третьим выходом которого является выход третьего элемента ИЛИ-НЕ, где К 2 п + I.

При этом коррелятор выполнен в виде соединенных последовательно перемножителя, первого множителя и сумматора, а также соединенных последо- вательно запоминающего блока и второго множителя, выход второго множителя соединен с вторым входом сумматора входы перемножителя являются .первым и вторым входами коррелятора, вход запог-Еинающего блока является третьим входом коррелятора, а выход cyt iaTopa - выходом коррелятора.

На фиг, 1 представлена структурная электрическая схема адаптивного корректора межсимвольных искажений; на фиг, 2 - структурная электрическая схема коррелятора.

Устройство содержит решающий блок 1J регистр 2 сдвига, корреляторы 3-, - 3-j , перемножители ,4-,- фа:зовый детектор 5, блоки 6- вычитания, элементы 7, задержки,

; дополнительные фазовые детектор .;ры 8, весовые перемножители 9,. .сум-

;матор 10, формирователь П весовых коэффициентов, ключи первой группы 12:j |второй группы 13. ,

.третьей группы 14.- 14.. и блок 15 управления, содержащий формирователь

|16 порогового уровня, элементы 17 сравнения, первый элементИЛИ-НЕ 18, второй элемент ШШ-НЕ 19, третий элемент ИЛИ-НЕ 20, элемент НЕ 21, первый элемент И 22, второй элемент И 23, реверсивный счетчик 24 Каждый из корреляторов 3 содержит п ремножитель 25, первый множитель 26, сумматор 27, второй множитель 28, запоминающий блок 29. Устройство работает следующим образом. Принимаемый из канала связи информационный сигнал проходит послед вательно через элементы 7 -7 задержки и блоки 6 вычитания. В корректоре с помощью блоков 6 вычитания последовательно с временным интервалом в один такт передачи двоичных -символов осуществляется вычитание синтезированных оценок ин терференционных составляющих входного сигнала, начиная с составляю щей входного сигнала (в блоке вычитания 6) и кончая первой (в блоке 6 вычитания). Сигнал на выходе перемножйтеля 4 является оценкой К-ой интерференционной составляющей принимаемого сигнала, на выходе перемножителя 4 - оценкой (К - 1)-ой составляющей и т.д., при этом выходной си нал перемножителя 4;, является оценкой первой составляющей входного си нала. При аличии во входном сигнале cocтaвляющиXf и соответствующи им k оценок на выходах перемножителей 4 - в результате операций вычитания на выходе блока 62 вычита ния остается информационный сигнал соответствующий только первой .интер ференциальнойсоставляющей, на выхо де блока 6Jвычитания - суммарный си нал первой и второй интерференционной составляющей и т.д. На выходе блока 6i вычитания формируется оста точный сигнал, который используется для автоматической подстройки выход ных сипиалов корреляторов 3;,- 3. С помощью запоминающего блока 29 (при открытых ключах 14f,- 14уИ закрытых ключах 13jj - 13 н J 2) в корреляторе осуществляется запоминание его выходного сигнала и задержка этого сигнала на один период тактовой частоты. В момент открьгааЩ- 12 13,. или ния ключей вход запоминающего блока 29 подключается к выходу соседнего коррелятора и производится запись выходных сигналов корреляторов в память соседних корреляторов. Сигналы с входа адаптивного кор ректора НС выходов блоков 6 (. вычитания поступают на первые входы фазовых детекторов 5 и 8. На вторые входы фазовых детекторов, поступают опорные сигналы с выходов корреляторов 3;j- 3. Сигналы с выходов фазовых детекторов умножаются в весовых перемножителях 9j на весовые коэффициенты поступающие с формирователя 11, линейно складываются с помощью сумматора 10 и :поступают далее; на вход решающего блока 1, вход которого является выходом адаптивного корректор. При определении временного положения крайних составляющих в блоке 15 осуществляется селекция по уровню оценок составляющих. -Для этого вьгсодные сигналы корреляторов 3 сравниваются с прмощью элементов 17 с пороговым уровнем. Величина порогового уровня определяется в формировав теле «6 путем умножения максимального значения выходного сигнала одного из корреляторов на постоянную величину меньшую единицы. В блоке 5 на выходе элемента И 22 формируется импульс только в том случае, если каждый из выходных сигналов первой группы корреляторов (где п-1 номер центрального коррелятора) будет ниже порогового уровня. Аналогично импульс имеет место на выходе элемента И 23 только в случае, когда каждый из вьгходных сигналов второй группы корреляторов 3 - 3-j ниже порогового уровня.Импульсы с выходов элементов И 22 и И 23 поступают на различные входа реверсивного счетчика 24, При наличии оценок интерференционных составляющих только на выходах одной из групп корреляторов, т.е при смещении во времени окна обработки относительно массива интерференционных составляющих импульсы будут иметь место лишь на одном из входов реверсивного счетчика 24.По истечении некоторого времени интегрирования, определяемого емкостью реверсивного счетчика 24, на одном из его выходов сформируется импульс, который откроет одну из групп ключей низкий уровень сигнала на выходе элемента ИЛИ-НЕ 20 закроет ключи 14;,- 14,При этом все выходные сигналы коррелята/

ров перепишутся в память соседних корреляторов, т.е. осуществится сдБНг вправо или влево на один такт всех сигналов оценок интерференционных: составляющих, находящихся в памяти корреляторов. Такая подстройка окна обработки будет производиться до тех пор, пока хотя &ы один иэ выходных сигналов в обоих из группг корреляторов превысит пороговый уровень.

При наличии во входном сигнале только едкой составляющей в результате подстройки эта составляющая будет обрабатьгеаться в центральной ветви корректора с порядковым номером п-. -.Если при этом во входном сигнале появятся другие составляющие, то в соответствии с выбором количества Чс ветвей обработки ;:они всегда будут охвачены окном обработки корректора.

21784S

Благодаря введению ключей 2, ( 13, блока 5 управления при обработке входных сигналов в адаптивном корректоре в

5 целях компенсации межсимволькых искажений и обеспечения весового сложения выходных сигналов синхронных детекторов используются сигналы всех интерференционных составляющих,что

О необходимо при использовании такого корректора в каналах с переменными параметрами5 особенно в KB радиоканалах,

15 Технико-экономический эффект использования адаптивного корректора межсимвольных искажений заключается в повышении точности коррекции, и как следствие, увеличении помехоус20 тойчивости приема, т.е. улучшении качества передачи цифровых сооб-i щений.

Документы, цитированные в отчете о поиске Патент 1984 года SU1121784A2

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Адаптивный корректор межсимвольных искажений 1979
  • Крысин Борис Павлович
  • Куйванен Петр Николаевич
  • Голубев Сергей Владимирович
  • Гусев Сергей Тимофеевич
  • Грибин Валерий Васильевич
  • Макаровский Виталий Генрихович
  • Покровский Вячеслав Петрович
  • Хворостенко Николай Петрович
SU879786A1

SU 1 121 784 A2

Авторы

Куйванен Петр Николаевич

Крысин Борис Павлович

Гусев Сергей Тимофеевич

Марков Алексей Александрович

Солдатов Владимир Николаевич

Семенов Борис Ефимович

Даты

1984-10-30Публикация

1983-05-17Подача