Коммутатор Советский патент 1984 года по МПК H03K17/00 

Описание патента на изобретение SU1132360A1

Изобретение относится к автомати и вычислительной технике и может бы использовано для коммутации сигнало в системах дискретной измерительной техники. Известен коммутатор, содержащий запоминающие элементы, коммутационные элементы и адресные шины l . Однако это устройство характеризуется недостаточно высокой достоверностью функционирования. Известен также коммутатор, содер жащий дешифратор, пять групп элемен тов И, регистры сотен, регистр десятков, первый и второй регистры единиц, коммутационное поле, первые выходы которого являются выходными шинами коммутатора, первую адресную шину, а-также элементы ИЛИ, R5 - и счетние триггеры izj . Недостатком такого коммутатора является невысокая достоверность функционирования. Цель изобретения - повышение достоверности функционирования ; Поставленная цель достигается тем, что в коммутатор, содержащий дешифратор, пять групп .элементов И регистр сотен, регистр десятков, Первый и второй регистры единиц, коммутационное поле, первые выходы которого Я.ВЛЯЮТСЯ выходными шинамиKONMyTaTOpa, а также первую адресну шину, введен блок управления, инфор мационные выходы которого соединены с информационными входами регистров сотен, десятков, первого и второго регистров единиц, выходы регистров сотен и десятков соединены .с соответствующими входами дешифратора и первыми входами первой и вто рой групп элементов И соответственн выходы первого и второго регистров единиц соединены с соответствующими Ъходами коммутационного поля и первыми выходами третьей и четвертой групп элементов И соответственно, выходы дешифратор. соединены с ин формационнымиТ входами коммутационного поля, информационные выходы которого соединены с первыми входам пятой группы элементов И, выходы которых соединены с соответствующим выходами элементов И с первой по четвертую группы и- с информацион г ными входами блока управления, первая и вторая адресные шины которого подключены к соответствующим входам регистра сотен и вторымвходам первой группы элементов И, третья и четвертая адресные шины - к соответ ствующим входам регистра десятков и вторым входам второй группы элементов И, пятая и шестая адресные шины - к соответствующим входам пер вого регистра единиц и вторым входам третьей группы,элементов И, седьмая и восьмая адресные шины к соответствующим входам второго регистра единиц и вторым входам четч вертой группы элементов И, девятая адресная шина - к соответствующим вторым входам пятой группы элементов и. На чертеже показана функциональная схема коммутатора. Коммутатор содержит блок 1 управления, регистр 2 сотен, регистр 3 десятков, первый4 и второй 5 регистры единиц, первуюб, вторую 7, третью 8, четвертую 9 и пятую 10 группы элементов И, коммутационное поле 11, дешифратор 12, информационные выходы 13, первую 14, вторую 15, .третью 16, четвертую 17, пятую 18, шестую 19, седьмую 20, восьмую 21 и девятую 22 адресные шины, информационные входы 23 и выходные шины 24, которые являются первыми выходами коммутационного поля 11, Информационные выходы 13 блока 1 управления соединены с информационными входами регистров сотен 2, десятков 3, первого 4 и второго 5 регистров единиц, выходы регистров сотен 2 и десятков 3 соединены с соответствующими входами дешифратора. 12 и первыми входами первой 6 и второй 7 групп элементов И соответственно, выходы первого 4 и второго 5 регистров единиц соединены с соответствующими входами коммутационного поля 11 и первыми входами третьей 8 и четвертой 9 групп элементов И соответственно, выходы дешифратора 12 соединены с инфЬрмационными входами коммутационного поля 11, информационные выходы которого соединены с первыми входами пятой группы 10 элементов И, выходы которых соединены с соответствующими выходами э.лементов И с первой б по четвертую 9 группы и с информационными входами 23 блока 1 управления, первая 14 и вторая 15 адресные шины которого подключены к соответствующим входам регистра 2.сотен и вторым входам первой группы б элементов И, третья 16 и четвертая 17 адресные шины - к соответствующим входам регистра 3 десятков и вторым входам второй группы 7 элементов И, пятая 18 и шестая 19 адресные шины - к соответствующим входам перВОГ9 регистра 4 единиц и вторым входам третьей группы 8 элементов И, седьмая 20 и восьмая 21 адресные шины - к соответствующим входам второго регистра 9 единиц и вторым входам четвертой группы 9 элементов И, девятая адресная шина 22 к соответствующим вторым входам пятой группы 10 элементов И. Коммутатор работает следующим образом.

Из блока 1 управления по первой .адресной шине 14 поступает код адреса, разрешающий запись информации с блока 1 управления по информационным выходам 13 в регистр .2 сотен. Записанная информация из регистра 2 сотен поступает на деишфрато 12, т.е. подготавливает к включению один из входов дешифратора 12. - Из регистра 2 сотен записанная информация поступает на первые входы первой группы 6 элементов И. При поступлении. кода адреса на. вто рую 15 адресную шину информация с первой группы 6 элементов И поступает на информационные входы 23 блока 1 управления для сравнения с информацией, выданной в регистр 2 сотен. В случае совпадения блок 1 управления выдает код адреса по третьей 16 адресной шине, а по информационным выходам 13 блока 1 управления в этом случае записывается информация в регистр 3 десятков (в регистры 2 и 3 информация записывается только в один разряд). Контрол правильности записи информации в . регистр -3 десятков производится аналогично.

Записанная информация с регистра 3 десятков поступает на вторую группу входов дешифратора 12 и обеспечивает срабатывание в нем одного из реле,подготовленного к включению поступившей информации с регистра 2 сотен.

Сработанное реле в дешифраторе 12 возбуждает одну из выходных шин. Возбужденная шина.дешифратора 12

подготавливает в коммутационном поле группу из Е реле: к включению или i выключению.

В зависимости ot того, необходимо включить или выключить реле

в коммутационном поле 11, блоком I управления подачей кода адреса на пятую 18 или седьмую 20 адресные шины выбирается первый 4 или второй 5 регистры единиц.

Запись информации в регистры 4 и 5 происходит в том слуяае, если произошло совпадение, в блоке 1 управления информации, записанной в регистре 3 десятков с информацией,

поступившей на его входы.

Принцип записи, отработки и сравнения информации, поступившей в первый 4 и второй 5 регистры единиц, аналогичен описанному,

После выдержки времени блок 1 управления выдает код гшреса на девятую адресную шину 22, В этом случае Р -разрядная информация с пятой группы 10 элементов И поступает по

информационным входам 23 в блок 1 управления для анализа. В блоке 1 управления в этом случае происходит: выделение разряда, соответствующего включаемому {выключаемому).реле в коммутационное поле 11. После проверки отработки коммутационного 11

поля все регистры обнуляются-.

Таким обрр.зом, повыиается достоверность функционирования предлагаемого устройства за счет реализации покаскадного контроля состояний

входящих в коммутатор блоков в реальном масштабе времени..

Похожие патенты SU1132360A1

название год авторы номер документа
Коммутатор 1985
  • Гришуткин Александр Николаевич
  • Жуков Олег Федорович
  • Новиков Николай Николаевич
  • Караханов Тимур Равильевич
SU1261101A1
Коммутатор 1986
  • Жуков Олег Федорович
  • Пуцков Владимир Николаевич
  • Николаенко Василий Ефимович
  • Новиков Николай Николаевич
SU1338042A2
Устройство для диагностики электрических цепей 1985
  • Козуб Валерий Михайлович
  • Якимов Сергей Петрович
  • Новиков Николай Николаевич
SU1290359A1
Устройство для контроля состояния диагностируемых цепей 1985
  • Якимов Сергей Петрович
  • Козуб Валерий Михайлович
  • Новиков Николай Николаевич
  • Романенко Юрий Александрович
SU1316002A1
Устройство для отображения информации на экране электронно-лучевой трубки 1986
  • Грикун Григорий Прокофьевич
  • Кононенко Николай Иванович
  • Лысенко Александр Ефимович
SU1427412A1
Устройство для контроля сопротивления 1988
  • Гришуткин Александр Николаевич
  • Пуцков Владимир Николаевич
  • Новиков Николай Николаевич
  • Альмамбетов Владимир Калесович
SU1651231A1
АВТОМАТИЗИРОВАННАЯ СИСТЕМА КОНТРОЛЯ МОНТАЖА, ПАРАМЕТРОВ ЭЛЕКТРИЧЕСКИХ ЦЕПЕЙ И ДИАГНОСТИКИ НЕИСПРАВНОСТЕЙ СЛОЖНЫХ УСТРОЙСТВ ЭЛЕКТРОАППАРАТУРЫ И ТОКОРАСПРЕДЕЛИТЕЛЬНЫХ СЕТЕЙ 2008
  • Прилепский Василий Андреевич
  • Коптев Анатолий Никитович
  • Прилепский Илья Васильевич
RU2377585C1
МОДУЛЬ МАТРИЧНОГО КОММУТАТОРА 1996
  • Зотов И.В.
  • Колосков В.А.
  • Титов В.С.
RU2116664C1
Устройство для обмена информацией 1979
  • Ланцов Александр Лаврентьевич
  • Дунец Роман Богданович
SU842773A1
УСТРОЙСТВО СБОРА И РЕГИСТРАЦИИ ПОЛЕТНОЙ ИНФОРМАЦИИ 1990
  • Матвеев Г.Н.
  • Егоршев Е.Ю.
  • Воскобоев В.Ф.
  • Краснопирка А.М.
  • Фирсов А.В.
  • Егоров А.Д.
  • Кузьмин А.Б.
  • Марухно В.И.
  • Алембаторов А.П.
  • Тарасов Н.Н.
  • Новиков С.А.
  • Золотухин А.М.
  • Соколов В.А.
  • Ильяшевич В.Н.
  • Гунько Д.А.
  • Спельников В.И.
  • Кудрявцев В.А.
  • Полунин В.Д.
  • Иванков С.Н.
  • Александров А.А.
SU1825189A1

Иллюстрации к изобретению SU 1 132 360 A1

Реферат патента 1984 года Коммутатор

КОММУТАТОР, содержащий дешифратор, пять групп элементов И, регистр сотен, регистр десятков, первый и второй регистры единиц, коммутационное поле, первые выходы которого Являются выходными шинами I коммутатора, а также первую адресную. шину, отличающийся тем,что,. с целью повьлиения достоверности функционирования, введен блок управ.ления, информационные выходы которого соединены с информационными входами регистров сотен, десятков, первого и второго регистров единиц, выходы регистров сотен и десятков соединены с соответствующими входами дешифратора и первыми входами первой и второй групп элементов И соответственно, выходы первого и второго регистров единиц соединены с соответствующими входами коммутационного поля и первыми выходами третьей и четвертой групп элементов И соответственно, выходы дешифратора соединены с информационными входами коммутационного поля, информационные выходы которого соединены с первыми входами пятой группы элементов И, выходы которых соединены с соответствующими выходами элементов И с первой по четвертую группы и с информационными входами блока управления, первая и вторая адресные шины которого подключены к соответствукицим входам регистра сотен и вторым входам с S первой группы элементов И, третья и четвертая адресные шины - к соСО ответствующим входам регистра десятков и вторым вводам второй группы элементов И, пятая и шестая адресные шины - к соответствующим входам первого регистра единиц и вторым входам третьей группы элементов И, седьмая и восьмая адресные шины - к соответствукицим входам второго регистра единиц и вторым входам четвертой группы элементов И, U) девятая адресная шина - к соответю : х ствующим вторым входам пятой группы элементов И.

Документы, цитированные в отчете о поиске Патент 1984 года SU1132360A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Коммутирующее устройство 1975
  • Степанов Николай Васильевич
SU559389A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 132 360 A1

Авторы

Ященко Владимир Петрович

Горбунцов Анатолий Сергеевич

Моцак Олег Степанович

Новиков Николай Николаевич

Даты

1984-12-30Публикация

1983-09-16Подача