Изобретение относится к импульсной технике и может использоваться в системах управления, а также при согласовании ЦВМ с.малоскоростными внешними устройствами.
Цель изобретения - повышение достоверности считываемой информации.
На фиг. 1 приведена структурная схема синхронизирующего з стройст- ва на фиг. 2 - временные диаграммы, поясняющие его работу.
Синхронизирующее устройство содержит шину 1 синхронизируемых импульсов, 2 - тактовых импульсов, 3 - запуска, преобразователь 4 последовательного кода в параллельный, инвертор 5, элемент И-НЕ 6, первый триггер 7, счетчик 8 импульсов, дешифратор 9, формирователь 10 заднего фронта, формирователь 11 перед- Hei o фронта, второй триггер 12, элемент И 13, шину 14 синхронизирующих импульсов ЦВМ, второй счетчик 15 импульсов, элемент ИЛИ 16, преобразователь параллельного кода в последовательный 17, выходную шину 18,По шине 1 на информационный вход преобразователя 4 последовательного кода в параллельный поступает информация, снимаемая с магнитной ленты магнитофона звукозаписи после соответствующего преобразования. По шине 2 тактовые импульсы считывания информации поступают на вхоД синхронизации преобразователя 4 и через инвертор 5 - на вход синхронизации счетчика 8 и один из входов дешифратора 9, первая группа выходов .преобразователя 4{1...п) соединена с элементом И-НЕ 6, а вторая группа выходов преобразователя 4(2...п + 1) подключена к информационным входам преобразователя 17. Выход элемента И-НЕ 6 соединен с входом синхронизации первого триггера 7, информационный вход которого подключен к потенциалу логической единицы. На вход установки в О поступает сигнал разрешения, например команда, Воспроизведение. Инверсный выход триггера 7 соединен с разрешающим входом счетчика 8. Первый и п-й выходы счетчика 8 подключены к входам дешифратора 9, выход которого соединен с входами формирователей 10 и 11. Выход формирователя 10 подключен к входам установки в О преобразователя 4
2135282
и счетчика 8 и к входу установки в 1 второго триггера 12 информационный вход которого соединен с потенциалом логического О, прямой
5 выход, подключен к элеме нту И 13, а инверсньй выход - к входу установки режима работы преобразователя 17. По шине 14 синхроимпульсы от ЦВМ или автономные импульсы с частотой
10 повторения синхроимпульсов ЦВМ поступают на второй вход элемента И 13, выход которого подключен к входу синхронизации второго счетчика 15 и одному из входов элемента ИЛИ 16,,
15 второй вход которого соединен с выходом формирователя 11. Выход элемента ИЛИ 16 подключен к синхро- входу преобразователя 17, шина 18 которого является выходом устройст20 ва. Выход счетчика 15 соединен с входом синхронизации триггера 12. Устройство работает следующим образом.
Для обеспечения работы устройст25 ва синхронизации на магнитную ленту в начале каждой зоны информации вводят служебные слова для синхронизации. Слова для синхронизации выбирают такими, чтобы они отличались
20 от информационных слов, например записывают один или несколько байт единиц. При записи синхропосыпки последний разряд посылки представляет собой разряд проверки на четность и при четном количестве еди- ниц содержит нулевую информацию.
В исходном состоянии отсутствует команда Воспроизведение, триггеры 7 и 12 установлены в нулевое состояние, счетчики 8 и 15 также в нулевом состоянии. При поступлении на шину 1 синхронизируемых сигналов (фиг. ) в моменты действия тактовых импульсов шины 2 (фиг. 2сх) происходит запись и сдвиг информации в преобразователе 4. Преобразователь 4 представляет собой (п + 1)-разрядный регистр, работающий в режиме сдвига информации, где п-разрядов составляет длительность информационной посылки, (п + 1)-й разряд - разряд четности. При наличии 6 информации синхрослова (фиг. 2&) в некоторый момент времени на первой группе выходов (1...п) преобразователя 4
находятся единичные сигналы, в результате чего на выходе элемента И-НЕ 6 сформируется отрицательный перепад и при передаче на выход
40
n + 1 бита четности элемента И-НЕ 6 перейдет в исходное состояние, т.е. сформируется положительный перепад (фиг. 2 &) . По положительному перепаду на выходе элемента И-НЕ 6 и при наличии команды воспро- 1:зведения (фиг. 2 г) триггер 7 установится в единичное состояние, разрешив тем самым подсчет тактовых импульсов счетчиком 8 (фиг. 2€, ж ,
3, )
Таким образом, происходит синхронизация счета тактовых импульсов шины 2, в результате чего происходит соответствие считывания информации и тактовых импульсов. Информация пер вого бита считывается по первому такту, второго - по второму, n + 1 бита по n + 1 такту. После прохождения n + 1 тактового импульса по шине 2 на дешифраторе 9 выделяется п + 1 тактовый импульс (фиг. 2к.) и на выходах формирователей 10 И 11 формируются сигналы, . соответствуюш.ие переднему и заднему фронтам n + 1 импульса, (фиг. 2д, м ). Преобразователь параллельного кода в последо- вательньй 17 представляет собой сдвиговый регистр. В исходном состоянии он находится в режиме записи параллельной информации и по сигналу с выхода блока 11 переписывает информацию с второй группы (2...(п + + 1) выходов преобразователя 4 на выход преобразователя 17.
Сигналом с выхода формирователя 10 в исходное состояние устанавливаются счетчик 8, преобразователь 4, триггер 12 перебрасывается в единичное состояние (фиг. 2, 11). Преобразователь 17 переводится в режим сдвига. Тактовые импульсы с частотой повторения, равной такту ЦВМ, через элемент 13 И поступают на вход синхронизации преобразователя 17, в результате чего на шине 18 формируется последовательный код, который поступает на ЦВМ. Одновременно тактовые импульсы поступают на синхровход счетчика 15. После передачи в ЦВМ установленного п-числа бит триггер 12 и преобразователь 17 устанавливаются в исходное состояние .
Формула изобретения 55
Синхронизирующее устройство, содержащее первый счетчик импульсов.
10
f5
20
25
5
213528 .4
два триггера, шину тактовых импульсов, соединенную с входом инвертора, элемент И-НЕ,. отличающееся тем, что, с целью повыше- 5 ния достоверности считываемой информации, в него введены второй счетчик импульсов, дешифратор, преобразователь параллельного кода в последовательный, элемент И, формирователь заднего фронта, формирователь переднего фронта, элемент ИЛИ и преобразователь последовательного кода в параллельный, информационный вход которого соединен с шиной синхронизируемых импульсов, вход синхронизации подключен к входу инвертора, а первая группа выходов соединена с входами элемента И-НЕ, выход которого подключён к входу синхронизации первого триггера, информационный вход которого подключен к потенциалу логической еди- ницы, вход установки в О первого триггера соединен с шиной запуска, а его инверсный выход подключен к входу разрешения первого счетчика импульсов, вход синхронизации которого соединен с инверсным входом дешифратора и выходом инвертора, а выходы счетчика импульсов подключены к входам дешифратора выход которого соединен с входами формирователей переднего и заднего фронтов, выход формирователя заднего фронта подключен к входам установки
30
35
0
5
0
в О преобразователя последовательного кода в параллельный, первого счетчика импульсов и к входу установки в 1 второго триггера, инфор- мационн гй вход которого соединен с потенциалом логического нуля, прямой выход второго триггера подключен к первому входу элемента И,
второй вход которого соединен с шиг, ной синхронизирующих импульсов, выход элемента И подключен к входу синхронизации второго счетчика импульсов и к первому входу элемента ИЛИ, второй вход которого соединен с выходом формирователя переднего фронта, а выход элемента ИЛИ соеди- нен с входом синхронизации преобразователя параллельного кода в последовательный, вход установки режима которого подключен к инверсному выходу второго триггера, а его информационные входы подключены к второй группе выходов преобразо- .ватапя последовательного кода в
параллельный, причем вход синхронизации второго триггера соединен с
Составитель Ю.Сибиряк Редактор Н.Гунько Техред Т.Дубинчак Корректор,в,Синицкая
Заказ 785/60 Тираж 818Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Филиал Пт Патент, г. Ужгород, ул. Проектная, 4
соответствующим выходом второго счетчика импульсов.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для сопряжения цифровой вычислительной машины с магнитофоном | 1984 |
|
SU1188745A1 |
Устройство для сопряжения цифровой вычислительной машины с магнитофоном звукозаписи | 1985 |
|
SU1260969A2 |
Устройство для сопряжения цифровой вычислительной машины с магнитофоном | 1985 |
|
SU1277122A1 |
Устройство для сопряжения ЦВМ с магнитофоном | 1985 |
|
SU1317445A1 |
Устройство для обмена информацией | 1982 |
|
SU1048468A1 |
Устройство для сопряжения цифровой вычислительной машины с каналом связи | 1991 |
|
SU1837301A1 |
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЦВМ С КАНАЛОМ СВЯЗИ | 1991 |
|
RU2011217C1 |
Устройство преобразования двоичного кода в двухполярное напряжение | 1986 |
|
SU1837398A1 |
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С КАНАЛАМИ СВЯЗИ | 1990 |
|
RU2020565C1 |
Устройство для сопряжения ЭВМ с абонентом | 1990 |
|
SU1702380A1 |
Изобретение относится к импульсной технике и может быть использовано в системах управления, а также при согласовании ЦВМ с малоскоростными внешними устройствами. Цепь изобретения - повьшение достоверности считываемой информации. Устройство содержит шины 1 - синхронизируемых импульсов, 2 - тактовых импульсов, 3 - запуска, преобразователь 4 последовательного кода в параллельный, инвертор 5, логический элемент (ЛЭ) И-НЕ 6, триггеры 7 и 12, счетчики импульсов 8 и 15, дешифратор 9, формирователь 10 заднего фрЬнта, формирователь 11 переднего фронта ЛЭ И 13, шину 14 синхронизирующих импульсор ЦВМ, ЛЭ ИЛИ 16, преобразователь параллельного кода в последовательный 17, выходную шину 18. Работа устройства поясняется временными диаграммами, приведенными; в описании изобретения. 2 ил. I и I S
Синхронизирующее устройство | 1979 |
|
SU792574A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1986-02-23—Публикация
1984-05-30—Подача