J Изобретение относится к радиотехнике и может быть использовано в. радиотехнических системах приема и передачи информации, в которых применяются широкополосные псевдослучайные сигналы.
Цель изобретения - повьшение помехоустойчивости за счет уменьшения влияния импульсных и групповых помех.
На фиг.1 представлена структурная схема системы передачи информации; на фиг.2 - структурная схема блока выбора максимального значения.
Система для передачи и приема инкодированные псевдослучайные последовательности, что позволяет при приеме использовать декодирующие | свойства принимаемых ортогональных 5 .кодов так, чтобы учесть воздействие импульсных и групповых помех в канале связи.
Блок 13 выбора максимального значения предназначен для приведения в 10 соответствие максимуму на одном из К входсув блока его номеру i на К выходах блока.
При этом блок 18 регистров предназначен для передачи с К входов формации содержит на передающей сто- 15 блока 13 К сигналов на вход управляе- роне первый (кодовый) регистр 1, блок мого коммутатора 19. Управляемый ком- 2 элементов И, дешифратор 3, блок 4 мутатор 19 в зависимости от управляю- ключей, регистр 5, коммутатор 6, ли- щего сигнала с выхода дешифратора нейньй блок 7, блок 8 синхронизации, 25 коммутирует выходы регистра 1.8 генератор 9 кодов, на приемной сторо- 20 от 1 до i , где 1 i К сигналов одновременно, которые поступают с i/2 выходов на первый сумматор 20 и с i/2 вьгходов на второй сумматор 21. Б компараторе 22 происходит сравне- . ние выходов сумматоров и результат поступает через регистры 23 и 24 в дешифратор 25.
не - линейный блок 10, блок 11 демодуляторов, блок 12 сумматоров, блок 13 выбора максимального значения, блок 14 ключей, блок 15 регистров эталонных слов, блок 16 синхронизации, блок 17 регистров эталонных кодов. Структурная . схема блока выбора максимального значения содержит блок 18 регистров, управляемый коммутатор 19, первый сумматор 20, второй сумматор 21, компаратор 22, первый регистр 23, второй регистр 24, дешифратор 25.
Система для передачи и приема информации работае т следующим образом.
Входной сигнал содержит Wi бит информации, длина приводимой ей в соответствии некоторой двоичной псевдослучайной последовательности
.
Блок 4 ключей коммутирует в зависимости от значения кодового регистра 1 соответствующую i-ю последовательность с выхода блока 9 генератора кода.
Регистр 5 предназначен для параллельной записи каждого элемента псевдослучайной последовательности, последовательно поступающей с выхода блока 4 ключей на параллельные входы регистра 5.
Коммутатор 6 последовательно опрашивает выходы регистра 5 и передает на вход линейного блока 7 элементы последовательности.
Таким образом, на вход линейного бпока 7 поступают дополнительно заПри этом блок 18 регистров предназначен для передачи с К входов блока 13 К сигналов на вход управляе- мого коммутатора 19. Управляемый ком- мутатор 19 в зависимости от управляю- щего сигнала с выхода дешифратора 25 коммутирует выходы регистра 1.8 от 1 до i , где 1 i К сигналов одно
временно, которые поступают с i/2 выходов на первый сумматор 20 и с i/2 вьгходов на второй сумматор 21. Б компараторе 22 происходит сравне- . ние выходов сумматоров и результат поступает через регистры 23 и 24 в дешифратор 25.
Дешифратор 25 в зависимости от синхросигнала либо в процессе выбора максимума подает управляющий сигнал на вход управляемого коммутатора 19, либо после выбора максимума выдает сигнал на один из К выходов блока выбора максимума.
Блок 14 ключей коммутирует один из К выходов блока выбора максимума с одним из К одновременно поступающих от блока 15 регистра эталонных
слов словом.
Блок 15 регистров эталонных слов содержит всё возможные ь,-значные информационные слова.
Отличие процедуры передачи информации заключается в том, что за счет дополнительного кодирования на передающей стороне учитываются свойства импульсных и групповых помех в канале связи, что позволяет на приемной стороне полностью использовать декодирующие свойства применяемых в системе кодов.
Входная, информация в реальном темпе времени с частотой f поступает в кодовый регистр 1, откуда с приходом импульса синхронизации с частотой .-(т1 из блока 8 синхронизации через блок 2 элементов И поступает параллельно на входы дешифратора 3, на выходе которого появляется сигнал.
неопределения максимума на соответ ствующем выходе блока максимумов об разуется сигнал, открывающий такой выход блока регистров эталонных
который поступает на соответствуюпщй i-и вход блока ключей с частотой и открывает 1-й выход генератора 9 ортогональных кодов, соответ- поступившему на вход устрой- 5 слов, который дает сигнал об обнару ства кодовому слову, с выхода ключа
жении ошибки.
- fj сигнал с частотой -
параллельно
поступает на все и разрядов регистра 5, откуда в соответствии с синхроим„ f.-i- пульсом с частотой через коммуК
татор 6, последовательно опрашивающий h разрядов регистра, поступает в линейньм блок 7 передатчика с такf-r l-rt
товой частотой, в котором
к h
осуществляется модуляция по высокой частоте, и затем поступает в канал связи.
На приемной стороне в линейном блоке 10 осуществляется демодуляция по высокой частоте и вьщеление любым известным способом параметра синхронизации, информация о котором поступает на вход блока 16 синхронизации, осуществляя тем самым синхронизацию приемника и передатчика. С информационного выхода линейного блока 10 низкочастотный сигнал поступает с
f т
чтг1.
тактовой частотой
К-и
одновременно на все К входов блока 11 демодуляторов, где происходит перемножение с опорными кодами, поступающими на опорные входы блока демодуляторов с выхода блока 17 регистров эталонных
кодов с тактовой частотой
f-J I-TI
С К выходов блока 11 демодуляторов перемноженные значения принятых и опорных сигналов поступают на К входов блока 12 сумматоров, где они складываются на периоде всех и повторов, откуда с приходом импульса синхронизации с частотой fy-i-r, из бло ка 16 синхронизации поступают в цифровом виде на к входов блока 13 выбора максимумов, в котором максимальный .сигнал определяет номер выхода блока выбора максимумов. С указанного выхода сигнал с частотой , поступает на блок 14 ключей, где открывает соответственный i ключ, через который с 1 -го выхода блока 15 регистров эталонных слов поступает на информационньш выход fn-значное слово с тактовой частотой f, соответствующее переданному, в случае
1249558
неопределения максимума на соответствующем выходе блока максимумов образуется сигнал, открывающий такой выход блока регистров эталонных
5 слов, который дает сигнал об обнару
5 слов, который дает сигнал об обнару
0
жении ошибки.
Формула изобретения
to 1 Система для передачи и приема информации, содержащая на передакщей стороне первый регистр, блок элементов И, дешифратор, генератор кодов, линейный блок и блок синхронизации,
)5 первьй выход которого соединен с
первым входом первого регистра, второй выход блока синхронизации соединен с первым входом дешифратора, третий выход блока синхронизации под20 ключен к входу генератора кодов, выход линейного блока подключен к каналу связи, на приемной стороне блок регистров эталонных кодов, выходы которого подключены к первым входам
5 блока демодуляторов, линейный блок, вход которого подключен к каналу связи, первый выход линейного блока подключен к вторым входам блока демодуляторов, блок синхронизации, первый выход которого соеди лен с входом блока регистров эталонных кодов, и блок сумматоров, отличающаяся тем, что, с целью повышения помехоустойчивости системы, в нее на передающей стороне введены блок ключей, второй регистр и коммутатор, выход которого подключен к входу линейного блока, выход первого регистра соединен с первым входом блока элементов И, выход которого соединен с вторым входом депшфрато- ра, выход которого соединен с первым входом блока ключей, вторые входы которого соединены с выходами генератора кодов, выходы блока ключей подключены к соответствукнцим первым входам второго регистра, выходы которого подключены к соответствующим первым входам коммутатора, второй выход блока синхронизации подключен к второму входу блока элементов И, третий выход блока синхронизации подключен к вторым входам коммутатора и второго регистра, второй вход первого регистра является входом сис- темы, на приемной стороне введены блок выбора максимального значения, блок ключей и блок регистров эталонных слов, выходы которого подключены
5
0
5
0
к соответствующим первым входам блока ключей, выход блока ключей является выходом системы, второй выход линейного блока подключен к входу блок синхронизации, второй выход которого подключен к первым входам блока сумматоров и блока выбора максимального значения, выходы последнего подключены к- соответствующим вторым входам блока ключей, третий выход блока синхронизации подключен к входу блок регистров эталонных слов, выходы блока демодуляторов подключены к вторым входам блока сумматоров, выходы которого подключены к вторым входам блока выбора максимального значения.
2. Система по п.1, о т л и ч а ю- щ а я с я тем, что блок выбора мак- симального значения содержит блок регистров, управляемый коммутатор, сумматоры, компаратор, регистры, дешифратор, первый выход которого соединен с первым входом управляемого коммутатора, первый и второй выходы
которого соединены с пер-выми входами первого и второго сумматоров соответственно, выходы первого и второго сумматоров соединены с первым и вторым входами компаратора соответственно, первый и второй выходы компаратора подключены к первым входам первого и второго регистров соответственно, выходы первого и второго регистров подключены к первому и второму входам дешифратора соответственно, выходы блока регистров подключены к вторым входам управляемого коммутатора, первые входы блока регистров являются вторыми входами блока выбора максимального значения, вторые входы блока регистров, первого и второго сумматоров, первого и второго регистров и третьи входы управляемого коммутатора, компаратора и дешифратора объединены и являются первым входом блока выбора максимального значения, вторые выходы дешифратора являются выходами блока выбора максимального значения.
название | год | авторы | номер документа |
---|---|---|---|
СИСТЕМА ПЕРЕДАЧИ И ПРИЕМА ИНФОРМАЦИИ | 2002 |
|
RU2231931C1 |
Кодек квазициклического кода | 1986 |
|
SU1349010A1 |
Следящий приемник асинхронных шумоподобных сигналов | 1986 |
|
SU1403381A1 |
Способ цикловой синхронизации с динамической адресацией получателя | 2016 |
|
RU2621181C1 |
Логическое запоминающее устройство | 1977 |
|
SU733024A1 |
Устройство прерывистой радиосвязи | 1989 |
|
SU1748263A1 |
Устройство для контроля многовыходных цифровых узлов | 1982 |
|
SU1019454A1 |
Генератор псевдослучайной М-последовательности | 1985 |
|
SU1264317A2 |
УСТРОЙСТВО АВТОМАТИЧЕСКОГО УПРАВЛЕНИЯ НАГРУЖЕНИЕМ ПРИ ПРОГРАММНЫХ ИСПЫТАНИЯХ МЕХАНИЧЕСКИХ КОНСТРУКЦИЙ НА УСТАЛОСТНУЮ ПРОЧНОСТЬ | 2007 |
|
RU2365963C2 |
Устройство для контроля многовыходных цифровых узлов | 1984 |
|
SU1176333A1 |
Изобретение относится к радиотехнике и может быть использовано в радиотехнических системах для приема и передачи информации, в которых применяются широкополосные псевдослучайные сигналы. Целью изобретения является повышение помехоустойчивости системы за счет уменьшения влияния импульсных и групповых помех. Для этого используется дополнительное кодирование, осуществляемое введением в систему на передакицей стороне блока ключей, второго регистра и коммутатора, а на приемной стороне блока выбора максимального значения, блока ключей, блока регистров эталонных слов. Причем блок 13 выбора максимального значения содержит блок 18 регистров, управляемый коммутатор 19, сумматоры, компаратор 22, регистры, дешифратор 25. 1 з.п.ф-лы, 2 ил. (/ С КЗ N(ik :о СП ел сх
Вх. инер
Редактор Л.Гратилло
Составитель В.Науменко
Техред М.Ходанич, Корректор С.Шекмар
Заказ 4331/52 Тираж 515Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытки 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г.Ужгород, ул. Проектная, 4
Фиг. 2
Алексеев А.Б | |||
и др | |||
Теория применения псевдослучайных сигналов | |||
М | |||
Наука, 1969 | |||
Система для передачи аналоговой информации | 1976 |
|
SU643945A1 |
Топка с несколькими решетками для твердого топлива | 1918 |
|
SU8A1 |
Авторы
Даты
1986-08-07—Публикация
1985-01-11—Подача