Устройство для сопряжения двух электронных вычислительных машин Советский патент 1986 года по МПК G06F13/20 

Описание патента на изобретение SU1251093A1

1

Изобретение относится к вычисли- тельной технике и может быть использовано в многомашинных вычислительных комплексах и сетях ЭВМ,

Целью изобретения является рае- ширение области применения за счет сопряжения разнотипных ЭВМ,

На фиг. 1 представлена блок-схема устройства; на фиг, 2-10 - функциональные схемы блока канальных приемопередатчиков, дешифратора адреса, блока дешифрации управляющих сигналов первой ЭВМ (ЭВМ 1) блока шифрации сигналов интерфейса второй ЭВМ (ЭВМ 2), регистра состояния, мультиплексора, блока контроля четности, блока прерывания и блока связи, соответственно; на фиг, 11 - временные диаграммы работы устройства, на фиг, 12 и 13 - структурные схе- мы организации связи между устройством и .ЭВМ 2 в случаях использования .в качестве блока связи дуплексного регистра или модуля быстрой передачи данных (МБПД),

Ус-тройствд (фиг, )) содержит бло 1 канальных приемопередатчиков, дешифратор 2 адреса, блок 3 дешифрации управляющих сигналов ЭВМ 1, бло 4 шифрации сигналов интерфейса ЭВМ регистр 5 состояния, мультиплексор 6, блок 7 контроля четности, блок 8 прерывания, блок 9 связи (обмена).

Устройство обеспечивает сопряжение, например, ЭВМ типа ЭJ|вктpoни- ка-60 (ЭВМ I) с мини-ЭВМ СМ-1 (ЭВМ 2).

Блок 1 канальных приемопередатчиков (фиг. 2) предназначен для приема или передачи информации.в канал ЭВМ 1 и состоит из четырех магистральных приемопередатчиков 10-13, Эти приемопередатчики находятся в режиме приема информации от ЭВМ 1 (режим ВЫВОД), В режим выдачи ин- формации в ЭВМ 1 приемопередатчики переводятся низким уровнем сигнала Прд.

Дешифратор 2 адреса (фиг, 3) производит дешифрацию адресов при обмене информацией и содержит элементы И 14, НЕ 15-21, И-НЕ 22, НЕ 23, магистральный приемник 24, элементы И-НЕ 25 и ИЛИ-НЕ 26. На входы дешифратора 2 поступают адресные сигналы АОО, 05-12 и канальный сигнал КВУН, При совпадении поступившего адреса с адресом устройства сопря251093

5

Ю 5 2025

, 30

Qj

3550

55

жения дешифратор выставляет сигнал УСТРОЙСТВО ВЫБРАНО,

Блок 3 дешифрации управляюших сигналов (фиг. 4) производит дешифрацию команд и формируат соответствующие управляющие сигналы. Блок 3 содержит группу триггеров 27, группу магистральных приемников 28-31, элементы НЕ 32, ИЛИ 33, 34 и НЕ 35, дешифратор 36, элемент НЕ 37, магистральный передатчик 38, элементы НЕ 39, И 40, 41, НЕ 42-45, триггер 46, элементы И 47 и ИЛИ 49-50, диод 51, конденсатор 52, элементы И- НЕ 53 и И 54, магистральный передатчик 55. В зависимости от комбинации поступаюшлх на входы сигналов блок 3 формирует соответствующие управляющие сигналы. Возможные комбинации сигналов приведены в табл, 1 и 2. В блоке 3 триггеры 27 по сигналу КСИАН запоминает сигнал УСТРОЙСТВО ВЫБРАНО, а также значения разрядов АО 1-03. Значения этих разрядов указываются в 16-разрядном слове, значения которого приведены на табл, 1,

По сигналам КВВОДН и КВЫВН дешифратор 36 дешифрирует поступившие на его входы сигналы и формирует управляющие сигналы в зависимости от значений АО1-03,

Триггер 46 по сигналу синхронизации КСИАН в зависимости от значения разряда А04 (табл, 2/) формирует сигналы выборки ВБРО-К и ВБРО-К2,

Эти сигналы определяют, через какой из двух возможных каналов блока 9 будет проводиться обмен информацией. По сигналу адреса А04, а также по сигналам Ввод О и В триггер 46 и элемент ИЛИ 49, 50 формируют сигналы Адр.О и Адр,1, которые поступают в блок 6.

По любому из сигналов на входах элемента ИЛИ 33 (Ввод О, Ввод 1, Упр,0, Упр,1) элемент И 54 формирует сигнал передачи Прд а с выхода передатчика 55 снимается сигнал синхронизации пассивного устройства КСИПН. Сигнал Упр,2 является служебным.

Блок 4 шифрации сигналов интерфейса ЭВМ 2 (фиг. 5) содержит первый узел задержки, состоящий из элемента И 56, диода 56-1 и конденсатора 56-2, 1элементы ИЛИ-НЕ 57-59, элемент Д-ШИ 60, второй узел задержки, состоя3

щий из диода 61 и конденсатора 62, элементы И 63-66, элемент НЕ 67. Блок Д служит для формирования сигналов, управляющих обменом информацией через сопряжение 2К, По сигна- .лам Прд и в зависимости от поступающих сигналов (Выв,1, Ввод 1, Ввод 2 Выв,2, Упр.О, Упр.1) формируются соответствующие сигналы 2К: ПСБ-К, ПР-К, ВД-К, ВП-К, ОСТ-К,ОСБ-К для команд ввода-вывода.

Регистр 5 состояния (фиг, 6))Со- держащий элементы НЕ 68-71, элементы И 72-75, элемент ИЛИ 76, триггеры 77-84, элементы ИЛИ 85, 86 и эл-емен- ты И 87-90, осуществляет выработку сигналов состояния устройства сопряжения при обмене.

На первые входы элементов И 72, 73 поступает разрешающий сигнал Выв.О, а на вторые входы - соответствующий сигнал выборки (ВБРО-К1 или ВБРО-К2), указывающие, через какой канал блока 9 будет проводиться об- меи информацией.

При наличии высокого уровня разряда ДОО (разрешения прерьтания по ошибке) триггер 78 или 80 запоминает сигнал разрешения и формируется сигнал МОШ1 или МОШ2 для блоков 6,8.

Аналогичным образом запоминается на триггере 71 -к 79 сигнал разрешения прерьтания по готовности и формируется сигнал МГТ1 или МГТ2 для блоков 6, 8 при высоком уровне разря- да Д06.

На триггерах 81-84 запоминаются сигналы конца операции и сигнал ошибки по паритету при поступлении соответствующих сигналов на входы элементов НЕ 70 и 71, элементов И 72-75 и элемента ИЛИ 76, а также сигнала OIUl от блока 7. Формируются сигналы КОП1 или КОПО, ОПШ или ОПШО. Элементы ИЛИ 85 и 86 формируют промежуточные сигналы прерываний ОШ01 или ОШ02 в зависимости от сигнала выборки ВБРО- К1 , ВБРО-К2). Элементы И 87-90 по сигналу Ввод О и при соответствующих сигналах на входах формиру- ют сигнал ошибки ОШ1 или ОШ2 и сигнал готовности ГТ1 или ГТ2 в блок 6 в зависимости от сигнала выборки (ВБРО-К1 или ВБРО-К2).

Мультиплексор 6 (фиг. 7) содер- жит элементы И 91-98, элементы НЕ 99- 106, селекторы-мультиплексоры 107

5 О

5

0 25

30

5

0 5 0

5

;

0934

110 и осуществляет выбор информации и передачу в канал ЭВМ 1.

Мультиплексор имеет 4 режима рабо ты в зависимости от поступающих на его входы сигналов Адр.О, Адр.1 и Ввод 1 (табл. 3).

Первый режим - прием из сопряжения 2К: АДР..О и Адр.1 - нулевой уровень. Ввод 1 - единичный уровень. Информация с шин 11ИНОО-15Т через элементы И 91-98, элементы НЕ 99- 106 и селекторы 107-110 поступает через блок 1 в канал ЭВМ 1.

Второй режим - чтение регистра 5: Адр.О - единичный уровень, Адр,1 и Ввод 1 - нулевые уровни. В канал ЭВМ 1 мультиплексор 6 выставляет содержимое регистра 5 состояния. Третий режим - чтение регистра 5: Адр.1 - единичный уровень, Адр.О и Ввод 1 - нулевые уровни. Аналогично второму режиму, передается содержимое регистра 5 при обмене через другой канал блока 9. л

Четвертый режим - чтение векторов прерывания: Адр.О и Адр.1 - единичные уровни. Ввод 1 - нулевой уровень. В канал ЭВМ 1 через блок I посредством сигналов В (Д07), ВО (Д02),В,1 (ДОЗ) выставляются векторы прерывания (адрес программы обработки) .

Блок 7 контроля четности (фиг.8) производит контроль правильности приема информации и формирование контрольных разрядов при передаче. Блок 7 содержит элементы 111 и 112 формирования разряда четности, элемент Р1ГШ 113, элементы И 114-и 115,. элементы 116 и 117 формирования разряда четности и схемы 118-120 сравнения.

В режиме приема информация от ЭВМ 2 через блок 9 поступает по шинам ШНОО-15Т на элементы 116, 11 7 а контрольные разряды КРО-Т и КР1-Т на входы схем сравнения 118 и 119 соответственно. Элементы 116 и 117 осуществляют побайтовый контроль и формируют внутренние контрольные разряды КРО и КР1, которые сравниваются схемами 118 и 119 сравнения с контрольными разрадами КРО-Т и КР1-Т, Сигнал ошибки по паритету ОШП формируется в том случае, если общее число 1 в любом байте (информация + контрольный разряд) будет четным.

в режиме передачи информации в ЭВМ 2 необходимо формирование контрольных разрядов, так как ЭВМ 1 такие разряды не формирует. Эту функцию в блоке. 7 выполняют элементы 111 и 112. Из канала ЭВМ 1 через блок 1 информация по шинам 1ШНОО-15К поступает на вход элементов 111 и 112, На входы элемента 11 1 поступает старший байт f а на входы элемента 112- младший байт, Элементы 111 и 112 формируют контрольные разряды, и по сигналу Выв.1 или Выв.2 на их выходах выставляются контрольные разряды КРО-К и КР1-К.

Блок 8 прерывания (фиг,-8) выполняет операции захвата канала ЭВМ 1 и прерывания программы и содержит магистральный приемник 121, элементы И 122-128, триггеры 129-132, элементы И-.НЕ 133-139, магистральный передатчик 140, элемент И-ИЛИ-НЕ 141 элемент НЕ 142, магистральный передатчик 143, элементы НЕ 144-147, элементы ИЛИ-НЕ 148-151 и триггеры 152- 155.

В соответствии с входными сигналами блок 8 формирует канальные сигналы КППРО и КТПР, а также сигналы В, ВО, В1.

В исходном состоянии триггеры 129 132 установлены таким образом, что разрешают прохождение сигнала предоставления прерывания КГШР и выдачу через передатчик 140 сигнала КППРО предоставления прерьшания другому устройствуI подключенному к каналу ЭВМ 1.

По сигналу готовности ГТО-Т1 (обмен информацией осуществляется через нулевой канал блока 9) переключается триггер 152 и в блок 5 выставляется сигнал ГТ1. При разрешении прерывания по готовности МГТ1 через элемент И-ИЛИ-НЕ 141 на выходе передатчика 143 устанавливается сигнал требования прерывания КТПР, который :поступает в канал ЭВМ 1. По сигналу ВВОД от блока 3 переключается триггер I29, блокируя формирование сигнала КППРО (распространения КШ1Р1).

На сигнал КТПР ЭВМ 1 выставляет в канал сигнал КПП 1. На входах элемента И-НЕ 133 устанавливаются единичные уровни, что вызьгоает формирование сигнала В на элементе И- НЕ 137 и по сигналу Ввод О переклю10

25

2510936

чение триггера 152 в исходное состояние.

По сигналу готовности ГТО-Т2 (об мен осуществляется через первы ка- 5 нал блока 9) переключается триггер 154 и в блок 5 выставляется сигнал ГТ2. При разрешении прерывания по готовности МГТ2 формируется сигнал КТПР и по сигналу ВВОД переключается триггер 131, блокируя формирование сигнала КППРО.

По сигналу КППР1 на входах элемента И-НЕ 135 устанавливаются единичные уровни, что вызывает также 15 формирование сигналов В (элемент И-НЕ 139), а по сигналу Ввод О триггер 154 устанавливается в исходное состояние).

Обработка сигналов ошибки ОЛЮ1 и 20 01Ч02 происходит аналогичным образом. По сигналу ОШ01 формируются сигналы вектора В и В1, а по ОШ02 сигналы В, В1 и ВО.

Блок 9 связи предназначен для приема, хранения и передачи информации в линию связи с ЭВМ 2. В качестве блока 9 связи могут применяться серийно вьтускаемые устройства из номенклатуры АСВТ-М СМ, например дуплексный ; регистр A49I-3M или модуль быстрой передачи данных МБПД А723-1.

При использовании дуплексного регистра связь блока 9 другими блоками устройства с ЭВМ 2 осуществляется по одному каналу, при использовании МБЦЦ - по двум каналам: каналу передачи (нулевой канал) и каналу приема (первый канал), причем номер канала задается сигналом ВБРО-К.

На фиг. 10 показана схема подключения устройства к ЭВМ 2, когда в качестве блока 9 используется ду-- плексный регистр (раб.ота по одному . каналу). В данном случае блок 9 обмена содержит выходной 156 и входной 157 регистры, элемент ИЛИ 158, триггеры 159-161, элементы И 162-166,

Аналогичный дуплексный: регистр в ЭВМ 2 содержит входной регистр 167, элемент ИЛИ 168, триггеры 169- .171, элементы И 172-176 и выходной регистр 177.

Связь между блоком 9 и ЭВМ 2 осуществляется через входы 178 и выходы 179 устройства.

7

Устройство работает следующим об разом.

ЭВМ 2 выставляет информацию на шины ИИНОО-15К, КРО-К, КР1-К, и при совпадении сигналов ВД-К, ПСБ-К и

. ВБР-К записывает ее в вьУходной регистр 167. Эта информация поступает на вход входного регистра 156 блока 9. По сигналу ЭВМ 2 ВП-К на выходе триггера 170 формируется сиг- нал ВП-И, который принимается как сигнал ГТ-П (фиг, 10). По этому сигналу на выходе триггера 159 устанавливается сигнал ГТО-Т, извещая та том, что на выходы выходного ре- гистра 156 поступила информация. Устройство обрабатывает сигнал ГТО-Т и по совпадении сигналов ПР-К и ВБР- К считывает ее из регистра 156. После этого устройство в ыставляет с .т- нал ВП-К, по которому снимается сигнал ГТО-Т на выходе триггера 159 и устанавливается сигнал ВП-И на выходе триггера 160. Этот сигнал ЭВМ 2 принимает как сигнал ГТ-П, подтверж- дающий готовность устройства к следующему циклу обмена.

Обмен информацией между ЭВМ 1 и ЭВМ 2 через устройство осуществляется 16-разрядными словами с опро- сом готовности или с использованием средств прерыва ния программы. Операции обмена и контроль за состоянием устройства сопряжения осуществляются регистром 5. Сигналы, вы- рабатываемые регистром 5, поступают через мультиплексор 6 и блок 1

В канал ЭВМ 1 и в виде 16-разряд- ных слов.

Устройство сопряжения обеспечи- вает работу в двух режимах: режиме ВВОД и режиме ВЫВОД.

Резким ВВОД (временная диаграмма на фиг. П), В этом режиме информа.- цйя передается из ЭВМ 2 в ЭВМ 1.

ЭВМ 1 в адресной части передает по линиям КДАОО-15Н в блок 1 адрес устройства сопряжения, а также сигнал КВУН в дешифратор 2, Дешифратор 2 адреса дешифрирует принятую ин- формацию (АОО, 05-12/ и вырабатывает сигнал УСТРОЙСТВО ВЫБРАНО, который поступает в блок 3, Через 150 не после вьщачи адреса ЭВМ I выдает в блок 3 сигнал синхронизации КСИАН, по которому блок 3 запоминает значение сигналов АО1-03, после чего ЭВМ 1 снимает информацию с линий КДАОО-15Н

0938

очищает линию КВУН и выставляет сигнал КВВОДН, сигнализируя о готовнос ти принять информацию от устройства сопряжения.

Блок 3, приняв сигнал КСИАН и КВВОДН, формирует сигнал выборки (ВБРО-К1 или ВБРО-К2) при соответ- ;ствующем значении сигнала А04 (фиг.4) и сигналы Ввод 1 и Ввод 2, а также сигнал разрешения передачи Прд. По сигналу Ввод 1 блок А выставляет в блок 9 сигнал разрешения чтения ПР-К При наличии сигналов ВБРО-К и ПР-К блок.. 9 производит чтение информации от ЭВМ 2 через регистр 156. Эта информация поступает через мультиплексор 6 по шинам ДАОО-15 в блок 1, который при наличии сигнала разрешения передачи Прд выставляет эту информацию в канал ЭВМ 1. Одновременно с задержкой относительно сигнала К ВВОДН блок 3 формирует сигнал КСИПН, который извещает ЭВМ 1, что информация выставлена в канал. ЭВМ 1 принимает сигнал КСИПН, принимает данные с канала и снимает сигнал КВВОДН. Блок 3 снимает сигнал КСИНН завершая передачу данных. ЭВМ 1 снимает по заднему фронту сигнала КСИНН сигнал КСИАН, завершая канальный цикл ВВОД.

Режим ВЫВОД (временная диаграмма на фиг. 11). В этом режиме информаци передается из ЭВМ 1 в ЭВМ 2.

ЭВМ 1 выставляет на линии КДАОО- 15Н адрес устройства сопряжения и сигнал КВУН. Дешифратор 2 адреса дешифрирует принятую информацию и вырабатывает сигнал УСТРОЙСТВО ВЫБРАНО, который разрешает работу блока

3.ЭВМ 1 через 150 не после вьщачи адреса вьщает сигнал КСИАН, по которому блок 3 запоминает значения сигналов А01-03 и формирует сигнал выборки ВБРО-К1 (ВБРО-К2),

ЭВМ 1 снимает адрес, очищает линию КВУН, после чего помещают данные на линии КДАОО-15Н и :через 100 не выдает сигнал КВЫВОДН. По этому сигналу блок 3 формирует сигнал разрешения передачи Прд и сигналы ВЫР.1 или Выв.2, которые поступают в блок

4.По приходу этих сигналов блок 4 посыпает в блок 9 сигнал ПСБ-К, который очищает входной регистр 157, и сигнал ВД-К, по которому происходит запись данных в регистр 157 с выхода блока 1 (111ИНОО-15К) и контрольных разрядов (КРО-К,, КР1-К) от блока 7. Кроме того, блок А выставляет в блок 9 сигнал ВП-К, информирующий ЭВМ 2 о том, что информация выставлена на шины ШИНОО 15И. Блок 3 посьшает в ЭВМ 1 сигнал КСИПН, означающий, что данные приняты устройством сопряжения. ЭВМ 1, получив сигнал КСИНН, очищает через 150 не линию КВЫВОДН, а через 250 не по- еле получения сигнала КСИПН ЭВМ 1 снимает данные с линии КДАОО-15И. Устройство сопряжения снимает сиг- .нал КСИПН, а ЭВМ 1 снимает сигнал КСИАН, завершая тем самым цикл вы- вода.

Обмен информацией между ЭВМ 1 и ЭВМ 2 может вестись по инициативе любой из ЭВМ. Обйен начинается с выдачи сигнала ВП-К, который инициируется блоком обмена в сигнал готовности ГТ-Т (фиг, 10), Получив сигнал ГТ-Т, любая из ЭВМ переходит в режим приема управляющего слова, в котором.закодирован вид обмена (прием или вьщача информации), Приняв управляющее слово, ЭВМ расшифровьша ет его и переходит либо в ретким приема, либо в режим выдачи информации

Формула изобретен, ия

1,Устройство для сопряжения двух электронных вычислителы-гых машин (ЭВМ), содержащее блок канальных приемопередатчиков, вход-выход которого соединен с информационным входом- выходом первой ЭВМ, информационньй вход блока канальных приемопередатчиков соединен с выходом мультиплек- сора, а информационный выход i- с первой группой. информационных входов блока связи, с первым информационным входом регистра состояний, первым входом дешифратора адреса и пер- вой группой входов блока дешифрации управляющих сигналов первой ЭВМ,вто рая группа входов и первая группа выходов блока дешифрации управлякг- щих сигналов соединены соответствен- но с группами входов и выходов синхронизации первой ЭВМ, а первый выход и вторая группа выходов блока дешифрации управляющих сигналов соединены соответственно с управляющим входом блока канальных приемопередатчиков и вторым информационным входом регистра состояния, первая и вто

рая группы выходов которого подключены соответственно к группе информационных входов блока прерывания и первой группе информационных входов мультиплексора, управляющий вход и вторая группа информационных входов которого соединены соответственно с вторым выходом блока дешифрации управляющих сигналов первой ЭВМ и группой выходов блока прерывания, вход разрешения и выход запроса ттрерьша- ния которого подключены соответственно к выходу разрешения прерьша- ния и входу запроса прерывания первой ЭВМ, а вход сброса блока прерывания- к входу сброса регистра состояния и третьему выходу блока дешифрации уп- равляющих сигналов первой ЭВМ, первым входом соединенного с выходом дешифратора,адреса, стробирующий вход которого подключен к выходу сигнала выбора устройства первой ЭВМ, вторая группа информационных входов и первая группа информацион ных выходов блока связи соединены соответственно с группами информа- ционньк выходов и входов второй ЭВМ, отличающееся тем, что, с целью расширения области примене- ния за счет сопряжения разнотипных ЭВМ, в него введены блок шифрации сигналов интерфейса второй ЭВМ и блок контроля четности, причем группа информационных входов, информационный вход и вход разреш ения блока шифрации сигналов интерфейса второй ЭВМ подключены соответственно к третьей группе выходов и третьему и первому выходам блока дешифрации управляющих сигналов первой ЭВМ, а группа выходов блока шифрации сигналов интерфейса второй ЭВМ - к пер вой группе синхронизирующих входов блока связи, вторая группа синхронизирующих входов и группа синхронизирующих выходов которого соединены с группами синхронизирующих выходов и входов второй ЭВМ, вторая группа информационных выходов блока связи подключена к третьей группе информационных входов мультиплексора, первой группе информационных входов и

первому входу контрольного разряда блока контроля четности и третьему информационному входу регистра состояния, четвертый информационный вход которого соединен с выходом сигнала ошибки блока контроля четII

ности, вторая группа информационных входов и выход контрольного раряда которого подключены соответственно к информационному выходу блока канальных приемопередат иков и первой группе информационных входо блока связи, а вход режима - к четвертому выходу блока дешифрации управляющих сигналов первой ЭВМ, второй.вход, пятый выход и вторая группа выходов которого соединены соответственно с группой выходов, входом блокировки и синхронизирующим входом блока прерывания, а третья группа выходов - с входом разрешения блока связи, выход готовности которого подключен к входу запроса прерывания блока прерывания,

2. Устройство по п. 1, отличающееся тем, что блок дешифрации управляющих сигналов первой ЭВМ содержит четыре магистральных приемника, входы которых образуют вторую группу входов блока, два магистральных передатчика, выходы которых образуют первую группу выходов блока, группу триггеров и триггер, информационные входы которых образуют первую группу входов блока, дешифратор, первый вход которого является первым входом блока, четыре элемента ИЛИ, узел задержки, пять элементов И и восемь элементов НЕ, причем выход первого магистрального приемника соединен с синхровхо дами триггера и триггеров группы, выход второго магистрального приемн ка соединен через первый элемент НЕ с входами сброса триггеров группы и третьим выходом блока, выход первог элемента ИЛИ соединен с первым входом второго элемента ИЛИ, выход третьего магистрального приемника соединен с вторым входом дешифратора, третьим входом подключенного через второй элемент НЕ к выходу четвертого магистрального приемника и второму входу второго элемента ИЛИ, . первый выход дешифратора соединен через третий элемент НЕ с входом певого магистрального передатчика, второй и третий выходы дешифратора

51093

12

подключены соответственно к входу четвертого элемента НЕ и первым входам первого и второго элементов И, вторые входы которых соединены с вы- 5 ходом первого триггера группы, первые входы третьего и четвертого элементов И подключены соответственно к прямому и инверсному выходам триггера, первый, второй входы первого О элемента ИЛИ соединены соответст- . венно через пятый, шестой элементы НЕ с четвертым, пятым выходами дешифратора, шестой и седьмой выходы которого подключены соответственно к 5 входам седьмого и восьмого элементов НЕ, выход последнего и выход четвертого элемента НЕ соединены соответственно с третьим и четвертым входами первого элемента ИЛИ, пер- 20 вые входы третьего и четвертого элементов ИЛИ соединены с вторым входом блока, вторые входы подключены соответственно к выходам третьего и четвертого элементов И, вторые входы 5 которых соединены с выходом пятого элемента НЕ, выходы четвертого элемента НЕ и третьего и четвертого элементов ИЛИ образуют второй выход блока, выход второго элемента ИЛИ 0 соединен с первым входом пятого элемента И и через узел задержки - с входом второго магистрального передатчика и вторым входом пятого элемента И, выход которого является пер- 2 вым выходом блока, выходы второго и третьего триггеров группы подключены соответственно к пятому и шестому входам дешифратора, восьмой выход которого и прямой и инверсный вы- Q ходы триггера и выходы пятого, шестого и седьмого элементов НЕ образу- ют вторую группу вьгходов блока,второй, пятый выходы дешифратора, выходы первого и второго элементов И, . 5 выход первого триггера группы и выход восьмого элемента НЕ образуют третью группу выходов блока, третий выход дешифратора и выход второго . элемента И образуют четвертый вы- Q ход блока, выход третьего магистрального приемника является пятым выходом блока.

О - Чтение регистра 5

Запись в регистр 5

Чтение регистра 156 блока 9

О1

о +

Упр.О ВБРО-К,ВП-К Подтверждение

готовности выполнения сле- дунлцего цикла

О1

О1

1 +

о 1

1 +

83, 83 в регистре 5

Ввод 2 ВБРО-К, Чтение регистра ПР-К,ВП-К, 156 блока 9 с (ВБ}-К,ПР-К извещением ЭВМ 2 ВП-К) о готовности к

выполнению следующего цикла

Вывод 2 ВБРО-К, Запись в регистр ПСБ-К,ВД-К, 157 блока 9 с ВП-К,(ВБР1- извещением ЭВМ 2 К, ПСБ-К, о готовности к ВД-К,ВП-К) выполнению следующего цикла

Запись в регистр 157 блока 9

u

r

4

От&тнаЗ

А/«г

KffjwxoM 7,9

AJt

1531К

r/5Агг

II I-J tfM II I 1

лов- 11 ШЖ

M

Ш-1-ff

.

5

,

к SjKiKtj 3

гв

S &ГТ-I

FnlrEr

г

2S

KCBHtH.

13

гCSpoe

кюаян.

X

и 8jvn/B веоя

Х BtitM

31

-пШпг

Пр8

кснпн

АвцО

втбТтое

«PvitAi

к ост. ft

r

39

т

f

л Bto31

«д25у

X

вввзг

KSfloKtiS схеме 33

ВМ

Упр,3

Уп&О

лопькач

tul.1 ..

кУл5ка 17 Ввод О

к Клоку S,8 схема ,7W

блоку 5

KSjmyitf

ад

f

«

Зпр.О к 33

А/Л К1л6кд S

Jfnp.}

/ГЛ/тй Cxef 33

qtg

«)

ВП-К «о

Похожие патенты SU1251093A1

название год авторы номер документа
Устройство для сопряжения вычислительной машины с линиями связи 1985
  • Клочкова Зинаида Прокофьевна
  • Никитин Анатолий Павлович
  • Сизоненко Евгений Георгиевич
  • Дубровская Елизавета Ивановна
  • Арсентьев Василий Андреевич
  • Цуканова Татьяна Владимировна
  • Сопин Владимир Георгиевич
  • Свистун Николай Николаевич
SU1262512A1
Устройство для сопряжения двух электронных вычислительных машин 1985
  • Карапетьян Валерий Мисакович
  • Дмитриев Юрий Борисович
  • Бровко Борис Иванович
SU1249523A2
Устройство для ввода изображения в ЭВМ 1986
  • Якименко Александр Григорьевич
  • Гаркавенко Анатолий Михайлович
SU1432494A1
Устройство для сопряжения электронных вычислительных машин 1981
  • Свекла Николай Павлович
  • Бровко Борис Иванович
  • Зайченко Владимир Васильевич
  • Еремин Виктор Васильевич
SU1013938A1
Устройство для сопряжения ЭВМ с абонентом 1988
  • Разлом Валерий Иванович
  • Бровко Борис Иванович
  • Белогуб Владимир Витальевич
  • Зайченко Владимир Васильевич
SU1515168A1
Устройство для сопряжения ЭВМ с магистралью 1988
  • Беззубов Владимир Федорович
  • Корчагин Владимир Герасимович
  • Кравцов Леонид Яковлевич
SU1605242A1
Устройство для сопряжения ЭВМ с внешним устройством 1985
  • Разлом Валерий Иванович
  • Бровко Борис Иванович
  • Смирнов Георгий Леонидович
  • Зайченко Владимир Васильевич
  • Жук Виктор Павлович
SU1315988A1
Устройство для сопряжения ЭВМ с микропроцессором 1987
  • Якименко Александр Григорьевич
  • Гаркавенко Анатолий Михайлович
  • Игнатуша Юрий Филипович
SU1411763A1
Устройство для сопряжения микро-ЭВМ с внешним устройством 1985
  • Лебедь Валерий Владимирович
  • Кравцов Виктор Алексеевич
  • Соколов Валерий Александрович
  • Панченко Виктор Леонтьевич
  • Шипита Анатолий Григорьевич
SU1361565A1
Устройство для сопряжения датчиков с ЭВМ 1985
  • Голицын Валентин Васильевич
SU1282108A1

Иллюстрации к изобретению SU 1 251 093 A1

Реферат патента 1986 года Устройство для сопряжения двух электронных вычислительных машин

Изобретение относится к области вычислительной техники и может быть использовано в вычислительных комплексах. Целью изобретения является расширение класса решаемых задач ,а счет организации обмена между ЭВМ с шинным интерфейсом и специализированной ЭВМ, Цель достигается тем, что в устройство, содержащее блок начальных приемопередатчиков, блок связи, блок дешифрации управля- ю1цих сигналов первой ЭВМ, дешифратор адреса, блок прерьгеания, мультиплексор и регистр состояния, введены блок шифрации сигналов интерфейса второй ЭВМ и блок контроля четности. 1.з.п, ф-лы, 13 ил., 3 табл. W го :л

Формула изобретения SU 1 251 093 A1

спрос

Г

ggg-x

I owl л- fn

i

вшг o

-

э

89

ГГ

.

Of S/юпЗ

Фиг.6

а7 й«свЗ

KfJIOKy 1

:

«n

Фиг.12

Редактор И.Рыбченко

Составитель В.Вертлиб Техред И.Гайдош

Заказ 4412/46Тираж 671Подписное

ВПИИПИ Государственного комитета СССР

по делам изобретений и открытий 113035, Москва, Ж-35, Раздиская наб., д. 4/5

ТТроичводственио-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

. 77

Корректор М.Демчик

Документы, цитированные в отчете о поиске Патент 1986 года SU1251093A1

Управляющие системы и машины, 1984, № 1, с
Выбрасывающий ячеистый аппарат для рядовых сеялок 1922
  • Лапинский(-Ая Б.
  • Лапинский(-Ая Ю.
SU21A1
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
Техническое описание и инструкция по эксплуатации
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1
Видоизменение прибора для получения стереоскопических впечатлений от двух изображений различного масштаба 1919
  • Кауфман А.К.
SU54A1

SU 1 251 093 A1

Авторы

Карапетьян Валерий Мисакович

Дмитриев Юрий Борисович

Бровко Борис Иванович

Зайченко Владимир Васильевич

Даты

1986-08-15Публикация

1984-10-17Подача