Изобретение относится к вычислительной технике и может быть использовано при построении устройств индикации цифровой информации.
Цель изобретения - расширение области применения путем обеспечения возможности индикации равенства двух индицируемых сигналов.
На чертеже приведена функциональная схема устройства.
Устройство содержит блок 1 индикаторов, мультиплексоры 2.1-2.4. первой группы, мультиплексоры 3.1-3.4 второй группы, информационные входы 4 и 5 первой и второй группы устройства соответственно, дешифраторы 6 и 7, счетчик 8, коммутирующий элемент 9, управляюш,ие входы 10 и 11 устройства, тактовый вход 12 устройства, блок 13 коммутаторов, блок 14 сравнения, элементы И 15-19, элемент НЕ 20, RS-триггеры 21 и 22, индикатор 23.
Блок 1 индикаторов включает семисег- ментные цифровые индикаторы 1.1 - l.n и индикатор 23.
Блок 13 коммутаторов состоит из четырех коммутаторов 13.1 -13.4.
Устройство работает следующим образом. На информационные входы 4 первой группы поступает входная информация от первого источника информации, на информационные входы 5 второй группы - от второго источника. Входная информация представляется п четырехразрядными декадами. На управляющие входы 10 и 11 поступают управляющие напряжения с выходов источника управляющих напряжений (не показан), причем величины папряжений на этих входах соответствуют уровням сигналов логического нуля и логической единицы соответственно. На вход 12 поступают тактовые импульсы. Мультиплексоры 2.1-2.4 и мультиплексоры 3.1-3.4 по сигналам счетчика 8 преобразуют параллельные коды чисел, поступающих па входы 4 и 5, в две последовательности декад, начиная со старших. Декады с выходов мультиплексоров 2.1-2.4 поступают на входы первой группы коммутаторов 13.1 -13.4 и на входы первой группы блока 14 сравнения, а декады с выходов мультиплексоров 3.1-3.4 поступают на входы второй группы коммутаторов 13.1 -13.4 и на входы второй группы блока 14 сравнения.
Сигналы с выходов счетчика 8 поступают на входы дешифратора 7, управляющего работой семисегментных цифровых индикаторов 1.1 - 1. п. С помощью коммутирующего элемента 9, представляющего собой переключатель на два положения, можно подключить управляющий вход блока 13 коммутаторов либо к выходу 10 источника управляющих напряжений, либо к выходу 11 этого источника В первом случае на управляющий вход блока 13 коммутаторов подан уровень напряжения, соответствующий
уровню логического нуля, во втором случае- уровню логической единицы.
В первом случае коммутаторы 13.1 -13.4 на свои выходы пропускают информацию с
входов первой группы, во втором случае - с входов второй группы. Код декады с выходов коммутаторов 13.1 -13.4 поступает на входы дешифратора 6, который преобразует его в код управления сегментами се- мисегментного цифрового индикатора. Код с
выхода дещифратора 6 поступает на соответствующие входы управления сегментами индикаторов 1.1 - l.n. Таким образом, в i-м периоде тактовых импульсов цикла индикации на индикаторе 1. i в зависимости от
5 положения коммутирующего элемента 9 высвечивается значение i-й декады сигнала с входа 4 либо значение i-й декады сигнала с входа 5. Одновременно с индикацией информации происходит сравнение кодов входных сигналов между собой. Это происхо0 дит следующим образом.
В первом периоде тактовых импульсов сигнал с первого выхода дешифратора 7 открывает элемент И 16, через который сигнал инверсии тактовых импульсов, полученf. ный на выходе элемента НЕ 20, устанавливает RS-триггер 21 в единичное состояние. Если в данном периоде тактовых импульсов коды декад входных сигналов равны между собой, то с инверсного выхода блока 14 сравнения на пер.вый вход элеQ мента И 15 nocTynaet- с игнал уровня логического нуля, запирающий этот элемент. В этом периоде тактовый импульс с входа 12 не проходит через элемент И 15 на нулевой вход RS-триггера 21, который остается в единичном состоянии
5 Если же в периоде тактовых импульсов коды декад входных сигналов не равны один другому, то с выхода блока 14 сравнения на первый вход элемента И 15 поступает сигнал единичного уровня, который разрешает прохождение на нулевой вход
0 RS-триггера 21 тактового импульса - RS- триггер 21 устанавливается в положение «О. В последнем периоде тактовых импульсов сигналом с последнего выхода дешифратора 7 и тактовым импульсом на выходе с элемента И 17 формируется импульс, который поступает на вторые входы элементов И 18 и 19. В зависимости от состояния RS-триггера 21 этот импульс проходит либо через элемент И 18 на единичный вход RS-триггера 22 (RS-триггер 21
0 сброщен, значения входных сигналов не равны друг другу), либо через элемент И 19 на нулевой вход RS-триггера 22 (RS-триггер 21 за цикл индикации не сброшен, значения входных сигналов равны друг другу). Во втором случае сигнал уровня логической
5 единицы с инверсного выхода RS-триггера 22 поступает на вход индикатора 23, который высвечивает символ, обозначающий равенство входных сигналов.
Таким образом, с помощью вновь введенных блоков и их связей с известными блоками, предлагаемое устройство обеспечивает возможность индикации равенства двух индицируемых сигналов, что расширяет область применения устройства.
Формула изобретения
Устройство для цифровой индикации, содержащее мультиплексоры- первой группы, информационные входы которых являются информационными входами первой группы устройства, мультиплексоры второй группы, информационные входы которых являются информационными входами второй группы устройства, управляющие входы мультиплексоров первой и второй групп соед;инены с выходами счетчика, счетный вход которого является тактовым входом устройства, первый дешифратор, выходы которого подключены к информационным входам группы блока индикаторов, управляющие входы которого соединены с выходами второго дешифратора, входы которого соединены с выходами счетчика, коммутирующий элемент, входы которого являются управляющими входами устройства, отличающееся тем, что, с целью расширения области применения устройства путем обеспечения возможности индикации равенства двух индицируемых сигналов, в него введены два триггера, элемент НЕ, блок сравнения, пять элементов И и блок коммутаторов, управляющи вход которого подключен к выходу коммутирующего элемента, информационные входы сосдинены с входами мультиплексороЕ первой и второй групп, а выходы - е входами первого дешифратора, входы первой и второй групп блока срав} ения подк/иоче- ны к выходам мультиплексоров первой и второй групп соответственно, а инверсный
0 выход соединен с первым входом первого элемента И, второй вход которого подключен к входу элемента НЕ и счетному входу счетчика, выход элемента НЕ соединен с первым входом второго элемента И,
5 второй вход которого подключен к первому выходу второго дешифратора, первый вход третьего элемента И соединен с вхсх цп; элемента НЕ, а второй входс последним выходом второго де1 фрптора, нулевой и единичный входы первого трип ера
0 подключены к выходам первого и второго элементов И соответственно, выход третьего элемента И соединен с первыми входами четвертого и пятого элементов И, вторые входы которых подключены соответственно к нулевому и единичному выходам первого трш - гера, выходы четвертого и пятого элел;ен- тов И соединены соответственно с единичным и нулевым выходами второго триггера, нулевой выход которого соединен с информационным входом блока индикаторов.
5
название | год | авторы | номер документа |
---|---|---|---|
Устройство для цифровой индикации | 1986 |
|
SU1336095A1 |
Устройство для цифровой индикации | 1981 |
|
SU987669A1 |
Устройство для индикации | 1985 |
|
SU1261005A1 |
Устройство для измерения отношения частот | 1983 |
|
SU1147997A1 |
Устройство для индикации | 1982 |
|
SU1057982A1 |
Устройство для контроля и диагностики радиоэлектронной аппаратуры | 1986 |
|
SU1432463A1 |
Устройство для индикации | 1984 |
|
SU1275523A1 |
Устройство для индикации | 1980 |
|
SU928398A1 |
Ячейка однородной структуры | 1990 |
|
SU1778757A1 |
Устройство для индикации | 1984 |
|
SU1228140A1 |
Изобретение относится к вычислительной технике и может быть использовано при построении устройств для индикации цифровой информации. Целью изобретения является расширение области применения устройства за счет обеспечения возможности индикации равенства двух индицируемых сигналов. Поставленная цель достигается тем, что в устройство, содержащее мультиплексоры первой и второй групп, информационные входы которых являются информационными входами первой и второй группп соответственно, а управляющие входы подключены к выходам счетчика, соединенным с входами второго де- щифратора, выходы которого подключены к управляющим входам блока индикаторов, информационные входы которого соединены с выходами первого дешифратора, счетный вход счетчика является тактовым входом устройства, введены два триггера, элемент НЕ, блок сравнения, пять элементов И и блок коммутаторов. Введение указанных функциональных блоков и их связей с известными блоками устройства позволяет расширить область его применения за счет воз.можности индикации равенства информации, поступающих с выходов двух источников. 1 ил. S сл со со О5 со
Устройство для цифровой индикации | 1981 |
|
SU1045226A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Приборы и техника эксперимента, 1982, № 4, с | |||
Пожарный двухцилиндровый насос | 0 |
|
SU90A1 |
Авторы
Даты
1987-09-07—Публикация
1986-04-01—Подача