N)
7.1-7.5, входная шина 8, элементы И 9.1-9.2 первой группы, элементы И 10.1-10.3 второй группы, элементы И 11.1-11.4 третьей группы и элементы И 12.1-12.5 четвертой группы. Устройство обеспечивает локализацию ошибки дешифрации в кодовых комбинациях. Совместный отказ или сбой выходов сумматора и дешифратора имеет малую вероятность. 1 ил.
название | год | авторы | номер документа |
---|---|---|---|
Счетчик импульсов | 1985 |
|
SU1274153A2 |
Счетчик импульсов | 1983 |
|
SU1150761A2 |
Счетчик импульсов | 1983 |
|
SU1187263A1 |
Счетчик импульсов | 1987 |
|
SU1497744A1 |
Счетчик импульсов | 1984 |
|
SU1205302A2 |
Счетчик импульсов | 1986 |
|
SU1325688A1 |
Вентильный электродвигатель | 1986 |
|
SU1471259A1 |
Устройство для автоматического управления загрузкой емкостей сыпучим материалом | 1986 |
|
SU1495250A2 |
Счетчик импульсов | 1985 |
|
SU1261112A1 |
Устройство для вычисления дискретного преобразования Фурье и свертки | 1988 |
|
SU1573459A1 |
Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах дискретной обработки информации, в частности в качестве помехоустойчивых счетчиков, распределителей импульсов, дешифраторов и устройств помехоустойчивого кодирования информации. Целью изобретения является расширение функциональных возможностей. Цель достигается за счет введения элементов ИЛИ 13.1-13,4 и элементов 14.1-14.4 неравнозначности, а также новых конструктивных признаков, обеспечивающих возможность локализации ошибок дешифрации. На чертеже также показаны: первые элементы ИЛИ 1.1-1.5, триггеры 2.1-2.5, элементы НЕ 3.1-3.5, первые элементы И 4.1- 4.5, вторые элементы И 5.1-5.5, вторые элементы ИЛИ 6.1-6.3, сумматоры (Л
1
Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах дискретной обработки информации, в частности, в качестве помехоустойчивых счетчиков, распределителей импульсов дешифраторов и устройств помехоустойчивого кодирования информации.
Целью изобретения является расши- рение функциональных возможностей.
Поставленная цель достигается за счет выделения новых конструктивных признаков, обеспечивающих возможност локализации ошибки дешифрации.
На чертеже приведен пятиразрядный счетчик импульсов с контрольным числом К, равным четырем.
Счетчик содержит первые элементы ИЛИ 1.1-1.5, триггеры 2.1-2.5, элементы НЕ 3.1-3.5, первые элементы И-4.1-4.5, вторые элементы И 5 5.5, вторые элементы ИЛИ 6.1-6.3, сумматоры 7.1-7.5, входную шину 8, элементы И 9.1-9.2 первой группы, элементы И 10.1-10.3 второй группы, элементы И 11.1-11.4 третьей группы, элементы И 12.1-12.5 четвертой группы, элементы ИЛИ 13.1-13.4, элементы 14.1-14.4 неравнозначности.
Первые группы входов сумматоров 7.1-7.5 соединены соответственно с прямыми и инверсными выходами триггеров 2.1-2.5, входы установки в единицу которых соединены соответственн с выходами первых элементов И 4.1- 4.5, входы установки в ноль триггеров 2.1-2.5 соединены соответственно с выходами вторых элементов И 5.1-5. первые входы вторых элементов И 5.1- 5.5 соединены соответственно с выходами первых элементов ИЛИ 1.1-5.5 и соединены соответственно с входами элементов НЕ 3.1-3.5, выходы которых соединены соответственно с первы ми входами первых элементов И 4.14.5, вьжоды вторых элементов И 5.15.4соединены соответственно с пер- вьми входами вторых элементов ИЛИ 6.1-6.3, с вторым входом первого элемента И 4.5 и соединены соответственно с вторыми входами вторых элеI
ментов И 5.2-5.5, вторые входы первы
элементов И 4.2-4.4 соединены соответственно с выходами вторых элементов ИЛИ 6.1-6.3, входная шина 8 соединена с вторым входом первого элемента И 4.1, с вторым входом второго
элемента И 5.1 и с третьими входами первых элементов И 4.2-4.4, первые входы первых элементов ИЛИ 1.1-1.5 соединены соответственно с прямыми выходами триггеров 2.1-2.5, вторые входы первых элементов ИЛИ 1.1-1.5 соединены с вьпсодами сумматоров 7.17.5соответствующими контрольному числу К, вторые группы входов сумматоров 7.1-7.4 соединены соответственно с выходами сумматоров 7.2-7.5, выходы сумматора 7.1, соответствующие числам с нулевого по К-1-ое, соединены соответственно с вторыми входми вторых элементов ИЛИ 6,3-6.1 и
с третьим входом первого элемента И 4.1, а также с первыми входами элементов И 9.1-9.2 первой группы, элементов И 10.1-10.3 второй группы и элементов И 11.1-11.4 третьей групп соответственно, прямой выход триггера 2.1 соединен с входами элементов И 12.1-12.4, прямой выход триггера 2.2 соединен с входами элементов И 12.1-12.3, 12.5, 11.1-11.3, прямой выход триггера-2.3 соединен с входами элементов И 12.1-12.2, 12.4-12.5, 11..2, 11.4, 10.1, 10.2, прямой выход триггера 2.4 соединен с входами элементов И 12.1, 12.3-12.5, 11.1, 11.3, 11 .4, 10.1, 10.3, 9.1, прямой выход триггера 2.5 соединен с входами элементов И 12.2-12.5,
31
п. 2-11.4, 10.2, 10.3, 9.2, а вькоды элементов И 9.1-9.2, 10.1-10.3, 11.1-11.А, 12.1-12.5 и нулевой выход сумматора 7.1 являются выходами дешифратора и соединены соответственно с входами элементов ИЛИ 13.4-13.1, выходы которых соединены соответственно с вторыми входами элементов 14.4-14.1 неравнозначности, первые входы которых соединены соответственно с выходами сумматора 7.1, соответствующими числам с первого по четвертый.
Локализация ошибок деиифрации происходит следующим образом.
Если, например, счетчик находится в состоянии 01000, что соответствует числу 1, то на выходе элемента И 9.1 появляется единичный сигнал, который через элемент ИЛИ 13.4 поступает на второй вход элемента 14.4 неравнозначности. На первый вход это го элемента также поступает единичный сигнал с первого выхода сумматора 7.1. Так как сигналы на входах этого элемента совпадают, следовательно на его выходе присутствует нулевой сигнал. На выходах элементов 14.1-14.3 также нулевой сигнал, так как на входах этих элементов нулевые сигналы. Если в результате сбоя или отказа на вьпсоде элемента И 9.1 пропадет единичный сигнал, то на втором входе элемента 14.4 неравнозначности также появляется нулевой сигнал.
37078 В результате несовпадения сигн алов на входах элемента 14.4 неравнознач0
5
0
ошибки. Если в результате сбоя или отказа в описанном случае произойдет возбуждение любого другого выхода дешифратора из другой группы, например выхода элемента И 10.1, то единичный сигнал с этого элемента поступит на второй вход элемента 14.3 неравнозначности и на выходе этого элемента возникнет сигнал ошибки, который одновременно указывает на группу выходных шин дешифратора, в которой произошла ошибка.
Аналогичным образом локализуются .ошибки дешифрации и в других кодовых комбинациях. Совместный отказ или сбой выходов сумматора и дешифратора имеет малую вероятность.
Формула изобретения
Счетчик импульсов по авт. св. № I274I53, отличающийся тем, что, с целью расширения функциональных возможностей, в него дополнительно введены К элементов ШШ и К элементов НЕРАВНОЗНАЧНОСТЬ, первый вход i-ro элемента НЕРАВНОЗНАЧНОСТЬ соединен с выходом сумматора первого разряда, соответствующим числу i, второй вход i-ro элемента НЕРАВНОЗНАЧНОСТЬ соединен с выходом i-ro элемента ИЛИ, входы которого соединены с выходами элементов И i-й группы.
Счетчик импульсов | 1985 |
|
SU1274153A2 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1988-01-30—Публикация
1986-08-15—Подача