СА9
Од
название | год | авторы | номер документа |
---|---|---|---|
Интегральное устройство для управления вторичным источником питания | 1987 |
|
SU1538211A1 |
Резистивный узел сеточной модели | 1983 |
|
SU1120366A1 |
УСТРОЙСТВО ЗАЩИТЫ СВЕТОДИОДОВ ОТ ПЕРЕГРУЗОК | 2013 |
|
RU2572378C2 |
ПРЕОБРАЗОВАТЕЛЬ ПОСТОЯННОГО ТОКА С ОГРАНИЧЕНИЕМ ТОКА | 1991 |
|
RU2107380C1 |
ЧИП УСИЛИТЕЛЯ КЛАССА D С ФУНКЦИЕЙ ОГРАНИЧЕНИЯ КОЭФФИЦИЕНТА ЗАПОЛНЕНИЯ И ЕГО УСТРОЙСТВО | 2014 |
|
RU2598336C1 |
Формирователь импульсов | 1987 |
|
SU1522388A1 |
ВТОРИЧНЫЙ ИСТОЧНИК ПИТАНИЯ | 2010 |
|
RU2431178C1 |
Модель для исследования систем с распределенными параметрами | 1972 |
|
SU445048A1 |
МАЛОШУМЯЩИЙ УСИЛИТЕЛЬ И ВСПОМОГАТЕЛЬНАЯ МОНОЛИТНАЯ ИНТЕГРАЛЬНАЯ СХЕМА ДЛЯ ЭТОГО УСИЛИТЕЛЯ | 2006 |
|
RU2435292C2 |
ВТОРИЧНЫЙ ИСТОЧНИК ПИТАНИЯ | 2007 |
|
RU2342691C1 |
Изобретение относится к электронной технике и может быть использовано во вторичных источниках питания. Цель изобретения состоит в расширении функциональных возможностей. Устройство имеет управляющий вход, по которому осуществляется изменение вида модуляции выходных сигналов, и работает с широтно-импульсной модуляцией выходных сигналов при подаче на управляющий вход ИСУ сигнала с уровнем ЛоГоО, При этом период следования выходных сигналов постоянен, а длительность сигналов зависит от величины сигнала на входе усилителя сигнала ошибки. При подаче на управляющий вход сигнала с уровнем Лог,1 устройство работает с частотно-импульсной модуляцией выходных сигналов, при которой длительность выходных сигналов постоянна, а частота повторения зависит от величины сигнала на входе усилителя сигнала ошибки. За счет управ- . ления задающим генератором с помощью блока управления обеспечивается функционирование устройства с частотно- импульсной или щиротно-импульсной модуляцией выходных сигналов. 4 ил. S (Я
00 Од
Изобретение относится к электротехнике и может быть использовано во вторичных источниках питания.
Цель изобретения - расширение функ циональных возможностей
На фиг.1 приведена структурная схема интегральной схемы управления; на фиг«2 - эпюры сигналов на соответствующих входах и выходах элементов устройства, иллюстрирующие работу генератора и блока управления при ши- ротно-импульсной модуляции; на фиГоЗ г- эпюры сигналов, иллюстрирзто- щие работу широтно-импульсного моду- лятора и формирователя длительности паузы; на фиг о4 - эпюры сигналов, иллюстрирующие работу устройства при частотно-импульсной модуляции выходного сигнала
Интегральное устройство для управления содержит усилитель 1 сигнала ошибки, инвертирующий вход которого является вторым входом 2 устройства,
неинвертиоуюший вход - первым входом 3 устройства, выход 4 усилителя 1
соединен с третьим входом блока 5 управления и неинвертирующим входом широтно- импульсного модулятора 6, инвертирующий вход которого соединен с первым выходом 7 блока 5, входом 8 задающего генератора 9, входом С устройства и инвертирующим входом формирователя 10 длительности паузы, неинтвертирую- щий вход которого является первым управляющим входом 11 устройства, а выход 12 формирователя 10 соединен с одним входом третьего элемента И 13 к другому входу которого подключен выход 14 модулятора 6, выход 15 эле- мента 13 соединен с входами элементов И 16 и 17, другие выходы которых подключены к выходам 18 и 19 Т-триггера 20 соотвественно, вход которого соединен с третьим вьпсодом 21 блока 5, а третьи входы элементов 16 и 17 соединены с вторым выходом 22 блока 5, четвертый выход 23 которого соединен с входом элемента ИЛИ 24, другой вход которого соединен с выходом элемента 17, а .выход элемента 24 соединен с первым входом 25 четвертого элемента И 26 второй вход 27 которого соединен с вторым входом пятого элемента И 28, первый вход которого соединен с выхо- дом элемента 16, выходы элементов, 28 и 26 подключены к входам усилителей 29 и 30 мощности, выходы которых со - ответстветственно являются выходами
0 5 0
5
0 Q
0
31 и 32 устройства, входы 27 элементов 26 и 28 соединены с вьпсодом блока 33 защиты, входы которого являются третьим 34 и четвертым 35 входами устройства.
Устройство содержит также источник 36 опорного напряжения, соединенный с первым 37 и вторым 38 выводами питания устройства, второй управляющий вход 39 которого является первым входом блока 5, а вход R является вторым входом блока 5, четвертьй вход 40 которого является первым выходом ге-: нератора 9, второй выход 41 последнего является пятым входом блока 5„ Генератор 9 содержит первый резистор 42, один вывод которого подключен к выводу 37, а другой - к н еинверти- рующему входу 43 первого компаратора 44 и одному выводу резистора 45, другой вывод которого соединен с инвертирующим входом 46 второго компаратора 47 и одним выводом резистора 48, другой вьшод которого соединен с выводом 38„ Вход 8 генератора 9 соеди нен с инвертирующим входом первого 44. и неинвертирующим входом второго 47 компараторов, выходы 49 и 50 которых соединены соответственно с первым входом элемента И 51 и первым входом элемента И 52, второй вход которого соединен с выходом элемента 51 и является первым выходом 40 генератора 9, а вькод элемента 52 соединен с вторым входом элемента 51 и является вторым выходом 41 генератора 9« В блоке 5 третий вход 4 соединен с истоком первого п-канального МОП-транзистора 53, затвор которого соединен с затвором второго р-канального МОП-транзистора 54, входом элемента НЕ 55, первьм входом элемента И 56 и первым входом 39 блока 5, а сток первого транзистора 53 соединен с затвором третьего п-канального МОП-транзистора 57 и стоком второго транзистора 54, исток которого соединен с выводом 37 и истоком четвертого р-канального МОП-транзистора 58, за твор и сток которого соединены со стоком третьего транзистора 57 и затвором пятого р-канального МОП-транзистора 59, исток которого соединен с выводом 37, а сток - с истоком шестого р-канального МОП-транэистора 60, затвор которого соединен с затвором ;седьмого п-канального МОП-транзисто- ра 61, вторым входом элемента 56 и
четвертым входом 40 блока 5, -а сток - со стоком седьмого транзистора 61 и первым выходом 7 блока 5, исток седьмого транзистора 61 соединен с стоком восьмого п-канального МОП-тран зистора 62, исток которого соединен выводом 38 и истоком девятого п-канального МОП-транзистора 63, сток которого соединен с истоком третьего транзистора 57, а затвор - со стоком и затвором десятого п-канального МОП- транзистора 64, затвором восьмого транзистора 62 и вторым входош олока 5, а исток десятого транзистора 64 соединен с выводом 38, выход элемента 56 является четвертым вькодом 23 блока 5, выход элемента 55 соединен с первым входом элемента И-НЕ 65 и вторым выходом 22 блока 5, а второй вход элемента 65 является пятым входом 41 блока 5, а выход - третьим выходом 21 блока 5, выход 66 источника 36 подклю чен к вьшодам 66 формирователя 10, модулятора 6, усилителя 1 и компараторов 44 и 47о
Внешние выводы (входы и выходы) устройства предна.значены для выполнения следующих функций: С-вход для подключения навесного времязадающего конденсатора, работающего в цепи генв ратора 9 в Этим конденсатором устанавливается необходимая частота при ши- ротно-импульсной модуляции и длительность импульса при частотно-импульсной модуляции Конденсатор выключается между входом С и выводом 38, R- вход для подключения навесного резистора, работающего в цепи блока 5о С помощью этого резистора устанавливает ся необходимая величина токов заряда и разряда конденсатора, подключаемого к входу С. Резистор включается ыежду входом R и выводом 37 о
Неинвертирующий вход 3, являющийся первым входом устройства, предназначен для подключения источника эталонного напряжения Инвертирующий вход 2, являющийся вторым входом устройства, предназначен для подключения сигнала обратной связи, неинвертирующий вход 11 формирователя 10, являющийся первым управляющим входом устройства, предназначен для установки необходимой длительности пауз формирователя 10„ Первый вход 39 блока 5, являмщийся вторым управляющим входом устройства, предназначен для управления видом модуляции. При подаче на
0
5
0
5
0
5
0
5
0
5
вход 39 сигнала с уровнем О устройство осуществляет широтно-импульс- нзто модуляцию выходного сигнала, при подаче сигнала с уровнем 1 - частотно-импульсную модуляцию. Входы 34 и 35 блока 33, представляющего собой пороговое устройство, предназначены для подключения датчика тока и второго эталонного сигнала, определяющего порог срабатывания блока 33. Выходы 31 и 32 усилителей 29 и 30, являющиеся выходами устройства, предназначены для подачи выходных управляющих сигналов устройства на силовые регулирующие транзисторы. Выводы 37 и 38 предназначены для подключения питания Источник 36 предназначен для задания рабочего тока операционных усилителей
Устройство работает следующим об- разом
Для работы устройства с широтно- импульсной модуляцией выходных управляющих сигналов на выходах 31 и 32 необходимо на управляющий вход 39 подать сигнал с уровнем о. При подключении к внешним .выводам (входам и выходам) всех необходимых элементов и цепей и подаче питания на вьшод 37, относительно вывода 38, начинает работать генератор 9
Сигнал, поданньй на второй управляющий вход 39 устройства (фиГс.2 а):
запирает транзистор 53 блока 5, при этом выход 4 усилителя 1 отключается от з.атвора транзистора 57 блока 5;
отпирает транзистор 54 блока 5, в результате чего на затвор транзистора 57 через омическое сопротивление канала открытого транзистора 54 подается напряжение питания С вывода 37, транзистор 57 при этом открьшается и через омическое сопротивление канала этого транзистора затвор и сток транзистора 58 подключается к стоку транзистора 63, входящего в состав токового зеркала, выполненного на транзисторах 64, 62 и 63, за счёт этого устанавливается та кое напряжение на затворе транзистора 59, при котором обеспечивается равенство токов стока транзиторов 62 и 59, являющихся токами разряда и заряда конденсатора, подключенного к входу С устройства, соединенного с выходом 7 блока 5;
блокирует элемент 56, являющийся элементом частотно-импульсного моду-.
513761866
лятора, образованного усилителем 1 и (фиг.2 е), а элемент 52 - в состоя- блоком 5«ние О (фиго2 д)«При этом элемент
При этом сигнал на выходе 23 бло- 65 переключается в состояние 1 ка 6, соединенном с выходом элемента (фиго2 ж), так как его вход соеди- 56, соответствует уровню О и элемент 24, один вход которого соединен с выходом 23 блока 5, работает тольней с выходом 41 генератора 9. Фронтом сигнала на выходе 21 блока 5 три гер.-.20 перебрасывается в противоположное состояние (фиг.2 з) Появлени
ко по выходному сигналу элемента 17,
выход которого соединен с вторым вхо-ю сигнала с уровнем 1 на выходе 40 дом элемента 24. Кроме того, этот генератора 9 приводит к запиранию сигнал инвертируется элементом 55 транзистора 60 и отпиранию транзисто- блока 5 и поступает на один вход эле- ра 61„ При этом начинается разряд кон- мента ,65, разрешая запуск триггера денсатора по цепи конденсатор-тран- 20 по сигналам на выходе 21 блока 5, зистор 61 - транзистор 62 - вывод 38. а также на выход 22 блока 5, к которому подключены третьи входы элементов 16 и 17. Наличие сигнала с уровнем на выходе 22 блока 5 разрешает управление усилителями 29 и 30 от элементов 16 и 17 соответственно„
В первый момент времени после подачи питания на выводы 37 и 38 устройства внешний конденсатор, подключенный к входу С устройства, разряжен25 52 - в состояние (фиг о 26)о Компаратор 44 генератора 9 находится в состоянии 1 (фиго2 г) за счет напряжения, приложенного к его н.еиывертирующему входу 43 и равКомпаратор 44 переключается в состояние 1 (фиго2 г), однако элемент 51 не изменяет своего состояния, так как на его втором входе, соединенном 20 с выходом элемента 52, присутствует сигнал о
При разряде конденсатора до уровня
и
ц,„ /3 компаратор 47 переключается в состояние О (фиг«2 в), элемент 1 (фиг.2 д), а
элемент .51 - в состояние О (фиго2 е)о При этом элемент 65 переключается в состояние О, так как его вход соединен с выходом 41 гененому 2 Uy J, / 3, где U.p, - величина зо ратора 9, но триггер 20 не перебрасы- напряжения питания (фиго2 б),, Компара- вается, так как его срабатьшание про- тор 47 генератора 9 находится в состоянии о (фиг.2 в) за счет напряжения, приложенного к его инвертирую щему входу 46 и равному U ц, ц. /3
исходит по фронту сигнала на выходе элемента 65, являющемся выходом 21 блока 5.
Появление сигнала с уровнем О
(фиго2 б)а При этом RS-триггер, об- на выходе элемента 51, являющемся вы- разованный элементами 51 и 52, нахо- ходом 40 генератора 9, приводит к за- дится в первом устойчивом состоянии, пиранию транзистора 61 и отпиранию при котором на выходе 40 генератора транзистора 60 При этом начинается
Q очередной цикл заряда-разряда конденсатора и т„д. Переключение триггера
9 присутствует сигнал О (фиго2 е),
а на выходе 41 - сигнал 1
(фиго2 д) ,20 по фронту сигнала с выхода 21 блоСигнал о на выходе 40 открывает ка 5 обеспечивает поочередную подачу транзистор 60 блока-5 при этом внеш- разрешающих сигналов с уровнем 1 НИИ конденсатор, подключенный к входу .г на первьй вход элемента 16 или эле- С устройства, начинает заряжаться по мента 17, которые управляют усилите- цепи вывод 37 - транзистор 59 - транзистор 60 - конденсатор - вывод 38
При достижении напряжения на кон- денсаторе значения U /3 компаратор 47 переключается в состояние 1 (фиг„2 в). Однако элемент 52 не изменяет своего состояния, так как на
лями 29 и 30 при широтно-импульсной модуляциио
Пилообразное напряжение с конденсатора при работе генератора 9 поступает на инвертирующие входы модуля-тора 6 и формирователя 10 (фиГоЗ б иг)..
другом его входе присутствует сигнал о с выхода элемен а 51 При достижении напряжения на конденсаторе величины 2 и (, р /3 компаратор 44 переключается в состояние о (фига2 г), элемент 51 - в состояние .1
65 переключается в состояние 1 (фиго2 ж), так как его вход соеди-
ней с выходом 41 генератора 9. Фронтом сигнала на выходе 21 блока 5 триг- гер.-.20 перебрасывается в противоположное состояние (фиг.2 з) Появление
сигнала с уровнем 1 на выходе 40 генератора 9 приводит к запиранию транзистора 60 и отпиранию транзисто- ра 61„ При этом начинается разряд кон- денсатора по цепи конденсатор-тран- зистор 61 - транзистор 62 - вывод 38.
52 - в состояние
Компаратор 44 переключается в состояние 1 (фиго2 г), однако элемент 51 не изменяет своего состояния, так как на его втором входе, соединенном с выходом элемента 52, присутствует сигнал о
При разряде конденсатора до уровня
и
ц,„ /3 компаратор 47 переключается в состояние О (фиг«2 в), элемент 1 (фиг.2 д), а
52 - в состояние
элемент .51 - в состояние О (фиго2 е)о При этом элемент 65 переключается в состояние О, так как его вход соединен с выходом 41 генератора 9, но триггер 20 не перебрасы вается, так как его срабатьшание про
исходит по фронту сигнала на выходе элемента 65, являющемся выходом 21 блока 5.
Появление сигнала с уровнем О
на выходе элемента 51, являющемся вы ходом 40 генератора 9, приводит к за пиранию транзистора 61 и отпиранию транзистора 60 При этом начинается
ка 5 обеспечивает поочередную подачу разрешающих сигналов с уровнем 1 .г на первьй вход элемента 16 или эле- мента 17, которые управляют усилите-
5
лями 29 и 30 при широтно-импульсной модуляциио
Пилообразное напряжение с конденсатора при работе генератора 9 поступает на инвертирующие входы модуля-тора 6 и формирователя 10 (фиГоЗ б иг)..
Усилитель I производит сравнение входного сигнала, подаваемого на вход 2 устройства с эталонным, подаваемым на вход 3 устройства (фиг.За). Сигнал ошибки, представляющий собой напряжение, равное разности сигналов
713
на входах 2 и 3 устройства, умноженной на коэффициент усиления усилителя 1 , с выхода усилителя 1 подается на неинвертирующий вход модулятора b (фиГоЗ б). При этом длительность импульсных сигналов на выходе 14 модулятора 6 оказывается прямо пропорциональной величине выходного сигнала усилителя 1, т,е. обратно пропорцио- нальной величине входного сигнала, поступающего из цепи внешней обратной связи на вход 2 устройства (риСоЗ в) Выходной сигнал модулятора 6 представляющий., собой последовательность широтно-модулированных импульсов, через элемент 13 поступает на вторые входы элементов 16 и 17,, При наличии на первом входе одного из указанных элементов выходного сигнала триггера 20 с уровнем 1 этот элемент открывается на время длительности выходного сигнала модулятора 6, при этом на соответствующем выходе 31 или 32 устройства появляется выходной управляющий широтно-модулированньй импульс (фис.З з). После переключения триггер ра 20 указанный импульс появляется на другом выходе 32 или 31 устройства (фиГоЗ и)о
Поскольку выходы 31 и 32 подключаются, к базам силовых регулирующих транзисторов вторичного источника, работающих в двухтактном режиме, возможна ситуация, когда при максимальной длительности выходных управ ляющих сигналов устройства через силовые регулирующие транзисторы источника протекает ток из-за того, что один из этик транзисторов еще не закрылся, а второй уже открылся. Для исключения сквозных токов через силовые регулирующие транзисторы в устройстве имеется формирователь 10, на неинвертирутощий вход которого, являю- щнйся первым управляющим входом 11 устройства, подается напряжение, величина которого определяется быстродействием силовых регулирующих транзисторов (фиГоЗ г)о
При превышении пилообразным напряжением, поступающим на инвертирующий вход формирователя 10, уровня напряжения на его неинвертирующем входе сигнал на выходе 12 становится равным нулю, (фиГоЗ д), При этом в сигнале с выхода 15 элемента 13 ло- является пауза (фиГоЗ е), обеспечивающая разделение во времени вы
5 0 5
Q АГ
0
5
0
5
868
ходных управляющих сигналов устройст- вао
Если пилообразное напряжение на инвертирзпощем входе формирователя 10 не превышает уровня напряжения на его неинвертирующем выходе, то сигнал на выходе 12 соответствует уровню При этом широтно-модулирован- ный сигнал с выхода 14 модулятора 6 через элемент 13 поступает на первые входы элементов 16 и 17 без временно- го разделения.
Таким образом, за счет формирователя 10 предотвращается возможность протекания сквозных токов через силовые регулирующие транзисторы источника в моменты переключения триггера 20. I Для работы устройства с частотно- импульсной модуляцией выходного управляющего сигнала на выходе 32 на второй управляющий вход 39 подается сигнал- с уровнем 1. При подключении к внешним выводам (входам и выходам) устройства всех необходимых элементов и цепей и подаче питания между выводами 37 и 38 начинает работать генератор 9„
Сигнал 1, поданньй на второй управляющий вход 39 устройства, запирает транзистор 54, при этом вывод 37 отключается от затвора транзистора 57, отпирает транзистор 53, в результате чего выход 4 усилителя 1 соединяется с затвором транзистора 57о Сопротивление канала этого транзистора теперь зависит от величины выходного сигнала усилителя 1 .При этом, в зависимости от величины выходного сигнала усилителя 1, изменяет- няется величина напряжения на затворе транзистора 59, определяющего величину тока заряда конденсатора, подключенного к входу С устройства.. Сигнал на входе 39 инвертируется элементом 55 и поступает ыа вход элемента 65, запрещая запуск триггера 20, а также на выход 22 блока 5, к которому подключены входы элементов 16 и 17„ Наличие сигнала с уровнем О на выходе 22 блока 5 запрещает управление усилителями 29 и 30 от элементов 16 и 17.
Поступая на вход элемента 56, сиг нал 1 разрешает тем самым прохождение сигналов на выход 23 блока 5 и управление усилителем 30 от элемента 24.,
После подачи питания устройство начинает работать так же, как и при
широтно-импульсной модуляции за исключением того, что триггер 20 не переключается, так как выход 21 блока 5 блокирован элементом 65„ Величина тока заряда конденсатора зависит от величины выходного сигнала усилителя 1 о При этом длительность сигнала на выходе 23 блока 5 при частотной модуляции равна длительности- сигнала на выходе 21 блока 5 при широтной модуляции, так как величина тока разряда конденсатора постоянна, а период (частота) зависит от величины выходного сигнала усилителей 1. При увеличении амплитуды сигнала, подаваемого на вход 2 устройства
(фиго4 б), усилитель 1 выделяет
Разность между этим сигналом и эталонным сигналом на входе 3 устройства и усиливает ее. Уровень выходного сигнала усилителя 1 при этом уменьшается и, следовательно, снижается величина напряжения на .затворе тран- .зистора 57 (фиГоА в). Ток через транзистор 57 уменьшается, что приводит к увеличению напряжения на затворе транзистора 59 и, следовательно, к уменьшению тока через этот транзисто (фиг„4 г)о А по скольку ток транзист ра 59 является током заряда внешнего конденсатора, то время заряда этого конденсатора увеличивается и увеличивается период колебаний генератора 9 (фиго4 д). Величина тока разряда конденсатора при этом не меняется, так как не меняется напряжение на затворе транзистора 62, задающего этот тоКо При уменьшении амплитуды сигнала, подаваемого на вход 2 устройства, происходит обратный процесс вызывающий уменьшение периода колебаний генератора 9о
Частотно-модулированный сигнал с выхода 40 генератора 9, соединенного с входом элемента 56, поступает на выход 23 блока 5 за счет того, что на втором входе элемента 56 присутствует сигнал 1 с второго зп1равляю щего эхода 39 устройства, и далее через элементы 24 и 26 поступает на вход усилителя 30. В результате этог на выходе 32 устройства появляется выходной управляющий сигнал, представляющий собой последовательность частотно-модулированных импульсов, период (частота) повторения которых зависит от величины входного сигнала
0
5
0
5
0
5
0
5
0
5
поступаемого на вход 2 устройства (фиго4 е)о
Блок 33 предназначен для блокировки усилителей 29 и 30 при возникновении аварийных ситуаций, в частности при токовых перегрузках„ На вход 34 устройства подается эталонный сигнал, определяющий порог срабатывания блока 33 о На вход 35 устройства подается контролируемый сигнал Если величина контролируемого сигнала на вход 35 не превьшгает величины эталонного сигнала на входе 34, то выходной сигнал блока 33 соответствует уровню 1 и разрешает прохождение широтно- модулированных или частотно-модулированных сигналов через элементы 26 и 28 на входы усилителей 30 и 29. При превышении величины контролируемого сигнала на входе 35 величины эталонного сигнала на входе 34 про- , исходит срабатывание блока 33 , При этом выходной сигнал блока 33 принимает значение о и блокирует элементы 26 и 28, запрещая прохождение сигналов через них к усилителям 30 и 29, которые при этом закрываютг- ся.
Таким образом, за счет введения в устройство задающего генератора, блока управления задающим генератором, элемента ИЛИ, соединенного с блоком управления, элемента И, соединенного с выходами широтно-импульсного модулятора и формирователя длительности паузы, двух элементов И, соединенных с усилителями мощности, соединения второго yпpaвJlяющeгo входа устройства с первым входом блока управления, а второго входа блока управления - с выходом R устройства и исполнения блока управления на комплементарных МОП-транзисторах обеспечивается функционирование с двумя видами модуляции выходных управляющих сигналов, что расширяет функциональные возможности устройства и повышает ее универсальность о
ф.ормула изобретени.я
Интегральное устройство для управления вторичным источником питания, содержащее задающий генератор, вход которого является первым входом устройства, предназначенным для регулирования частоты, источник опорного напряжения, соединенный с первым и
вторым выводами питания устройства, формирователь длительности паузы, первый вход которого является первым управляющим входом устройства, ши- ротно-импульсный модулятор, первый вход которого соединен с выходом усилителя сигнала ошибки, первьш и второй входы которого являются первым и вторым входами устройства сс9ответ- ственно, блок защиты, первый и второ входы которого являются третьим и четвертым входами- устройства соот- вественно, Т-триггер, выходы которого соединены с первыми входами перво го и второго элементов И, первьй и второй усилители мощности, выходы которых являются первым и вторым выходами устройства соответственно, отличающееся тем, что, с целью расширения функциональных возможностей, оно снабжено элементом ИЛИ, третим, четвертым и пятым элементами И и блоком управления, котр30
рьй содержит десять МОП-транзисторов, 25 истоком шестого МОП-транзистора с элемент И, элемент И-НЕ и элемент НЕ и имеет пять входов и четыре выхода,, причем первый вход блока управления является вторым управляющим входом устройства, второй вход - вторым входом устройства, предназначенньм для регулирования частоты, третий вход соединен с выходом усилителя сигнала ошибки, первый выход - с входом задающего генератора и вторыми входами формирователя длительности паузы и широтно-импульсного модулятора, выходы которых соединены с входами третьего элемента И, выход которого соединен с вторыми входами первого и второго элементов И, к третьим входам которых подключен второй выход блока управления, третий вьгеод которого соединен с входом Т-триггера, четвер- тьм - с первым входом элемента ИЛИ, к второму входу которого подключен выход второго элемента И,выход элемента ИЛИ соединен с первым входом четвертого элемента И, второй вход
которого соединен с выходом блока за50
40
45
щиты и первым входом пятого элемента И второй вход которого соединен с выходом первого элемента И, выходы
р-каналом, затвор которого соедине с затвором седьмого МОП-транзистор с п-каналом вторьм входом элемента и четвертым входом блока управлени а сток - со стоком седьмого МОП-тр зистора и первым выходом блока упр ления, исток седьмого МОП-транзист ра соединен со стоком восьмого МОП транзистора с каналом п-типа, ист которого соединен Cv/ вторым вьшодо питания и истоком девятого МОП-тра зистора с каналом п-типа, сток кот рого соединен с истоком третьего М транзистора, затвор-СО стоком и за вором десятого МОП-транзистора с п каналом, затвором восьмого МОП-тра зистора и вторым входом блока упра ления, а исток десятого МОП-транзи тора соединен с второй шиной питан |выход элемента И является четвертьм
выходом блока |управления, выход элемента НЕ соединен с первым вход элемента И-НЕ и вторым выходом бло управления, второй вход элемента И является пятым входом блока управл ния, а выход - третьим выходом бло управления
пятого и четвертого элементов И соединены с входами первого и второго усилителей мощности, первый и второй выходы задающего генератора соединены с четвертым и пятым входами блока управления, блок управления содержит первый МОП-транзистор с каналом п-ти- па, исток которого соединен с третьим входом блока управления, затвор - с затвором второго МОП-транзистора с каналом р-типа, первым входом элемента И, входом элемента НЕ и первьм входом блока управления, сток - с затвором третьего МОП-транзистора с каналом п-типа и стоком второго МОП-транзистора, исток которого соединен с первьм выводом.питания и истоком четвертого МОП-транзистора с каналом р- типа,затвор и сток которого соединены со стоком третьего МОП-транзистора и затвором пятого МОП-транзистора с р-1саналом, исток которого соединен с первым выводом питания, а сток - с
истоком шестого МОП-транзистора с
р-каналом, затвор которого соединен с затвором седьмого МОП-транзистора с п-каналом вторьм входом элемента И и четвертым входом блока управления, а сток - со стоком седьмого МОП-транзистора и первым выходом блока управления, исток седьмого МОП-транзистора соединен со стоком восьмого МОП- транзистора с каналом п-типа, исток которого соединен Cv/ вторым вьшодом питания и истоком девятого МОП-транзистора с каналом п-типа, сток которого соединен с истоком третьего МОП- транзистора, затвор-СО стоком и затвором десятого МОП-транзистора с п- каналом, затвором восьмого МОП-транзистора и вторым входом блока управления, а исток десятого МОП-транзистора соединен с второй шиной питания, |выход элемента И является четвертьм ,
выходом блока |управления, выход элемента НЕ соединен с первым входом элемента И-НЕ и вторым выходом блока управления, второй вход элемента И-НЕ является пятым входом блока управления, а выход - третьим выходом блока управления
N
М
о
«N
|, I X
W
«N
N
Г
ск .т
Si
2;
Со
г
11л
г
«о
.
)%
И)
з
х-б)
4
фиг. 4
Оу
/ заряда / /(ом снсатора
Преобразователь постоянного напряжения в постоянное | 1976 |
|
SU642832A1 |
Планшайба для точной расточки лекал и выработок | 1922 |
|
SU1976A1 |
Микроэлектронная аппаратура, 1982, вып,1, с,17-21 о |
Авторы
Даты
1988-02-23—Публикация
1986-06-09—Подача