Матричный коммутатор с параллельной настройкой Советский патент 1988 года по МПК H03K17/04 

Описание патента на изобретение SU1441471A1

с

ЙУ

144

виде двухвходовых элементов И с треть- еда высокоомным состоянием на выходе, коммутируюпдах 5.1.1...5,1,М, 5.2.1...5.2.N, 5.М.I...5.M.N. Введение в калухьп приемный узел 1.1.,.1.N. N узлов горизонтальной настройки 2.1..c2.N, выполненных в виде двухвкодовых элементов И и М узлов вертикальной настройки 3.1...

1

ЗМ, также выполненных в виде двухвходовых элементов И, обеспечивает парап лельную настройку всех каналов связи и расширяет функциональные возможности устройства за счет его настройки произвольными кодами. В описании приведен пример реализации узла коммутации . 2 ил.

Похожие патенты SU1441471A1

название год авторы номер документа
МАТРИЧНЫЙ КОММУТАТОР С ПРОГРАММИРУЕМОЙ ЛОГИКОЙ 2003
  • Жила В.В.
  • Осовский А.В.
  • Кутузов Д.В.
RU2251792C2
УСТРОЙСТВО ДЛЯ ПРИЕМА ТЕЛЕГРАФНЫХ РАДИОСИГНАЛОВ 1990
  • Балинов В.В.
  • Березин Ю.В.
  • Коротков И.П.
  • Слюняев В.В.
  • Смирнов В.И.
RU2009615C1
Волоконно-оптическая система связи 1990
  • Стрельченок Владимир Феликсович
  • Маслов Александр Викторович
  • Шостак Анатолий Васильевич
SU1823141A1
Параллельный логический мультиконтроллер 2016
  • Леонов Михаил Евгеньевич
  • Епишев Николай Николаевич
  • Шаршов Артем Владимирович
  • Зотов Игорь Валерьевич
  • Николаев Виктор Николаевич
RU2634199C1
ТРЕХКАСКАДНАЯ КОММУТАЦИОННАЯ СИСТЕМА 2007
  • Жила Владимир Васильевич
  • Барабанова Елизавета Александровна
  • Мальцева Наталия Сергеевна
RU2359313C2
Устройство для одновременного вычисления двух многочленов 1980
  • Луцкий Георгий Михайлович
  • Коваленко Владимир Владимирович
  • Долголенко Александр Николаевич
  • Блинова Татьяна Александровна
SU926650A1
Логарифмический преобразователь напряжения в двоичный код 1989
  • Архипов Владимир Иванович
SU1709523A1
Декодер для избирания секций механизированной крепи 1985
  • Сидяк Владимир Александрович
  • Верховский Яков Маркович
  • Ильюша Анатолий Васильевич
  • Ремизов Александр Борисович
SU1280128A1
УСТРОЙСТВО РЕЗЕРВИРОВАНИЯ 2001
  • Дворяков В.В.
  • Дьяков С.В.
  • Кузнецов В.Е.
  • Лихачев А.М.
  • Лихачев А.А.
  • Паращук И.Б.
RU2207616C2
ФОРМИРОВАТЕЛЬ М-ПОСЛЕДОВАТЕЛЬНОСТЕЙ 2009
  • Малышев Иван Иосифович
  • Безгинов Иван Гаврилович
RU2419224C1

Иллюстрации к изобретению SU 1 441 471 A1

Реферат патента 1988 года Матричный коммутатор с параллельной настройкой

Изобретение относится к радио- электрокике и может быть использовано в аппаратуре связи многопроцессорных вычислительных систем. Цель изобретения - повышение быстродейст- ВИЯ устройства. Коммутатор содержит N приемных узлов 1,1 ... I.N, М выходных узлов 4.1..,4.М, выполненных в

Формула изобретения SU 1 441 471 A1

1

Изобретение относится к радиоэлектронике и может быть использовано в аппаратуре связи многопроцессорных вычислительньпс систем.

Цель изобретения - повышение быстродействия матричного коммутатора за счет сокращения времени настройки, а также расширение функциональных возможностей матричного коммутатора путем обеспечения его наст- ройки произвольными кодами,

На фиг.1 изображена функциональна схема предлагаемого матричного коммутатора; на фиг.2 - функциональная схема узла коммутации.

Матричный коммутатор состоит из N приемных узлов 1.1, 1.2 ,...1.N, выполненных в виде двухвходовых элементов И, N узлов 2.1, 2o2,..o2.N горизонтальной настройки, выполнен- ных также в виде двухвходовых элементов И, М узлов 3.1, 3.2,...З.М вертикальной настройки, выполненных в виде двухвходовых элементов И, М выходных узлов 4.1, 4.2,...4.М, вы- полненных в виде двухвходовых элементов И с третьим высокоомным состоянием на выходе, и коммутирукгцих узлов 5,1.1, 5ol.2,.,.5.1oN, 5.2.1, 5.2.2, ...5.2.N,...5,M.lj 5.M.2,...5.M.N.

8матричном коммутаторе существует

N информационных входов 6.1, 6.2,... 6eN, М информационных выходов 7.1, 7.2,...7.М., управляющий вход 8 разрешения настройки, управляющий вход

9разрешения передачи информации и управляющий вход 10 начальной .уста.новки.

Коммутирующий узел (узел коммутации) содержит элемент 11 сложения по

модулю 2, элемент 12 памяти ( триггер) и управляемый ключ 13.

Управляющий вход 9 разрешения передачи информации соединен с управляющими входами приемных узлов 1.1, 1.2,.o,l.N и управляющими входами выходных узлов 4.1, 4„2,...4.М. Каждый из информшдионных входов 6.1, 6.2,...6.N соединен с информационными входами одного из приемных узлов 1-. 1, 1.2,..c,loN и одного из узлов 2.1.0.2.N горизонтальной настройки. Выходы каждого приемного узла 1.1, l.2,...loN соединены с соответствующей горизонтальной информационной шиной, которая в.свою очередь подключена к информационным входам 14 М коммутирующих узлов 5.1.1...5oM.N, рас- положеннь х вдоль нее. Выходы узлов 2.1...2oN горизонтальной настройки соединены с шиной горизонтальной настройки, которая связана с входами 15 тех же коммутирующих узлов, что и предыдущая шина. Управляющий вход -8 разращения настройки соединен с уп- равляюищми входами всех узлов 2.1, 2.2...,2.N и 3.1, 3.2,...З.М горизонтальной и вертикальной настройки. Информационные выходы 7.1, 7.2,„.. 7.М подключены к выходам соответствующих выходных узлов 4.1, 4.2,...4оМ и к информационным входам соответ- ствукшщх узлов 3.1, 3.2,.о.З.М вертикальной настройки. Выходы каждого из узлов вертикальной настройки соединены шиной вертикальной настройки с входами 16 N коммутирующих узлов, расположенных в одном столбце. Информационные входы каждого из выходных узлов 4.1, 4.2,.о.4.М соединены с

вертикальной информационной шиной, которая подключена к выходам 17 N коммутирующих узлов, расположенных вдоль этой шины. Входы 18 начальной установки всех коммутирующих узлов соединены с управляющим входом 10 начальной установки матричного коммутатора.

Коммутирующий узел 5 предназначен для поиска коммутации путем сравнения настроечных кодов, фиксации найденного пути и передачи информа- ции через свои ключи. Входы 15 и 16 настройки коммутирующего узла 5 сре- динены с элементом 11 сложения по модулю два, выход которого соединен с входом сброса триггера 12. Прямой вход триггера 12 соединен с входом 18 начальной установки ком 1утирующе- го узла. Прямой выход триггера 12 соединен с управляющим входом ключа 13. Информационный вход ключа 13 является входом 14, а информационный выход - выходом 17 коммутирующего узла.

Матричный, коммутатор работает следующим образом.

Режим настройки каналов св-язи начинается подачей на вход 10 сигнала, который поступает на прямые входы триггера 12 всех коммутирующих узлов 5.1.1...oSaM.N и готовит их к работВо Непосредственная настройка начинается подачей настроечных кодов на информационные входы 6.1...6.N и выходы 7.1..о7.М коммутатора и сигнала, разрешающего настройку на вход 8. Настроечные коды поразрядно через узлы 2.1, 2.2,...2.N горизонтальной настройки и узлы 3.1, 3.2, .о.оЗ.М вертикальной настройки поступают на входы 15 и 16 соответствующих узлов коммутации. Элемент 11 сложения по модулю два в каждом коммутирующем узле 5 выделяет различие в соответствующих разрядах настроечных кодов. Если такое различие обнаружено, то сигнал с выхода элемента 11 сбрасывает триггер 12 и тем самым фиксирует отсутствие канала связи через данный коммутирующий узел. Если в результате анализа настроечных кодов на выходе элемента 11 ни разу не выработался сигнал неравенства разрядов, то триггер 12 остается в прямом состоянии и тем самым фиксирует наличие канала связи в данном коммутирующем узле. После окончания

0

настройки сигнал с входа 8 снимается. Для передачи информации через матричный коммутатор на управлякщий вход 9 подается сигнал, разрешающий передачу информации, который открывает приемные узлы 1.1,...1.N и готовит к работе выходные узлы 4.1,...4.М. Инфор-. мадия с входов 6.1,...6.N через приемные узлы 1.1,...1.N, ключи 13 коммутирующих узлов с триггер 12 в прямом состоянии и выходные узлы 4.1,.о.4.М проходит на- выходы 7.1,..М.

Следует обратить внимание на то, 5 что возможность одновременной настройки вс ёх каналов связи устраняет необходимость в сбросе созданных каналов связи. Вместо этого делается новый шаг настройки нового множества каналов СВЯЗИо

0

Формула изобретения

Матричный коммутатор с параллель25 ной настройкой, содержащий N приемных узлов, М выходных узлов, коммутирующих узлов, соединенных в виде матрицы ия N строк и М столбцор, каждый из коммутирующих узлов содержит эле30 мент памяти и управляемый ключ, управляющий вход которого соединен с выходом элемента памяти, а информационный вход, являющийся информационным входом коммутирующего узла, объеди35 нен с информационнь№ш входами всех коммутируюшдх узлов, расположенных в одной строке, и соединен с выходом соответствующего приемного узла, информационный вход которого соединен

40 G cooтвeтcтвyюшJ м информационным входом матричного коммутатора, выход каждого из управляемых ключей, явля- ющийся выходом коммутирующего узла, объединен с информационными выходами

45 всех коммутирующих узлов, расположенных в одном столбце, и подключен к информационному входу соответствующего выходного узла, выход которого является cooтвeтcтвyюшJ м выходом матричного коммутатора, отличаю50

щ и и с я тем, что, с целью повышения быстродействия коммутатора за счет сокращения времени настройки и распшрения функциональных возмож- 55 ностей путем обеспечения его настройки произвольными кодами, в него введены N узлов горизонтальной настройки, М узлов вертикальной настройки и эле мент сложения по модулю два fi каждый

коммутирующий Узел, информационный вход каждого из N узлор горизонтальной настройки соединен с соответствующим информационным входом матричного коммутатора, каждый из выходов которого соединен с информационным входом соответствующего узла вертикальной настройки, выход которого соединен с первыми входами элементов сложения по модулю два, расположенных в коммутирующих узлах соответствующего столбца, управляющие входы узлов в ер- тикальной и горизонтальной настройки подключены к входу разрешения настройки, выходы узлов горизонтальной настройки соединены с вторыми входами злементов сложения по модулю два, расположенных в коммутирующих узлах, образукяцих соответствующую строку матричного коммутатора, вход разрещения передачи информации которого соединен с управляющими входами всех приемных и выходных узлов, вход начальной установки соединен в каждом коммутирующем узле с входами установки всех элементов памяти, входы сброса которых соединены с выходами элементов сложения по модулю два, расположенных в том же коммутирующем узле.

иг.2

Документы, цитированные в отчете о поиске Патент 1988 года SU1441471A1

Матричный коммутатор 1983
  • Кильметов Рафгат Султанович
  • Краснопольский Алексей Георгиевич
  • Лашевский Рафаил Аронович
  • Механцев Евгений Борисович
  • Хорин Владимир Сергеевич
SU1102038A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1
Устройство для анализа котловой и питательной воды 1946
  • Оржеровский М.А.
  • Спивак М.А.
SU75409A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 441 471 A1

Авторы

Каляев Анатолий Васильевич

Жила Владимир Васильевич

Даты

1988-11-30Публикация

1986-11-03Подача