СП кэ сд
00 00 ел
название | год | авторы | номер документа |
---|---|---|---|
Формирователь импульсов | 1986 |
|
SU1370751A1 |
Селектор импульсов | 1989 |
|
SU1707752A1 |
Цифровой измеритель отношения временных интервалов | 1986 |
|
SU1322223A1 |
Устройство тактовой синхронизации | 1986 |
|
SU1370750A1 |
Устройство тактовой синхронизации | 1985 |
|
SU1298872A1 |
Делитель частоты следования импульсов с регулируемой длительностью импульсов | 1987 |
|
SU1499490A1 |
Устройство управляемой задержки импульсов | 1985 |
|
SU1290503A1 |
Устройство для обслуживания запросов | 1988 |
|
SU1552182A1 |
СЕЛЕКТОР ИМПУЛЬСОВ ЗАДАННОЙ КОДОВОЙ КОМБИНАЦИИ | 1994 |
|
RU2076455C1 |
Селектор заданной кодовой комбинации | 1988 |
|
SU1670780A1 |
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Целью изобретения является повышение разрешающей способности. Формирователь импульсов содержит: элемент И 1, триггеры 2 и 3, коммутатор 4, элемент ИЛИ-НЕ 5, триггер 6, элемент ИЛИ 7, элементы И 8 и 9, счетчик 10, триггер 11, шину 12 управления, шину 13 режима, шину 14 тактовых сигналов и выходную шину 15. В предложенном формирователе после поступления управляющего сигнала при наличии паузы в серии выходных импульсов осуществляется удлинение паузы на интервал времени, соответствующий интервалу времени между управляющими сигналами. Это обеспечивает фиксацию факта поступления управляющего сигнала в моменты формирования пауз, а также определение интервала времени между двумя поступившими управляющими сигналами. 3 ил.
(риг
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.
Цель изобретения - расширение разрешающей способности.
На фиг.1 приведена функциональная схема устройства; на фиг.2 - временная диаг рамма работы устройства для серии импульсов; на фиг.З - то же, для одиночного импульса.
Устройство содержит элемент И 1, триггеры 2 и 3, коммутатор 4, элемент linti-HE 5, триггер 6, элемент ИЛИ 7, элементы И В и 9, счетчик 10, триггер 11, шины управления 12, режима 13 тактовых сигналов 14, выходную 15.
Шина. 12 соединена с первым входом элемента И 1 и первым информационным входом коммутатора 4. Шина 13 связана с управляющим входом коммутатора 4 и вторым входом элемента И 1. Выход элемента И 1 подключен к С-входам триггеров 2 и 3. Выход коммутатора 4 связан с С-входом триггера 6. D-входы триггеров 2 и 3 и 6 соединены с шиной единичного потенциала. Выход триггера 3 подключен к первому R-BXO- ду регистра 2, первому входу элементов ИЛИ-НЕ 5 и ИЛИ 7 и первому входу элемента И 8.
Второй вход элемента ИЛИ 7 связан с выходом триггера 2. Выход элемента ИЛИ 7 соединен с входом сброс счетчика 10. Второй вход элемента И 8 подкхиочен к выходу триггера 6. Выход элемента И 8 связан с S-входом триггера 11. Прямой выход триггера 11 соединен с выходной шиной 15, вторым входом элемента ИЛИ-НЕ 5 и R-входом триггера 6. Инверсный вход триггера 11 подключен к первому входу элемента И 9 и второму информационному входу коммутатора 4.
Шина 14 связана с С-входом триггера 1 1 и вторым входом элемента И 9, выход которого подключен к счетному входу счетчика 10. Выход признака нулевого состояния счетчика 10 связан с вторым R-входом триггера 2. Выход переполнения счетчика 10 соединен с R-входом триггера 3. Выход элемента ИЛИ-НЕ 5 связан с S-входом триггера 6 3. Выход элемента ИЛИ-НЕ 5 связан с
Устройство работает следующим об- разом.
В исходном состоянии триггеры 2, 3, 6 и 11 и счетчик 10 находятся в
нулевом состоянии (для упрощения средства установки в исходное состояние не показаны). На инверсном выхо-, де триггера 3 присутствует единичный сигнал, поступающий на входы элементов ИЛИ 5, ИЛИ-НЕ 7, И 8 и Р-вход триггера 2. В результате триггер 2 удерживается в исходном нулевом состоянии. На выходе элемента ИЛИ 7 при- сутствует единичный сигнал, удерживающий счетчик 10 в нулевом состоянии, а на выходе элемента ИЛИ-НЕ 5 присутствует нулевой сигнал, поступающий на S-вход триггера 6.
В режиме формирования одиночного импульса на шине 13 присутствует нулевой сигнал, блокирующий передачу сигналов через элемент И 1 и подключающий шину 12 к С-входу триггера 6. После поступления сигнала по шине 12 триггер 6 переключается. Единичньй сигнал с выхода триггера 6 поступает на вход элемента И 8, на другом входе которого присутствует единичный сигнал с инверсного триггера 3. В результате на выходе элемента И 8 формируется единичный сигнал, поступающий на D-вход триггера 11. После появления очередного тактового сигнала на шине 14 триггер 11 устанавливается в единичное состояние.
Сигнал с прямого выхода триггера 11 поступает на шину 15 и на R-вход триггера 6, сбрасывая его в исходное состояние. Сигнал с инверсного выхода триггера 11 поступает на второй информационньй вход коммутатора 4. Поскольку на шине 13 присутствует нулевой сигнал, то после поступления сигнала с инверсного выхода триггера 11 сигнал на выходе коммутатора сформирован не будет. Нулевой сигнал с выхода триггера 6 через элемент И 8 поступает на D-вход триггера 11, который после появления следующего тактового сигнала на шине 14 сбрасьшает- ся в исходное состояние, и формирование выходного сигнала на шине 15 заканчивается. При этом снимается единичный сигнал сброса с R-входа триггера 6. Дальнейшая рйбота устройства осуществляется аналогичным образом.
В режиме формирования серии выходных сигналов на шине 13 устанавливается единичный сигнал. При этом инверсный выход триггера 11 подключается через коммутатор 4 к С-входу
51525885
триггера 6, а шина 12 через элемент И 1 - к С-входу триггера 3.
После поступления управляющего сигнала на шину 12 на выходе элемента И 2 появляется сигнал, по переднему фронту которого переключается триггер 3. На инверсном выходе триггера 3 формируется нулевой сигнал, поступающий на входы элементов ИЛИ 7, ИЛИ-НЕ д 5, И 8 и R-вход триггера 2. В результате снимаются сигналы сброса с R- входа триггера 2 и через элемент ИЛИ 7 - с входа сброса счетчика 10, удерживающие их в исходном нулевом состо- J5 устройства осуществляется аналогичянии. Кроме того, нулевым сигналом с инверсного выхода триггера 3, поступающим на вход элемента И 8, блокировано появление единичного сигнала на D-входе триггера 11. По переднему фронту очередного тактового сигнала на шине 14 триггер 11 сбрасывается. Нулевой сигнал с прямого выхода триггера 11 поступает на вход элемент ИЛИ-НЕ 5, на выходе которого формируется единичный сигнал, поступающий на S-вход триггера 6 и устанавливающий последний в единичное состояние. Кроме того, на инверсном выходе триггера 11 формируется единичный сигнал, поступающий через коммутатор 4 на С- вход триггера 6 и вход элемента И 9. Триггер 6 подтверждает свое единичное состояние.
По мере появления сигналов на шине 14 на выходе элемента И 9 формируются единичные сигналы, по переднему фронту которых счетчик 10 модифицирует свое состояние. После поступления очередного сигнала на шине 14, на выходе признака переполнения появляется сигнал, сбрасывающий триггер 3 в исходное нулевое состояние. На его инверсном выходе появляется единичный сигнал, по которому снимается сигнал сS- выхода триггера 6, выход триггера 6 через элемент И 8 подключается к D-входу триггера 11, а счетчик Ю обнуляется. На D-вход триггера 11 поступает единичный сигнал с выхода триггера 6 через элемент И 8, после поступления тактового сигнала на шине 14, триггер 11 устанавливается и на шине 15 формируется выходной сигнал. По сигналу с прямого выхода триггера 11 сбрасьшается триггер 6 и на D-входе триггера 11 появляется нулевой сигнал.
По переднему фронту очередного тактового сигнала триггер 11 сбрасьша- ется. При этом снимается сигнал с R-входа триггера 6, а на С-входе этого триггера появляется сигнал, по переднему фронту которого осуществляется переключение триггера 6. По переднему фронту очередного тактового сигнала переключается триггер 11. На его прямом выходе формируется сигнал, поступающий на выходную шину 15 и R- вход триггера 6. В результате триггер 6 сбрасывается, и дальнейшая работа
0
0
ным образом.
По переднему фронту следующего управляющего сигнала, поступающего по шине 12 через элемент И 1 на С-вход триггера 3, последний устанавливается в единичное состояние. На инверсном выходе 3 появляется нулевой сигнал, поступающий на входы элементов ИЛИ-НЕ 5, ИЛИ 7 и И 8, а также на R-вход
5 триггера 3. На выходе элемента И 8 формируется нулевой сигнал, поступающий на D-вход триггера 11 и блокирующий его установку в единичное состояние, а следовательно, и появление выходных сигналов на шине 15. После сброса триггера 11 нулевой сигнал с его прямого выхода поступает на вход элемента ИЛИ-НЕ 5, на выходе которого формируется единичный сигнал, поступающий на S-вход триггера 6 и устанавливающий триггер 6 в единичное состояние. Одновременно единичный сигнал с инверсного выхода триггера 11 разрешает прохождение тактовых сигналов с шины 14 через элемент И 9 на С-вход триггера 10. В соответствии с тактовыми сигналами счетчик 10 изменяет свое состояние.
Если при формировании паузы между двумя сериями выходных сигналов (установленном триггере 3) отсутствует поступление следующего управляющего сигнала, то после поступления п-го тактового сигнала на выходе счетчика 10 появляется сигнал признака переполне0 ния, поступающий на R-вход триггера 3 и сбрасывающий его в исходное нулевое состояние. На инверсном выходе триггера 3 формируется единичный сигнал, сбрасывающий счетчик 10 и удерживаю-
5 щий его в исходном нулевом состоянии, а также подключающий выход триггера 6, на котором присутствует единичный сигнал, через элемент И 8 к D-входу
5
0
5
триггера 11, По переднему фронту очередного тактового сигнала на шине 14 триггер переключается, на его прямом выходе появляется единичный сигнал, поступающий на шину 15, R-вход триггера 6 и вход элемента ИЛИ-НЕ 5. Дальнейшая работа устройства осуществляется аналогичным образом.
Если при формировании паузы на шине 15 после поступления очередного управляющего сигнала на шине 12 (установленном триггере 3) появляется следующий управляющий сигнал на шине 12, то на выходе элемента И 1 формируется сигнал, поступающий на С- входы триггеров 2 и 3. Поскольку триггер 3 установлен в единичное состояние и на его инверсном выходе находится нулевой сигнал, поступающий на R-вход триггера 2 и разрешающий его переключение при состоянии счетчика 10, отличном от нулевого (на выходе признака нулевого состояния счетчика 10 присутствует нулевой сигнал, поступающий па другой R-вход триггера 2, а также разрешающий его переключение), то после поступления сигнала с выхода элемента И 1 триггер 2 переключается.
Единичный сигнал с прямого выхода триггера 2 поступает через элемент ИЛИ 7 на вход сброса счетчика, обнуляя его. На выходе признака нулевого состояния счетчика 10 появляется еди ничньй сигнал, сбрасывающий триггер 2. На его прямом выходе появляется нулевой сигнал и сигнал сброса счетчика 10 снимается. Триггер 11 находится в нулевом состоянии и на его инверсном выходе присутствует единичный сигнал, поступающий на вход элемента И 9. После поступления очередного тактового сигнала состояние счетчика 10 изменяется и снимается сигнал с R-входа триггера 2.
При отсутствии поступления следующего управляющего сигнала на шине 12, после появления очередного тактового сигнала на шине 14, на выходе признака переполнения счетчика Ю формируется сигнал, сбрасывающий ; триггер 3 в исходное состояние. Дальнейшая работа устройства осуществляется анало1 ичнь1м образом. В результате на выходной шине 15 устройства после окончания паузы, длительность которой составляет U.T + nty, где йТ - интервал времени между двумя последовательными поступлениями управляющих сигналовi tu период тактовых сигналов, - разрядность счетчика, формируется серия выходных сигналов, прерываемая поступлением следующего управляющего сигнала.
Таким образом, в предлагаемом устройстве, в отличие от известных, после поступления управляющего сигнала при наличии паузы в серии выходных сигналов осуществляется удлинение паузы на интервал времени, соответствующий интервалу времени между управляющими сигналами. Это обеспечивает фиксацию факта поступления управляющего сигнала в момент формирования паузы, а также определение интервала времени между двумя поступившими уп20
равляюп;ими сигналами.
Формула изобретения
0
Формирователь импульсов, содержащий первый, второй и третий D-тригге5 ры, коммутатор, первый и второй элементы И, элемент ИЛИ-НЕ, счетчик импульсов, шину управления, шину тактовых импульсов, шину режима и выходную шину, причем шина управления соединена с первым входом первого элемента И и первым информационным входом коммутатора, шина режима - с управляющим входом коммутатора и вторым входом первого элемента И, выход которого подключен к С-входУ первого триггера,
5 D-вход которого соединен с шиной единичного потенциала, R-вход - с выходом признака переполнения счетчика импульсов, инверсный выход - с первым входом второго элемента И и первым входом элемента ИЛИ-НЕ, выход которого соединен с S-входом второго триггера, D-вход которого подключен к шине единичного потенциал, С-вход - к выходу коммутатора, прямой выход к второму входу второго элемента И, выход которого соединен с D-БХОДОМ третьего триггера, прямой выход которого соединен с выходной шиной, вторым входом элемента ИЛИ-НЕ и R-вкодом
0 второго триггера, инверсный выход - с вторым информационйьп 1 входом коммутатора и первым входом третьего элемента И, вькод которого подключен к счетному входу счетчика импульсов,
5 шина тактовых импульсов соединена с вторым входом третьего элемента И и С-входом третьего триггера, отличающийся тем, что, с целью
расширения разрешающей способности, введены четвертый D-триггер и элемент ИЛИ, причем С-вход четвертого триггера соединен с выходом первого элемента И, D-вход - с шиной единичного потенциала, первый R-вход - с выходом первого триггера, второй R-вход - с
Шина
,s suлJ s JrLГLГ(JГ((
чринерав
Шина п
выход
npiaffpoj
luxof яринера п
вьпов - Ивпенто S
Выпав MfHtHmei
fMfp
3 ei4fnmo /
Buivinf-- penoiiHeHue сче1пчи го ю
Выхов - яриегеро I
айна 14 JГLГLГUЛJ J Г(JГ ГLГLГLГ J Г(J
Шина П
ewoi триггеров,
Шина1$.
выходом признака нулевого Состояния счетчика импульсов выход четвертого триггера подключен к первому входу элемента ИЛИ, второй вход которого соединен с инверсньм выходом первого триггера, выход элемента ИЛИ соединен с входом сброса счетчика импульсов.
Лп.
Фа г
Авторы
Даты
1989-11-30—Публикация
1987-10-19—Подача