Изобретение относится к импульсной технике, в частности к счетчикам импульсов с неразрушающейся информацией, и может быть использовано в устройствах автоматики и вычислительной техники.
Цель изобретения - повышение надежности и расширение области применения.
На чертеже представлена принципиальная электрическая схема многоразрядного счетчика импульсов с неразрушающейся информацией.
Счетчик содержит для каждого счетного разряда разрядную ячейку 1, выполненную на поляризованном реле 2 с переключающей контактной группой 3 и раздельными обмотками срабатывания и возврата, начала обмоток подключены к плюсовой шине Л источника 5 питания, каждый вход предварительной установки (D1...D8) многоразрядного реверсивного счетчика б импульст подключен через переключающую контактную группу 3 соответствующей разрядной ячейки 1 к плюсовой 4 и общей 7 шинам источника 5 питания, тактовый вход Т реверсивного счетчика 6 импульсов подключен к формирователю 8 импульсов, входы переноса V и установки нуля R - к общей шине 7 питания, вход сложение/вычитание ±1 подключен через переключатель 9 к плюсовой 4 и общей 7 шинам питания, выход переноса Р подключен к входу переноса V наращиваемого реверсивного счетчика импульсов, а вход WR, разрешающий предварительную установку, подключен к выходу времязадающего устройства 10, который может быть выполнен на элементе 2И-НЕ 11, оба входа которого подключены через конденсатор 12 к общей шине 7 питание, а через резистор 13, зашунтированный диодом 14, к плюсовой шине 4 питания, каждый разрядный выход Q1...Q8 реверсивного счетчика 6 импульсов подключен к соогвстствуюшему входу XL. Х-i первого инвертирующею буфера 15 каждый соответствующий выход YI ..Y/i которого подключен к соответствующему входу XL. второго инвертирующего буфера 10, а одноименные выходы Yi. .Y/ инвертирующих буферов 15 и 16 подключены к соответствующим первому и вто рому транзисторным ключам 17 и 18, каждая база которых подключена через резистор
19(20) к соответствующему выходу инвертирующих буферов 15 и 16, а через резистор 21(22) - к общей шине 7 питания, э гиттери транзисторных ключой 17 и 18 подключены к общей шине 7 питпния, а коллекторы при
coot ветствующеи фазировке к концам обмоток возврата и срабатывания соответствующей разрядной ячеиг.и 1 и анодам спответствующих диодов 23 и 2м катоды которых подключены к плюсовой шине
питания, каждый управляющий вхол Y инвертирующих буферов 15 и 16 подключ у общей шине 7 питания, а их входы EZ, уп равляющие высокоимпедансным состоянием выходов, подключены через сдвоенный
выключатель-переключатель 25 источника 5 питания к плюсовхзй 4 и общей 7 шиг.ам питания, при этом источник 5 питания имеет временную задержку снятия питания при его выключении сдвоенным выключателемпереключателем 25 за счет фильтрующею конденсатора 26, включенного параллельно шинам 4 и 7 источника 5 питания.
Многоразрядный реверсивный счетчих 6 импульсов можег быть выполнен на микросхеме 564ИЕ11 или 564ИЕ14, многовхо- довые инвертирующие буферы 15 и 16 с высокоимпедансным состоянием выходов - на микросхеме 564ЛН1.
Многоразрядный счетчик с неразрушающейся информацией работает следующим образом.
При включении источника 5 питания на выходе времязадающего устройства 10 фор- мируется логическая 1, поступающая на вход WR реверсивного счетчика 6 импульсов, при этом выходы его разрядов Q1-Q8 устанавливаются через входы предварительной установки D1 -08в состояния логической 1 или логического О, соответствующие для каждого разряда положению переключающей контактной группы 3 соответствующей разрядной ячейки 1.
При напряжении на конденсаторе 12 больше порога срабатывания элемента 2И-- НЕ 11 времязадающее устройство 10 устанавливает на своем выходе логический О, блокирующий параллельный ввод информации по входам предварительной установки Di-Ds в реверсивный счетчик 6 импульсов
Одновременно с включением источника 5 питания входы EZ инвертирующих буферов 15 и 16 подключаются к плюсовой шине 4 питания Выходы Y1 -Y4 инвертирующих буферов 15 и 16 отключаются от соотвегст вующих баз транзисторных ключей 17 и 18 (высокоимпедансное состояние) при этом транзисторные ключи 17 и 18 по каждой разрядной ячейке 1 закрыты а обмоткисрл батывания и возврата поляризованных реле 2 обесточены.
Реверсивный счетчик 6 импульсов в за висимости от-уровня напряжения на его управляющем входе ± 1 производит прямой или обратный счет импульсоп поступающих на его тактовых вход Т от формирователя 8 импульсов
Когда требуется сосчитать пачку импульсов в прямом счете, то переключатель 9 заблаговременно перед началом ус га навливается в положение прямою счета, при этом формирователь 8 импульсов обеспечивает на своем выходе высокий уровень напряжения при отсутствии счетных им- пульсов на его входе. При счете пачки импульсов в обратном направлении переключатель 9 переводится заблаговременно в положение обратного счета.
При выключении переключателя 25 ис- точника 5 питания входы EZ инвертирующих буферов 15 и 16 переключаются к общей шине 7 питания, при этом источник 5 питания поддерживает еще некоторое время, достаточное для срабатывания поляри- зованных реле 2, рабочий уровень напряжения за счет разряда конденсатора 26 через элементы схемы.
Выходы Y1...Y4 инвертирующих буферов 15 и 16 переключается из режима высо- коимпендансного состояния в режим передачи информации, при этом информация по каждому разряду Q1-Q8 реверсивного счетчика 6 импульсов, соответствующая логическому О, передается через инвертирующий буфер 15 в виде логической 1 на соответствующую базу транзисторного ключа 17, включающего обмотку возврата поляризованного реле 2, которое замыкает переключающий контакт 3 на общую шину 7 питания, что соответствует уровню логического О. Информация по каждому разряду Q1-Q8 реверсивного счетчика 6 импульсов, соответствующая логической 1, передается через инвертирующие буферы 15 и 16 в виде логической 1 на соответствующую базу транзисторного ключа 18, включающего обмотку срабатывания поляризованного реле 2, которое замыкает переключающий контакт 3 на плюсовую шину 4 питания, что соответствует уровню логической 1. Формула изобретения Многоразрядный счетчик с неразрушающейся информацией, содержащий источник питания, формирователь импульсов, блок разделения импульсов, блок реверса, разрядные ячейки, каждая из которых выполнена на поляризованном реле г переключающей контактной группой и раздельными обмотками срабатывания и возврата, отличающийся тем, что, с целью повышения надежности и расширения области применения, в него введены времязадающее устройство, персы и вто рой многовходовые инвертирующие буферы с высокоиммедзнсным состоянием выходов и в каждую разрядную ячейку первый и второй транзисторные ключи, я в качестве блокт разделения импульсов и блока реверса использован реверсивный счетчик импульсов с предварительной стаьовкой, каждый i-й ВАОД предварительной установки которого подключен к переключающему кон гакту соответствующей разрядной ячейки, размыкающий контакт которого т,гклю- чен к шине питания, а замыкающий контакт - к общей шине, тактовый вход ревер сивно- го счетчика подключен к формирователю импульсов, а вход разрешения предварительной установки подключен к выходу времязадающего устройства, вход которого подключен к плюсовой шине источника питания, а каждый i-й разрядный выход реверсивного счетчика импульсов подключен к соответствующему входу первого инвертирующего буфера, каждый соответствующий выход которого подключен одновременно к соответствующему входу второго инвертирующего буфера и через соответствующий первый транзисторный ключ - к обмотке возврата поляризованного реле соответствующей разрядной ячейки, а каждый соответствующий выход второго инвертирующего буфера подключен .через соответствующий второй транзисторный ключ к обмотке срабатывания поляризованного реле соответствующей разрядной ячейки, а входы управления высокоимпедансным состоянием выходов инвертирующих буферов подключены к первому переключающему контакту сдвоенного выключателя-переключателя источника питания, первый замыкающий контакт которого подключен к
первому выводу фильтрующего конденсатора, к шине питания и к второму переключающему контакту сдвоенного выключателя-переключателя, первый размыкающий контакт соединен с общей шиной и вторым выводом фильтрующего конденсатора, а втооой замыкающий контакт подключен к входу источника питания, а вход реверса реверсивного счетчика импульсов является входом реверса устройства,
название | год | авторы | номер документа |
---|---|---|---|
РЕВЕРСИВНЫЙ СЧЕТЧИК С ПАМЯТЬЮ | 2006 |
|
RU2321166C1 |
Устройство для защиты маломощной трехфазной цепи от перегрузки по току | 1988 |
|
SU1598023A1 |
Счетчик с неразрушающейся информацией | 1989 |
|
SU1651380A1 |
Многоразрядный счетчик | 1984 |
|
SU1225012A1 |
УСТРОЙСТВО ДЛЯ ЗАЩИТЫ ОТ ПЕРЕГРУЗКИ ПО ТОКУ | 1999 |
|
RU2179775C2 |
Мультивибратор | 1979 |
|
SU790122A1 |
Стабилизированный источник вторичного электропитания | 1982 |
|
SU1049876A1 |
Импульсный генератор инфранизкой частоты | 1979 |
|
SU793303A1 |
УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО РЕЗЕРВИРОВАНИЯ СИГНАЛЬНЫХ ЛАМП | 1991 |
|
RU2047907C1 |
ПРЕОБРАЗОВАТЕЛЬ ИНЕРЦИАЛЬНОЙ ИНФОРМАЦИИ | 2006 |
|
RU2325620C2 |
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной те ники. Цель изобретения - повышение надежности и расширение области применения Счетчик содержит для каждого разряда разрядную ячейку 1, выполненную на поляризованном реле 2 с переключающей контактной группой 3 и раздельными обмотками срабатывания и возврата. Блоки разделения импульсов и реверса выполнены на реверсивном счетчике 6 импульсов с предварительной установкой, входы которого подключены через переключающую контактную группу 3 соответствующих разрядных ячеек 1 к плюсовой 4 и общей 7 шинам источника 5 питания. Тактовый вход Т реверсивного счетчика 6 импульспв подключен к формирователю 8 импульсов, а
Реверсивный счетчик импульсов в коде Грея | 1982 |
|
SU1045401A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1991-02-07—Публикация
1988-11-11—Подача