Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля импульсных последовательностей.
Целью изобретения является повышение достоверности контроля прохождения серий импульсов, которая достигается благодаря обеспечению возможности обнаружения ложных импульсов внутри контролируемых серий, причем контролируемые серии импульсов на входе устройства могут быть сдвинуты во времени друг относительно друга, иметь разную длительность, но при этом должно выполняться условие: импульсы должны взаимно перекрываться во времени.
На фиг.1 представлена электрическая структурная схема устройства для контроля
серий импульсов; на фиг.2 - временные диаграммы, иллюстирующие работу устройства.
Устройство содержит многовходовой элемент ИЛИ 1. многовходовой элемент И 2, входную шину 3 устройства, блок 4 формирователей переднего фронта импульсов, блок 5 формирователей заднего фронта импульсов, первый элемент И 6, первый триггер 7, второй триггер 8, второй элемент И 9. элемент ИЛИ 10, выходную шину 11. Одноименные выходы многоеходовых элементов ИЛИ 1, И 2, блоков формирователей 4. 5 переднего и заднего фронтов импульсов соединены между собой и подключены к входной шине 3 устройства. Выход много- входового элемента ИЛИ 1 соединен с R-входом триггеров 7, 8. а выход многовхоOs
-Ьь ю
ON СО
дового элемента И 2 с С-входами триггеров 7, 8. Первый вход первого элемента И б соединен с выходом блока формирователей
5 заднй1О фронта импульсов, а второй вход соединен с ньерсным выходов первого триггера 7. Первый вход второю элемента И 9 соединен с прямым выходом второго триггера 8, а второй вход соединен с выходом блока формирователей 4 переднего фронта импульсов. Первый вход элемента ИЛИ 10 соединен с выходом первого элемента /i 6, а выход второго элемента И 9 соединен с вторым аходом элемента ИЛИ 10, выход которого подключен к выходной шине 11 устройства.
На фиг.2 приведены временные диаграммы, а,б,в - сигналов из входной шине 3; i - сиг на IDS мэ выходе элемента ИЛИ 1; д - сигналов ма выходе блока формирователей 5; е - сигналов на выходе элемента И 2; ж - еш чалов на выходе блока формирователей 4; з - сигналов на инверсном выходе триггера 7; и - сигналов на прямом выходе триггера 8; к - сигналов и выходе элемента И 6; л - сигналов на выходе элемента И 9; м - сигналов не входной шине 1 I.
Устройство работает следующим образом.
Контролируемые серии импульсе поступающие на входные шины 3, могут быть сдвинуты во времени друг относительно друга, иметь разную длительность, но при этом должно выполняться следующее условие: импульсы должны взаимно перекрываться во времени. При этом рассматривается ряд возможных ситуаций, при контроле серий импульсов: - нормальная последоватетьность импульсов а серии, т е. наличие импульсов на всех входных шинах 3 устройства и совпадения их в течение времени, достаточного для надежной работы элементов;
-отсутствие импульсов на одной или нескольких входных шинах 3 устройства;
-возникновение ложного импульса внутри контролируемой серии до момента наличия импульсов на всех входных шинах 3;
-возникновение ложного импульса внутри контролируемой серии после момента наличия импульсов на всех входных шинах 3, но до окончания серии;
-возникновение на одной или нескольких-входных шинах 3 сигнала постоянного единичного уровня.
Вариант возникновения одиночного ложного импульса на одно й из входных шин 3 не рассматривается, так как данная ситуация является частным случаем пропадания импульсов.
Перед началом работы трип еры 7 и 8 устанавливаются в исходное состояние путем подачи сигнала на R-входы триггеров (не показано). При этом на инверсном выходе триггера 7 присутствует сигнал единичного уровня, ft на прямом выходе триггера 8 - сигнал нулевого уровня
Рассматривается вариант нормальной последовательности импульсов в серии (ин0 тервал времени t0 ti). По переднему фронту первого импульса, поступившего на входные шины 3 (фиг.26), на выходе элемента ИЛИ 1 появляется сигнал единичного уровня (фиг.2г), передним фронтом которого
5 подтверждается состояние триггера 7 перед началом контроля.
По переднему фронту каждого поступающего на входные шины 3 импульса (фиг.2а,б,в)с выхода блока формирователей
0 4 переднего фронта импульсов короткий импульс поступает на вход элемента И 9 (фиг.2ж ). В виду того, что на втором входе элемента И 9 присутствует сигнал нулевого уровня, снимаемый с выхода триггера 8
5 (фиг.2и), из выходе элемента И 9 находится сигнал нулевого уровня (фиг 2л). При наличии импульсов на всех входных шинах 3 на выходе элемента И 2 формируется сигнал единичного уровня (фиг 2е), по переднему
0 фрошу которого запускается триггер 7 и на его инверсном выходе появляется сигнал нулевого уровня (фиг.2з).
Э гот сигнал пос гупает на вход элемента И 6 и запрещает прохождение через эле5 мент И 6 сигналов единичного уровня. По окончании совпадения всех сигналов, присутствующих на входных шичах 3 на выходе элемента И 2 появляется сигнал нулевого уровня (фиг 2е) по которому взводится триг0 гер 8. На выходе триггера 8 появляется сигнал единичного уровня (фи 2и), который поступает на вход элемента И 9, разрешая прохождение через элемент И 9 сигналов единичного уровня. По каждому заданному
5 фронту импульсов, поступающих на входные шины 3 (фт 2 а б,в), с выхода блока формирователей 5 заднего Фронта импульсов снимается короткий импульс (фиг.2д), поступающий на вход элемента И 6, но за
0 счет присутствия сигнала нулевого уровня на втором входе элемента И 6 на его выходе присутствует сигнал нулевого уровня. По концу серии импульсов на выходе элемента ИЛИ 1 появляется сигнал нулевого уровня
5 (фиг.2г), по заднему фронту которого сбрасывается триггер 8 в исходное состояние (фиг.2м), и устройство готово к контролю очередной серии импульсов.
Если в очередной серии импульсов отсутствует хотя бы один импульс на входных
шинах 3 (интервал времени ti - z) (фиг 26), то по переднему фрон гу импульса с выходы элемента ИЛИ 1 (фиг,2г) триггер 7 устанавливается в исходное состояние и на его ин версном выходе присутствует сигнал единичного уровня (фиг 2з) На выходе зле мента И 2 все время присутствует сигнал нулевого уровня (фиг.2е) и триггер 7 останется в исходном состоянии, т.е. на его инверсном выходе присутствует сигнал единичного уровня (фиг.2з). По заднему фронту каждого импульса из контролируемой серии с выхода блока формирователей
5заднего фронта импульсов формируется короткий единичный импульс (фиг.2д), который через элемент И 6 (фиг.2к) и ИЛИ 10 поступает на выходную шину 11 устройства (фиг.2м) сигнализируя о сбойной ситуации.
В случае возникновения ложного импульса внутри контролируемой серии импульсов до момента наличия импульсов на всех входных шинах 3 (интервал времени t2 - ta) (фиг.2в) работа устройства происходит аналогично рассмотренной выше ситуации попадания импульса, на выходе элемента И 2 присутствует сигнал нулевого уровня (фиг,2е).
С выхода триггера 7 на вход элемента И
6поступает сигнал единичного уровня (фиг 2з), который разрешает прохождение через элемент И 6 сигналов единично о уровня. По заднему фронту ложного импульса (фиг 2в) на выходе блока формирователей 5 заднего фронта импульсов образуется единичный импульс (фиг.2д), который через элементы И 6, ИЛИ 10 поступает на выходную шину 11 (фиг.2м) устройства, сигнализируя о сбойной ситуации.
В случае возникновения ложного импульса внутри контролируемой серии импульсов после момента наличия импульсов на всех входных шинах 3, но до окончания серии импульсов (интерв i времени гз t) работа устройства происходит следующим образом. По заднему фронту сигнала, снимаемого с выхода элемента И 2 (фиг 2е), взводится триггер 8, с выхода которого сигнал единичного уровня (фиг.2и) поступает на вход элемента И 9. С выхода блока формирователей 4 переднего фрочга импульсов, по переднему фронту ложного импульса (фиг.26) формируется короткий единичный импульс (фиг.2ж), который через элементы И 9 (фиг 2п), ИЛИ 10 поступает на выходную шину 11 устройства (фиг.2м), сигнализируя о сбойной ситуации.
В случае возникновения на одной или нескольких входных шинах 3 сигнала постоянного единичного уровня (интервал времени 14 - 1б)(фиг 26) работа устройства происходит следующим образом После контроля очередной серии импульсов, в связи с тем, что на одной из входных шин 3 присутствует
5 сигнал единичного уровня (фиг 26), на выходе элемента ИЛИ 1 также присутствует сигнал единичного уровня (фиг 2г), поэтому триггер 8 не возвратится в исходное состояние и на его прямом выходе присутствует
0 сигнал единичного уровня (фиг 2и) который поступает на вход элемента И 9. По переднему фронту первого же импульса из последующей контролируемой серии импульсов (фиг,2а), на выходе блока форми5 рователей 4 переднего фронта импульсов формируется короткий единичный импульс (фиг 2ж), который через элементы И 9, ИЛИ 10 поступает нз выходную шину устройства (фиг.2м), сигнализируя о сбойной ситуации
0
Формула изобретения Устройство для контроля серий импульсов, содержащее многовходовыи элемент ИЛИ, многовходовыи элемент И, одноимен5 ные входы которых подключены к соответствующей входном шине устройства, блок формирователей переднего фронта импульсов, блок формирователей заднего фронта импульсов выход которого подключен к пьр0 вому входу первого двухвходового элемента И первый триггер, второй триггер прямей выход которого подключен к первому входу второго двухвходового элемента И, о т л и - чающееся тем, что, с расширения
5 функциональных возможностей устройства за счет повышения достоверности контроля прохождения серий импульсов при одновременном расширении частотного диапазона контролируемых серии импульсов в
0 него введен элемент ИМИ, причем одноименные входы блока формирователей переднего фронта импульсов и блскз формирователей заднего Фронта импульсов подключены к соответствующей входной
5 шине устройства, выход многовходового элемента ИЛИ соединен с R-входом первого и второго триггеров, С-входы которых соединены с выходом многовходового элемента И, причем инверсный выход первого
0 триггера соединен со вторым входом первого двухвходового элемента И, выход которого соединен с первым входом двухвходового элемента ИЛИ, а выход блока формирователей переднего фронта им5 пульсов соединен со вторым входом второго двухвходового элемента И, выход которого соединен со вторым входом двухвходового элемента ИЛИ, выход которого подключен к выходной шине устройства
//
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля серий импульсов | 1987 |
|
SU1473077A1 |
Устройство для контроля серий импульсов | 1987 |
|
SU1534751A1 |
Устройство для контроля серий импульсов | 1989 |
|
SU1676076A1 |
Устройство для контроля серий импульсов | 1989 |
|
SU1714797A1 |
Устройство для контроля серий импульсов | 1985 |
|
SU1262709A2 |
Устройство для задержки импульсов | 1979 |
|
SU822331A1 |
Многоканальный формирователь одиночных импульсов | 1984 |
|
SU1164870A1 |
Устройство для контроля серий импульсов | 1984 |
|
SU1175022A1 |
Устройство для контроля серий импульсов | 1982 |
|
SU1064445A1 |
Устройство для контроля импульсов синхронизации | 1982 |
|
SU1068943A2 |
Изобретение относится к автоматике и вычислительной технике. Целью изобретения является повышение достоверности контроля прохождения серий импульсов, достигаемое обеспечением возможности обнаружения ложных импульсов внутри контролируемых серий при одновременном расширении частотного диапазона. Устройство содержит многовходовой элемент ИЛИ 1, многовходовой элемент И 2, входную шину 3 устройства, блок формирователей 4 переднего фронта импульсов, блок формирователей 5 заднего фронта импульсов, первый элемент И 6. триггера 7, 8, второй элемент И 9, выходную шину 11, введение элемента ИЛИ 10 и новых связей внутри устройства позволяет осуществить контроль импульсных последовательностей на входе устройства. 2 ил. сл С
(риг,2 45
Авторы
Даты
1991-05-15—Публикация
1988-10-24—Подача