СО
Изобретение относится к электросвязи и может быть использовано для автоматического измерения статистических характеристик дискретных каналов связи в широком диапазоне частот.
Цель изобретения - сокращение времени контроля импульсных последовательностей с различными тактовыми частотами.
Известно устройство для контроля качества дискретных каналов связи, содержащее последовательно соединенные блок согласования, блок выявления ошибок, блок выявления смежных ошибок, счетчик смежных ошибок, второй вход которого соединен с выходом счетчика одиночных ошибок, первый и второй вхоДы последнего соединены соответственно с выходом блока выявления ошибок и выходом датчика сигналов сброса. Устройство содержит также последовательно соединенные блок управления, блок деления, первый дешифратор, первый блок ключей и блок индикации, последовательно соединенные второй дешифратор 14 второй блок ключей, выходы которого соединены с соответствующими входами блока индикации. Вход блока управления объединен с вторым входом счетчика одиночных ошибок, дополнительный выход которого и выход счетчика смежных ошибок соединены соответственно с первым и вторым сигнальными входами блока деления, выход которого соединен с входом второго дешифратора.
Блок выявления смежных ошибок состоит из элемента И, элемента ИЛИ, а также первого и второго элементов задержки при этом первый вход элемента И соединен с выходом блока выявления ошибок непосредственно, а второй вход - через первый элемент задержки. Выход элемента ИЛИ через второй элемент задержки соединен с вторым входом элемента ИЛИ, первый вход которого соединен с выходом элемента И.
В данном устройстве реализована возможность сокращения времени контроля качества дискретных каналов связи за счет автоматического вычисления показателя группирования ошибок и отображения на блокеИИдикации,
Недостатком этого устройства является ограниченность функциональных возможностей, которые сводятся к ог«ределению показателя группирования ошибок как отношения числа смежных ошибок к числу одиночных ошибок.
Наиболее близким по технической сущности к предлагаемому является устройство для измерения коэффициента ошибок в цифровых системах передачи, содержащее на передающей стороне генератор контрольно-испытательного сигнала, выход которого является входом цифрового линейного тракта, а на приемной стороне последовательно соединенные выделитель
тактовой частоты, блок управления и счетчик общего числа ошибок, последовательно соединенные блок формирования эталонной импульсной последовательности и формирователь сигнала ошибки, второй выход
выделителя тактовой частоты подключен к первому входу блока формирования эталонной импульсной последовательности, второй вход которого и вход выделителя тактовой частоты объединены с выходом
цифрового линейного тракта. Выход блока формирования эталонной импульсной по-, следовательности подключен к первому входу формирователя сигнала ошибки, второй вход которого соединен с третьим ыходом выделителя тактовой частоты. Третий вход формирователя сигнала ошибки объе- динен с выходом цифрового линейного тракта, а выход формирователя сигнала ошибки подключен к второму входу счетчика общего числа ошибок. Устройство содержит также три сч.етчика, три элемента запрета, три элемента задержки и два элемента совпадения, Выход формирователя сигнала ошибки подключен к входу первого
элемента задержки, выход которого подключен к первому вход первого элемента запрета, второй вход и выход которого соединены соответственно с выходом формирователя сигнала ошибки и с первым входом
первого счетчика.
Выход первого элемента запрета подключен к объединенным первому входу второго элемента запрета и входу второго
элемента задержки, выход которого подключен к первому входу Первого элемента совпадения, выход которого подключен к первым входам втгс-.го счетчика, tpeTbero элемента запрета и входу третьего элемента
задержки. Выход последнего подключен к первому входу второго элемента совпадения, выход и второй вход которого соединены соответственно с первым входом третьего счетчика и выходом третьего элемента 3anpeta, второй вход которого соединен с вторым входом первого элемента совпадения и выходом второго элемента запрета, второй вход которого соединен с выходом формирователя сигнала ошибки.
Второй выход блока управления подключен к вторым входам первого, второго и третьего счетчиков.
На вход первого счетчика устройства поступают одиночные ошибки и первые импульсы смежных ошибок. На вход второго
счетчика пропускаются только сдвоенные смежные ошибки, когда оси существуют. Третий счетчик служит для регистрации третьих импульсов смежных ошибок и т.д. Результаты, зафиксированные в третьем счетчике, представляют собой статистический ряд накопленных частот распределения длины смежных ошибок.
Однако затруднено использование устройства для контроля каналов связи, работающих на различных частотах, что связано с необходимостью выбора и установки соответствующего данной тактовой частоте времени задержки первого, второго, третьего и т.д. элементов задержки.
Цель изобретения - сокращение времени контроля импульсных последовательностей с различными тактовыми частотами.
Для достижения поставленной цели при статистическом анализе импульсных последовательностей с максимальной длиной смежной ошибки п блок задержки, состоящей из п элементов задержки, выполнен в виде регистра сдвига. Выходы 1 - п элементов задержки подключены к входам 1 - п элементов совпадения, выходы которых соединены с соответствующими входами п счетчиков смежных ошибок. В устройство введены блок вычисления и блок индикации. При этом информационный вход блока задержки соединен с выходом формирователя сигнала ошибки, а вход синхронизации - с выходом блока управления. Вход счетчика общего числа ошибок и первые входы 1-п элементов совпадения обьединены с выходом формирователя сигнала, ошибки, вторые входы 1-п элементов совпадения подключены к первому выходу блока задержки, третьи входы 2-п элементов совпадения подключены к второму выходу блока задержки и т.д., п-й вход п-го элемента совпадения подключен к п-му выходу блока задержки. Выход каждого из п элементов совпадения соединен с первым входом соответствующего счетчика смежных ошибок, вторые входы п счетчиков смежных ошибок обьединены с выходом блока управления. По результатам, накопленным в счетчи се общего числа ошибок ив п счетчиках смежных ошибок, в блоке вычисления определяются с помощью простых арифметических выражений- параметры распределения смежных ошибок различной длины.
Применение регистра сдвига в качестве линии задержки обеспечивает работоспособность устройства на любой тактовой частоте, что позволяет использовать его для контроля качества канала связи в широком диапазоне частот. Время задержки каждого из п злементов задержки определяется длительностью тактового интервала, что позволяет сократить время контроля.канала связи на различных частотах за счет отсутствия дополнительной настройки на фиксированных частотах.
На чертеже представлена структурная электрическая схема предлагаемого устройства.
Устройство для контроля качества
0 дискретных каналов связи содержит на передающей стороне генератор 1 контрольно-испытательного сигнала, на приемной стороне - выделитель 3 тактовой частоты, блок 4 формирования эталонной
5 импульсной последовательности, формирователь Б сигнала ошибки, блок 6 управления, счетчик 7 общего числа ошибок, блок 8 задержки, h элементов 9 совпадения, п счетчиков 10 смежных ошибок, блок 11 вычисления и блок 12 индикации. Передающая и приемная стороны соединены цифровым . линейным трактом 2.
Выход генератора 1 контрольно-испытательного сигнала, соединен с входом циф-
5 рового линейного тракта 2, выход последнего соединен с входом выделителя 3 трактовой частоты, третьим входом формирователя 5 сигнала ошибки и вторым входом блока 4 формирования эталонной
0 импульсной последовательности. Первый выход выделителя 3 тактовой частоты соединен с входом блока б упр1авления, второй выход - с первым входом блока 4 формирования эталонной импульсной последовательности, третий- с вторым входом формирователя 5 сигнала ошибки. Выход блока 4 формирования эталонной импульсной последовательности соединен с первым входом формирователя 5 сигнала ошибки,
0 выход которого соединен с вторым входом счетчика 7 общего числа ошибок, информационным входом блока 8 задержки и обьединенными первыми входами п элементов 9 совпадения. 1-й выход блока 8 задержки, где
5 ,2п, соединен с объединенными (1+1)входами элементов 9 совпадения, выходы п элементов 9 совпадения соединены с первыми входами соответствующих п счетчиков 10 смежных ошибок, выход блока 6 управления соединен с первым входом счетчика 7 общего числа ошибок, входом синхронизации блока 8 задержки и объединенными вторыми входами п счетчиков 10 смежных ошибок. Выходы последних и выход счетчика 7 общего числа ошибок соединены с соответствующими входами блока 11 вычисления, выход последнего соединен с входом блока 12 индикации.
Устройство работает следующим образом.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для измерения коэффициента ошибок в цифровых системах передачи | 1984 |
|
SU1177920A1 |
Анализатор кодовых последовательностей импульсов (его варианты) | 1984 |
|
SU1238243A1 |
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ | 1990 |
|
RU2022470C1 |
Устройство для формирования опорной частоты | 1978 |
|
SU786033A1 |
Устройство для контроля достоверности передачи информации квазитроичным кодом | 1983 |
|
SU1104672A2 |
Видеорегенератор для систем связи с импульсно-кодовой модуляцией | 1977 |
|
SU792603A1 |
Устройство для регистрации ошибок | 1972 |
|
SU437236A1 |
Устройство для определения достоверности передачи двоичной информации | 1988 |
|
SU1670794A1 |
Устройство синхронизации | 1983 |
|
SU1095435A1 |
Устройство для психологических исследований | 1989 |
|
SU1690685A2 |
Изобретение относится к электросвязи. Цель изобретения - сокращение време- .ни контроля. Устр-во содержит генератор 1контрольно-испытателы^ого сигнала, цифровой линейный тракт 2. выделитель 3 тактовой частоты, блок 4 формирования эталонной импульсной последовательно^ сти, формирователь 5 сигналов ошибки, блок 6 управления, счетчик 7 общего числа ошибок, блок 8 задержки, элементы 9-1...9-п совпадения, счетчики 10-1...10-п смежных ошибок, блок 11 вычислений и блок 12 индикации. Выполненный в виде регистра сдвига блок 8 обеспечивает подсчет каждым 1-м счетчиком 10 числа смежных ошибок длины от
Авторы
Даты
1992-01-30—Публикация
1990-04-04—Подача