Устройство контрастирования изображений Советский патент 1993 года по МПК H04N5/202 

Описание патента на изобретение SU1838891A3

Изобретение относится к телевизионной- технике и может быть использовано в видеоинформационных системах анализа и распознавания изображений.

Цель изобретения - расширение функциональных возможностей устройства.

Сущность изобретения поясняется чертежами, где на фиг, 1 изображена структурная схема предлагаемого устройства; на фиг. 2 - структурная схема детектора; на фиг. 3 - структурная схема блока начальной установки; на фиг. 4 - структурная схема блока хранения; на фиг. 5 - структурная схема блока селекции; на фиг. 6 - структурная схема формирователя опорных напряжений; на фиг. 7 - структурная схема блока определения координат информационных Областей; на фиг. 8 - структурная схема блока выбора режимов; на фиг, 9 - временные диаграммы, поясняющие работу.блока вьь бора режимов; на фиг. 10 - структурная схема блока управления.

Устройство контрастирования изображений содержит аналого-цифровой преобразователь 1, детектор 2, блок 3 начальной установки, блок 4 хранения, блок 5 селекции, формирователь опорных напряжений 6, синхрогенератор 7, блок 8 определения координат информационных областей, буферный регистр 9, блок 10 выбора режимов, блок 11 управления, цифроаналоговый преобразователь 12, блок 13 отображения, блок 14 распознавания.

Устройство работает следующим образом.

Аналого-цифровой преобразователь 1 представляет собой, например, 8-разрядный аналого-цифровой преобразователь с временем преобразования, не превышающим длительности одного элемента телевизионного изображения. Цифровой сигнал на его выходе формируется синхронно с тактовыми импульсами синхрогенератора и в соответствии с опорными напряжениями.

С

оо

00

00

00

х.

OJ

оступающими соответственно на второй и ретий управляющие входы блока 1.

Детектор 2 (фиг. 2) включает в себя первый элемент И 15, первый регистр 17, первый мультиплексор 19, первую схему равнения 21, которые представляют собой пиковый детектор уровня белого, а так же второй элемент И 16, второй регистр 18, второй мультиплексор 20, вторую схему сравнения 22, которые представляют собой пиковый детектор уровня черного. При поступлении на четвертый управляющий вход детектора 2 логической 1 (это происходит в начале любой информационной области по каждой строке) мультиплексор 19 переходит в состояние, при котором информация, присутствующая на его втором входе передается на его выход. Таким образом, первая схема сравнения 21 сравнивает опорный цифровой1 код, поступающий на второй информационный вход блока 2, с цифровым кодом, поступающим на первый информационный вход блока 2. Как только цифровой код, поступающий на первый информационный вход блока 2, окажется больше опорного цуифрового кода, первая схема сравнения 21 формирует на своем выходе А В положительный перепад логических уровней, который поступает на третий выход детектора 2, а так же на один из входов первого элемента И 15, на другой вход которого поступают тактовые импульсы, приходящие на шестой вход синхронизации блока 2. По положительному перепаду, который формируется при этом на выходе первого элемента И 15, в первый регистр 17 записывается цифровой код с первого информационного входа блока 2. Синхронно с положительным перепадом логических уровней на третьем выходе блока 2 на его четвертый вход поступает логический О, по которому первый мультиплексор 19 переходит о состояние, при котором информация, присутствующая на его первом входе, передается на его выход. Таким образом, схема сравнения 21 в дальнейшем сравнивает между собой цифровой код, записанный в регистр 17, и цифровой код с первого информационного входа блока 2. Как только цифровой код на первом входе блока 2 окажется больше цифрового кода, записанного в первый регистр 17, произойдет перезапись кода в первый регистр 17. Следовательно, в конце любой информационной области по каждой строке в первом регистре 17 будет записан максимальный цифровой код из этой области, поступивший на первый информационный вход блока 2. Цифровой код, записанный в первый регистр 17, поступает на первый информационный выход блока 2. Детектор уровня черного работает аналогично детектору уровня белого, однако во втором регистре 18 будет записываться минимальный цифровой код

из данной информационной области, поступивший на первый информационный вход блока 2, поскольку во второй схеме сравнения 22 используется выход А В. Цифровой код, записанный, во втором регистре 18, поступает на второй информационный выход блока 2.

Блок 3 начальной установки (фиг. 3) включает в себя блок резисторов 23, первый мультиплексор 24 и второй мультиплексор

5 25. Если на управляющий вход блока 3 подается логический ноль, то первый и второй мультиплексоры 24 и 25 переходят в состояние, при котором информация, присутствующая на их первых входах, передается на их

0 выход. Если на управляющий вход блока 3 подается логическая единица, то первый и второй мультиплексоры 24 и 25 переходят в состояние, при котором на их выход передается информация, присутствующая на их

5 вторых входах. Следовательно, если на управляющий вход блока 3 подается логический ноль, то на первом выходе блока 3 формируется код 00...О, а на втором выходе формируется код 11...1, если на управ0 ляющий вход блока 3 подана логическая единица, то на его первый и второй выходы передается информация, поступающая соответственно на первый и второй входы блока 3.

5Блок4 хранения (фиг. 4) включает в себй, например, шестнадцать регистров 26-41, объединенных вдве группы: регисУрУЗб-ЗЗ для хранения опорного цифрового кЪДа для пикового детектора уровня белого и регист0 ры 34-41 для хранения опорного цифрового кода для пикоаого детектора уровня черного. Количество регистров в обеих группах соответствует числу информационных областей, выделяемых блоком 8. Если на третий

5 или четвертый управляющие входы блока 4 поступает логический ноль, то соответственно регистры 26-33 или регистры 34-41 будут работать в режиме записи информа- .ции соответственно с первого или второго

0 информационного входа блока 4. Если на третий или четвертый управляющие входы блока 4 поступает логическая единица, то на первый и второй информационный выходы блока 4 будет считываться информация со5 ответственно с регистров 26-33 и регистров 34-41. Управляющие сигналы ВК1...ВК8 служат для выбора одного из регистров 26-33 и одного из регистров 34-41. при этом ко входу и выходу блока будут подключены те регистры, на которые поступает низкий акргивный уровень одного из управляющих сигналов ВК1...ВК8. Причем для каждой информационной области в блоке 4 будут вы- браны только два соответствующих регистра: один из группы регистров 26-33 и один из группы регистров 34-41.

Блок 5 селекции (фиг. 5) включает в себя блок резисторов 42, первый мультиплексор 43 и второй мультиплексор 44. Если на управляющий вход блока 5 поступает логический ноль, то мультиплексоры 43 и 44 переходят в состояние, когда на их выход передается информация с их первых входов. Если на управляющий вход блока 5 поступает логическая единица, то первый и второй мультиплексоры 43 и 44 преходят в состояние, когда на их выход передается информация с их вторых входов. Следовательно, если на управляющий вход блока 5 подан логический ноль, то на первом выходе блока 5 формируется код 11...1, а на втором выходе код 00...О. Если на управляющий вход блока 5 поступает логическая единица, то на первый и второй информационный выходы блока 5 будет передаваться информация соответственно с первого и второго информационных входов.

Формирователь опорных напряжений б (фиг. 6) включает в себя первый и второй цифроаналоговые преобразователи 45 и 46, а так же первый и второй усилительные элементы 47 и 48. Работа блока заключается в преобразовании.цифровой информации, поступающей на первый и второй информационные входы блока 6, в аналоговые опорные напряжения для блока 1.

Синхрогенератор 7 представляет собой, например, синхроселектор для выделения из полного телевизионного сигнала кадровых и строчных синхроимпульсов, поступающих соответственно на первый и второй выходы синхрогенератора 7, а так же тактовый генератор, при этом тактовые импульсы с выхода тактового .генератора поступают на третий выход синхрогенератора 7 син- фазно со строчными синхроимпульсами.

Блок 8 определения координат информационных областей (фиг. 7) включает в себя, например, кадровую память 72 и ЭВМ 73. Блок 8 работает следующим образом. По команде оператора или программно ЭВМ 73 формирует на втором выходе блока 8 импульсный сигнал Сброс. Далее, с приходом первого после сигнала Сброс кадрового синхроимпульса, в кадровую память 73 записывается телевизионный кадрсчетвер- того информационного входа блока 8. После записи телевизионного кадра в кадровую память 72 ЭВМ 73 определяет на нем информационные области, содержащие изображения обьектов, контрастность которых необходимо улучшить. Координаты информационных областей так же могут задаваться от внешних устройств, при этом они поступают на пятый информационный вход блока 8. После определения координат информационных областей ЭВМ 73 осуществляет кодирование пикселей записанного кадра в соответствии с их принадлежностью к той или иной выделенной информационной области. Это осуществляется, например, в следующем порядке:

Номер областиКод пикселя фон 00000000 1-я область 00000001 2-я область 00000010

256-я область

11111111

После завершения указанных выше операций ЭВМ 73 формирует на первом выходе блока 8 сигнал Готов, и с приходом очередного кадрового импульса на информационный выход блока 8

начинают поступать в порядке сканирования коды пикселей записанного те- левизионного кадра. Считывание пикселей из кадровой памяти 72 осуществляется до формирования очередного

сигнала Сброс. Запись и считывание кодов пикселей телевизионного кадра осуществляется синхронно, с кадровыми и строчными синхроимпульсами.

Буферный регистр 9 представляет

собой регистр с параллельной загрузкой данных, запись информации в который осуществляется по положительному перепаду тактовых импульсов на его входе синхронизации.

Блок 10 выбора режимов (фиг. 8) включает в себя, например, элемент ИЛИ 50. счетчик51 и дешифратор52. Сигнал Сброс обнуляет счетчик 51, который после этого переходит в состояние счета кадровых синхроимпульсов, поступающих на третий вход блока 10, так как HS его вход разрешения счета поступает логическая единица с выхода элемента ИЛИ 50, на один из входов которого поступает логическая единица с

выхода дешифратора 52, а на другой - низкий логический уровень сигнала Готов. С поступлением на третий вход блока 10 очередного кадрового синхроимпульса состояние счетчика увеличится на единицу и на

выходе Q i дешифратора 52 появится логический ноль, запретна тем самым счет кадровых синхроимпульсов счетчиком 51. Счет кадровых синхроимпульсов возобновится, когда на. первый вход блока 10 поступит высокий активный уровень сигнала Готов.

ешифрируя показания счетчика 51, деифратор 52 формирует на первом, втором третьем выходах блока 10 соответственно правляющие сигналы Р1, Р2, РЗ (акивный уровень-низкий), которые перевоят устройство соответственно в первый, второй и третий режимы работы.

Временные диаграммы, поясняющие работу блока 10 выбора режимов предстаа- ены на фиг. 9. После окончания действия импульсного сигнала Сброс (фиг. 9, а) по первому кадровому синхроимпульсу (фиг. 9,6) активизируется управляющий сигнал Р1 (фиг. 9,г) длительностью ,Т1, который переводит устройство в перзый режим работы. Устройство работает в первом режиме до активизации сигнала Готов (фиг, 9,в), который переходит в активное состояние после определения блоком 8 координат информационных областей. Далее, по первому кадровому синхроимпульсу (фиг. 9,д), пришедшему после активизации сигнала Готов, управляющий сигнал Р1 (фиг. 9,г) переходит в пассивное состояние, а управляющий сигнал Р2 (фиг. 9,д)- о активное состояние. Длительность Т2 сигнала Р2 равна времени одного кадра. По второму кадровому синхроимпульсу (фиг. 9,6), пришедшему после активизации сигнала Го- тоо, управляющий сигнал Р2 (фиг, 9,д) переходит в пассивное состояние, а управляющий сигнал РЗ (фиг. 9,е) - в активное состояние. Устройство работает в третьем режиме работы до прихода очередного сигнала Сброс (фиг. 9,а), под действием которого сигнал Готов (фиг. 9,в) и управляющий сигнал РЗ (фиг. 9,е) переходят в пассивное состояние.

Блок 11 управления (фиг. 10) включает в себя первый элемент ИЛИ 53, регистр 54, инвертор 55, дешифратор 56, схему сравнения 57, первый триггер 58, инвертор 59, второй и третий элементы ИЛИ 60 и 61, второй и третий триггеры 02 и 63, мультиплексор 64, элементы И 65-69, четвертый и пятый элементы ИЛИ 70 и 71. Работа блока заключается в следующем. Сигнал Сброс обнуляе; регистр 54 и первый триггер 58. Далее, с приходом сигнала Р1 блокируется работа элементов И 66-69 по одному из входов. Таким образом, на первом выходе блока 11 формируется логический О с помощью четвертого элемента ИЛИ 70, на один из входов которого поступает логический О с выхода элемента И 66, а на другой вход - логический О с выхода элемента И 67. На втором выходе блока 11 формируется логический ноль с помощью элемента ИЛИ 71, на один из входов которого поступает логический ноль с выхода элемента И 68, а

на второй вход - логический ноль с выхода элемента И 69. На третьем выходе блока 11 все сигналы ВК1...ВК8 формируются низкого активного уровня, так как под действием

сигнала Р1 мультиплексор 64 переходит в состояние, когда на его выход подается информация, присутствующая на его первом входе. На четвертом выходе блока 11 формируется логический ноль с помощью эле0 мента И 65, на один из входов которого поступает логический ноль с выхода триггера 58, а на второй - сигнал с выхода 0 дешифратора 56.

С приходом на второй вход блока 11

5 сигнала Р2 разрешается работа первого элемента ИЛИ 53 по одному из его входов, на другой вход которого поступают импульсы от схемы сравнения 57. Эти импульсы через элемент ИЛИ 53 поступают на такто0 вый вход регистра 54, который записывает цифровой код с информационного входа блока 11 по положительному перепаду тактового импульса, формируемого на выходе схемы сравнения 57, которая сравни5 вает цифровой коде информационного входа блока 11 с цифровым иодом, записанным в регистр 54. В случае их несовпадения она формирует положительный перепад логических уровней на.своем выходе А-чВ, который

0 устанавливает триггеры 62 и 63 в единичное состояние. При этом логический ноль с инверсного выхода триггера 62, поступающий на один их входов элемента ИЛИ 60, разрешает работу последнего по второму входу,

5 на который поступает сигнал с пятого входа блока 11, С приходом положительного перепада на пятый вход блока 11 в триггер 62 записывается логический ноль, поступающий на D-вход триггера 62. Аналогичным

0 образом логический ноль записывается в третий триггер 63 при поступлении положительного перепада на шестой вход блока 11. Сигнал с выхода триггера 62 через элемент И 6G и элемент ИЛИ 70 поступает на первый

5 выход блока 11, а сигнал с выхода триггера 63 через элемент И 67 и элемент ИЛИ 71 поступает на второй выход блока 11. Дешифратор 56.дешифрирует код с информационного входа блока 11 в напряжение

0 низкого логического уровня, появляющееся на одном из его выходов 0-8. Номер выбранного выхода дешифратора соответствует номеру текущей информационной области или фону. Сигналы с выходов де5 шифратора 56 через мультиплексор 64 поступают на третий выход блока 11, формируя сигналы ВК1..ВКЗ. С помощью триггера 58 и элемента И 65 на четвертом выходе блока 1Т формируется логический ноль.

С приходом сигнала РЗ первый триггер 58 устанавливается в единичное состояние. При этом на первом выходе блока 11 формируется логическая единица, посгупа- (Ощая с выхода четвертого элемента ИЛИ TiO, который блокирован по одному из вхо- дЪв логической единицей с выхода элемента И 67, так как на один из входов последнего поступает высокий уровень сигнала Р1, а На второй логическая единица с выхода триггера 58. Таким же образом логическая е диница с помощью пятого элемента ИЛИ формируется на втором выходе блока 11, Управляющие сигналы ВК1 ...8К8 натретьем ыходе блока 11 формируются так же, как и во втором режиме работы. Сигнал на четвертом выходе блока 11 повторяет сигнал с выхода 0 дешифратора 56. Блок 11 находится в третьем режиме до прихода следующего сигнала Сброс.

Блок 13 отображения представляет собой стандартное видеоконтролыюе устройство.

В целом устройство контрастирования изображений работает следующим образом: блок 8 определения координат информационных областей по комс-нде оператора или программно формирует на своем втором выходе импульсный сигнал Сброс, который устанавливает блок 10 и блок 11 в Исходное состояние. С приходом первого после сигнала Сброс кадрового синхроимпульса блок 10 выбора режима устанавливает сигнал Р1 и тем самым переводит устройство в первый режим работы, В этом режиме с помощью блока 3 начальной установки в регистры 26-33 блока 4 хранения Записывается код 00...О, а в регистры 34- 41-код 11...1, которые служат начальными Опорными кодами для соответственно пиковых детекторов уровней белого и черного. Блок 5 селекции в этом режиме формирует на своем первом выходе код 11...1, а на втором - код 00...О, что соответствует предельным опорным напряжениям, которые с первого и второго выходов формирователя б опорных напряжений подаются соответственно на второй и третий входы аналого- цифрового преобразователя 1. При этом аналого-цифровой преобразователь 1 работает в режиме преобразования сигнала с максимально возможным динамическим диапазоном-, соответствующем номинальному размаху видеосигнала. В режиме Р1 в кадровую память 72 блока 8 определения координат информационных областей записывается телевизионный кадр. После записи телевизионного кадра ЭВМ 73 определяет на нем информационные области, содержащие изображения объектов, контрастность которых необходимо увеличить, либо получает координаты информационных областей от внешних устройств по второму входу устройства, нумерует эти 5 области, осуществляет кодировку пикселей в соответствии с их принадлежностью к той или иной информационной области и формирует сигнал Готов, Под действием сигнала Готов блок 10 выбора режима

0 последовательно переводит устройство во второй и третий режимы работы соответственно сигналами Р2 и РЗ (фиг. 9), В этих режимах работы с блока 8 определения координат информационных областей через

5 буферный регистр 9 на информационный вход блоха 11 управления считываются в порядке сканирования коды пикселей синхронно с видеосигналом, поступающим на первый вход устройства. Код пикселя соот0 ветствует номеру информационной области, к которой он принадлежит.

Во втором режиме работы блок 11 управления определяет начало любой информационной области по каждой строке и ее

5 номер, дешифрируя коды пикселей, поступающие на его информационный вход из буферного регистра 9 и формирует управляющие сигналы ВК1...ВК8, которые выбирают в блоке 4 хранения по одному регистру

0 для кода уровня белого и одному регистру для кода уровня черного для каждой информационной области. Кроме того блок 11 управления в начале любой информационной области по каждой строке формирует логи5 ческую единицу на своем первом и втором выходах, которая переводит выбранные в блоке 4 хранения регистры в режим считывания записанных в них начальных опорных кодов. Начальный опорный код для пиково0 го детектора уровня белого с первого выхода блока 4 хранения поступает на второй информационный вход детектора 2, а начальный опорный код для пикового детектора уровня черного со второго выхода блока

5 4 хранения поступает на третий информационный вход детектора 2. Логической единицей с первого и второго выходов блока 11 управления пиковые детекторы переводятся в режим работы, в котором они сравнива0 ют цифровой код, поступающий на первый информационный вход-детектора 2 с соответствующими начальными опорными кодами.

Как только ход на первом входе детек5 тора 2 превысит опорный код пикового детектора уровня белого, он поступит на первый информационный выход детектора 2, а на его третьем аыхо..-j сформируется положительный перепад логических уровней. Блок 3 начальной установки находится

в состоянии, когда код с первого выхода етектора 2 передается на первый вход блока 4 хранения. Блок 11 управления по положительному перепаду с третьего выхода детектора 2 формирует логический ноль на первом выходе, который переводит выбранный и блоке 4 хранения регистр с начальным опорным кодом для пикопого детектора уровня белого в режим записи кода с первого выхода детектора 2. Кроме того, логический ноль с первого пыхода блока 11 хранения переводит пиковый детектор уровня белого в режим работы, в котором на первый выход детектора 2 выводится максимальный код пикселя из текущей информационной области, пришедший на первый информационный сход детектора 2. Этот код будет записан а выбранный регистр для хранения кода уровня белого блока 4 хранения. Таким образом, в конце любой информационной области по каждой строке в выбранном регистра блока 4 храпения будет записан максимальный код пикселя из этой области. В начале следующей строки этой же информационной области этот код будет являться новым опорным кодом для пикового детектора уровня белого. В конце последней строки информационной области в выбранном для нее регистре блока 4 хранения будет записан код, который соответствует уровню белого из этой области,

Как только код на первом входе детектора 2 станет меньше опорного кода пикового детектора уровня черного, он поступит на второй информационный выход детектора 2, а на его четвертом выходе сформируется положительный перепад логических уровней. Блок 3 начальной установки находится в.состоянии, когда код со второго выхода детектора 2 передается на второй вход блока 4 хранения. Блок 11 управления :по положительному перепаду с четвертого выхода детектора 2 формирует логический ноль на втором выходе, который переводит выбранный в блоке 4 хранения регистр с начальным опорным кодом для пикового детектора уровня черного в режим записи кода со второго выхода детектора 2. Кроме того, логический ноль со второго выхода блока 11 хранения переводит пиковый детектор уровня мерного в режим работы, о котором на второй выход детектора 2 выводится минимальный код пикселя из текущей информационной области, пришедший на первый информационный вход детектора 2, Этот код будет записан в выбранный регистр для хранения кода уровня черного блока 4 хранения. Таким образом, в конце любой информационной области по каждой строке в выбранном регистре блока 4 хранения будет записан минимальный код пикселя из этой области. В начале следующей строки этой же информационной области этот код будет являться новым опорным кодом для пикового детектора уровня черного. В конце последней строки информационной области в выбранном для нее регистре блока 4 хранения будет записан код, который соответствует уровню черного из этой обла0 сти.

Блок 5 селекции, формирователь 6 опорных напряжений и аналого-цифровой пре- образрватель 1 во втором режиме работы работают аналогично первому режиму.

5В результате в выбранных для каждой информационной области регистрах блока 4 хранения будут записаны коды уровня белого и уровня черного этих областей.

В третьем режиме работы блок 11 уп0 равлеиия по аналогии со вторым режимом выбарает для каждой информационной области регистры из блока 4 хранения и сигналами на первом и втором выходах переводит их п режим считывания. Считан5 ная из регистров информация, соответствующая уровню черного и белого для каждой информационной области, подается через блок 5 селекции на первый и второй входы формирователя 6 опорных напряжений. С

0 первого и второго выходов формирователя б опорные напряжения подаются соответственно на второй и третий управляющие входы аналого-цифрового преобразователя 1. Таким образом входной сигнал в пределах

5 каждой информационной области преобра- разуется аналого-цифровым преобразователем 1, используя полную шкалу преобразования, т.е. максимальным контрастом. С выхода аналого-цифрового преобра0 зователя 1 преобразованный видеосигнал

поступает на вход блока 14 распознавания и

через цифроаналоговый преобразователь 12

на вход видеоконтрольного устройства 13.

Независимое контрастирование от5 дельных участков телевизионного кадра (информационных областей) повышает эффективность анализа и распознавания изображений.

Формула изобретения

0Устройство контрастирования изображений, содержащее аналого-цифровой преобразователь, детектор, формирователь опорных напряжений, блок отображения и синхрогенератор, причем вход синхрогене5 ратора и вход аналого-цифрового преобразователя являются первым информационным входом устройства, информационный выход аналого-цифрового преобразователя соединен с Первым информационным входом детектора, первый и второй выходы

формирователя опорных напряжений соединены соответственно с вторым и третьим управляющими входами эналого-цифрового преобразователя, вход синхронизации которого подключен к выходу тактовых импульсов синхрогенератора, отличающееся тем, что, с целью расширения функциональных возможностей, введены блок начальной установки, первый и второй Информационные входы которого соединены соответственно с первым и вторым информационными выходами детектора, блок хранения, первый и второй информационные входы которого соединены Соответствен но с п ер вы м ; и в-торы м информационными выходами блока на- чальной установки, первый и второй информационные выходы соединены соответственно с вторым и третьим информационными входами детектора и первым и вторым входами блока селекции..первый и. второй выходы которого соединены/, соот- ветственно с первым и вторым информационными входами формирователя опорных напряжений, выходы которого подключены к второму и третьему входам аналого-цифрового преобразова;еля, блок определения координат информационных областей, первый и второй входы которого подклю.ме.чы к первому и второму выходам си.пхрогенер а- тора, третий информационный вход соединен с выходом буферного регистра, первый и второй выходы подключены к первому и второму входам блока выбора режимов, третий информационный выход подключен к входу буферного регистра, четвертый информационный вход связан с входами блока распознавания, входом цифроаналогового преобразователя и первым входом детектора, а пятый вход является вторым информационным входом устройства, вход синхронизации соединен с выходом тактовых импульсов синхрогенератора и входом син- 5 хронизаЦии буферного регистра, блок выбора режима, первый и второй управляющие входы которого соединены соответственно с первым и вторым выходами блока определения координат информационных обла0 стей, третий вход соединен с первым выходом синхрогенератора, первый выход соединен с управляющим входом блока начальной установки, блок управления, инфор- мацирнный вход которого соединен с

5 информационным выходом буферного регистра, первый, второй и третий управляющие входы соединены соответстиенно с первым, вторым и третьими выходами блока выбора режима, четвертый управляющий

0 вход соединен с вторым выходом блока определения координат информационных областей, пятый и шестой входы соединены соответственно с третьим и четвертым выходами детектора, первый и второй выходы 5 соответственно с третьим и четвертым управляющими входами блока хранения, а также соответственно с четвертым и пятым управляющими входами детектора, третий выход- с пятым управляющим входом блока

0 хранения, четвертый выход - с управляющим входом блока селекции, блок распознавания, информационный вход которого соединен с информационным выходом аналого-цифрового преобразователя, блок

5 цифроаналогового преобразования, информационный вход которого соединен с. информационном выходом аналого-цифрового преобразования, выход соединен с входом блока отображения.

Похожие патенты SU1838891A3

название год авторы номер документа
Синхрогенератор 1989
  • Красноперов Анатолий Константинович
SU1672586A1
Цифроаналоговый генератор телевизионного сигнала 1989
  • Басий Валерий Тимофеевич
SU1654978A1
ТЕЛЕВИЗИОННАЯ СИСТЕМА ВЫСОКОГО РАЗРЕШЕНИЯ 1996
  • Мирошниченко Сергей Иванович
  • Жилко Евгений Олегович
  • Кулаков Владимир Владимирович
  • Невгасимый Андрей Александрович
RU2127961C1
Цифровой корректор временных искажений телевизионных сигналов системы СЕКАМ для видеомагнитофонов 1984
  • Штейн Анатолий Борисович
  • Гергель Олег Анатольевич
SU1277428A1
Устройство для сигнализации 1987
  • Зозуля Игорь Викторович
SU1429147A1
РАДИОЛОКАЦИОННАЯ СТАНЦИЯ 1995
  • Ицкович Ю.С.
  • Кулагин А.А.
  • Кузьмин Г.Я.
  • Лебедев С.В.
  • Ломов А.В.
  • Немыченков В.С.
  • Никольцев В.А.
  • Овчаров Ю.Н.
  • Подоплекин Ю.Ф.
  • Симановский И.В.
  • Баландин В.С.
  • Чугнин А.А.
RU2096801C1
УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ИЗОБРАЖЕНИЙ 1992
  • Аль-Хазим М.М.
  • Барашев А.Ф.
RU2051416C1
Устройство для предварительной фильтрации входных сигналов узкополосных цифровых фильтров 1990
  • Минц Марк Яковлевич
  • Чинков Виктор Николаевич
  • Кальянов Григорий Константинович
  • Воронкин Анатолий Михайлович
SU1739481A1
Устройство для отображения информации на экране телевизионного индикатора 1988
  • Автомонов Владимир Викторович
SU1501134A1
УСТРОЙСТВО ОДНОКРАТНОГО ФОРМИРОВАНИЯ СИГНАЛА ИЗОБРАЖЕНИЯ 1998
  • Смелков В.М.
  • Михайлов В.Н.
  • Маклашевский В.Я.
RU2146080C1

Иллюстрации к изобретению SU 1 838 891 A3

Реферат патента 1993 года Устройство контрастирования изображений

Формула изобретения SU 1 838 891 A3

Фи$.1

Фиг. 4

J

Л

75

L

JL±. лГото&

s

, Сброс1

J

,5. 7

Фиг. 9

ГЛ Сброс

a

у/э/яа5

Pf

v.

„p

331

,P3 3 t

V

-rt

-2

7e

.

l., .,

J

SU 1 838 891 A3

Авторы

Власенко Виктор Алексеевич

Красноперов Анатолий Константинович

Заганич Владимир Григорьевич

Даты

1993-08-30Публикация

1991-06-03Подача