Изобретение относится к области вычислительной техники и может быть использовано в малых ЦВМ различного назначения и другой аппаратуре, содержащей запоминающее устройство (ЗУ).
Известные устройства, запоминающая ячейка которых состоит из трех ферритовых колец, соединенных петлей связи и прошитых шинами чтения, записи, смешения и выходными, имеют тот недостаток, что характеризуются постоянным временем обращения и потребляемой энергией.
Однако при работе с реальными вычислительными устройствами (ВУ) необходимо рационально изменять как время обращения, так и потребляемую энергию ЗУ, поскольку изменяются требования к этим характеристикам в процессе решения задачи ВУ.
Целью изобретения является создание ЗУ с переменной структурой, позволяющего оптимально управлять временем обращения и потреблением энергии в зависимости от решаемой задачи, а также повышать надежность за счет взаимного замещения структур при возникновении неисправности.
В описываемом ЗУ эта цель достигается вводом компенсационных шин, прошивающих вторые сердечники каждого разряда всех чисел, при этом шина смещения подключена к генератору записи.
На фиг. 1 изображено описываемое устройство; на фиг. 2 - ячейка памяти; на фиг. 3- временная диаграмма его работы. Шины 1 чтения пронизывают все первые
сердечники / каждого числа, шины 2 разрядной записи прошивают первые сердечники Ьдного разряда всех чисел, шины 5 смещения и записи прошивают все первые сердечники, шина 4 смещения «2 и «3 проходит черег
все вторые сердечники //, выходные кодирующие шины 5 постоянной памяти пронизывают вторые сердечники одного разр:да всех чисел в зависимости от кода постоянного за поминающего устройства (ПЗУ), выходные
шины 6 оперативной памяти прошивают третьи сердечнкки /// одного разряда всех чисел ЗУ, компенсационные шины 7 проходят через вторые сердечники одного разряда всех чисел ЗУ. При этом сердечники объединены
витком связи 8.
В первом цикле ПЗУ перед обращением И ЗУ все первые и вторые сердечники ячеек HSходятся в нулевом состоянии, которое обусловлено действием постоянных токов смещения 1см, и ICH, «1 и «2, проходящих по щинам 3 н 4, а третьи сердечники в зависимости от хранимого кода находятся, в нулевом или единичном состоянии. В цикле ПЗУ состояния третьих сердечников не играют роли.
магничнвает первый сердечник. Сигнал /,i, наведенный в петле связи, переключает второй сердечник, так как ток смещения /см, (шнна 4) отключается, и в выходной шине 5 наводится сигнал / II. В исходное состояние сердечники возвращаются действием токов смещения. Информация третьего сердечника не разрушается.
Второй цикл ПЗУ повторяет первый с той лишь разницей, что по общей шине 3 вслед за импульсом чтения подается импульс записи для форсированного возврата сердечников в исходное состояние. Информация третьего сердечника не разрушается, так как ток в петле связи не превышает тока трогания третьего сердечника, но при этом повышается затрата энергии на бит информации.
Работу оперативного запоминающего устройства (ОЗУ) в первом цикле рассматривается в режимах: считывания с регистрацией и записи новой информации. Исходное состояние ячеек памяти, хранящих код , а код , первые и вторые сердечники находятся в единичном состоянии, третьи - в нулевом состоянии ( - считывание «О и запись «О, - считывание «1 и запись «1).
В режиме считывания - импульс чтения, проходя по шине 1, переключает первый сердечник в нулевое состояние. Сигнал /1, наведенный в петле связи в момент переключения первого сердечника переводит второй сердечник в нулевое состояние. Нулевое состояние третьего сердечника подтверждается. В выходной шине 6 наводится з.д.с. помехи. Постоянные смещения (шины 3 н 4) переводят сердечник в исходное состояние «1 «1 - импульс чтения, проходя по шине /, перемагничивает первый сердечник в нулевое состояние. Сигнал li переключает только третий сердечник в нулевое состояние, так как на второй сердечник действует ток смещения. В выходной шине 6 наводится сигнал kn. Импульс разрядной записи, поступающий на шину 2 разрядной записи, записывает «1 в третий сердечник, подтверждая состояние второго сердечника.
В режиме записи «1 «О - импульс чтения, проходя по шине 1, переключает первый сердечник. Сигнал Li, наведенный в петле связи, переводит третий сердечник в нулевое состояние. Состояние второго сердечника lie изменяется в силу действия на него тока смещения. В исходное состояние первый сердечник возвращается действием тока смещения /cMi , не записывая «1 в ячейку памяти, так как наведенный ток в петле связи не превышает тока трогания третьего сердечника. «О «1 - импульс чтения, проходя по щине /, перемагничивает первый и второй сердечники в нулевое состояние, а состояние третьего сердечника подтверждается.
ходом импульса разрядной записи состояние второго сердечника подтверждается, а третий сердечник принимает единичное состояние.
Во втором цикле ОЗУ время перехода. 2пер от первого периода ОЗУ ко второму без разрушения информации определяется временем перемагничивания вторых сердечников из «1 и «О током смещения I ы. . Исходное состояние запоминающей ячейки во втором цикле: первый сердечник - в единичном состоянии, второй - в нулевом и третий в зависимости от хранимого кода - в нулевом или единичном состоянии. Работа ОЗУ во втором цикле
рассматривается в режимах считывания без разрушения и записи.
В режиме считывания без разрушения «О «О - импульс чтения, проходя по шине А не перемагничивает первый сердечник в
силу того, что он нагружен на сопротивление петли связи 8. Малое сопротивление петли связи и обусловливает длительное переключение первого сердечника. Поэтому, подав короткий импульс чтения, первый сердечник перемагничивается настолько, что когда ток записи поступает вслед за импульсом чтения по общей щине 3, информация в ячейку памяти не заносится. В выходных щинах наводится помеха. «1
«1 - импульс чтения, проходя по шине /, переключает первый и третий сердечники . нулевое состояние. Состояние второго сердеч ника подтверждается. В выходной шине наводится сигнал /111 Ток записи по обшей шине 3 записывает «1 в ячейку.
В режиме записи «1 «О - импульс чтения, проходя по шине / переключает первый и третий сердечники. Состояние второго сердечника подтверждается. Импульс записи в
результате подачи тока разрядной компенсации на шину 7 не записывает единицу в ячейку памяти, так как наведенная э.д.с. в петле связи идет на переключение второго сердечника, в котором ток смещения компенсируется в момент действия тока записи током разрядной компенсации. В исходное состояние второй сердечник возвращается током смещения /смг .
«О «;1 - импульс чтения, проходя по шине /, переключает первый сердечник. Состояния второго и третьего сердечников подтверждаются. Импульс записи по общей шине 3 записывает «1 в ячейку памяти, так как ток разрядной компенсации не поступает на шину 7 разрядной компенсации, а наведенная током записи э.д.с. в петле связи переводит третий сердечник в единичное состояние.
Во втором цикле ОЗУ при записи первой информации ток записи подается по общей
шине 3, но информация заносится только в те ячейки памяти, в которые не поступает ток разрядной компенсации. В этом случае расход энергии на бит информации увеличиваетПредмет изобретения
Запоминающее устройство, выполненное на ячейках памйти, содержащих три ферритовых сердечника, объедине,нных витком связи и прощитых шинами записи, чтения, смещения, кодирующими и выходными щинами, отличающееся тем, что, с целью изменения времени обращения, уменьшения потребляемой мощности и повышения надежности работы, оно содержит компенсационные шины, прошивающие вторые сердечники каждого разряда всех чисел, при этом шина смещения подключена к генератору записи.
название | год | авторы | номер документа |
---|---|---|---|
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО | 1970 |
|
SU275139A1 |
Магнитный запоминающий элемент | 1977 |
|
SU739649A1 |
Накопитель для трансформаторного запоминающего устройства | 1975 |
|
SU628534A1 |
ЛОГИЧЕСКОЕ ПОЛНОТОЧНОВ ЗАПОМИНАЮЩЕЕ L'rifc :ИГ УСТРОЙСТВОI.™™———- | 1973 |
|
SU374658A1 |
Запоминающее устройство | 1974 |
|
SU517051A1 |
Способ записи информации в полноточных запоминающих устройствах | 1973 |
|
SU483706A1 |
Способ обращения к запоминающему устройству | 1972 |
|
SU525157A1 |
Запоминающее устройство | 1973 |
|
SU446107A1 |
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО | 1973 |
|
SU386442A1 |
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО | 1973 |
|
SU388299A1 |
78
Даты
1970-01-01—Публикация