Предлагаемое устройСтво относится к дискретнььм систе мам связи.
Из1вестны Ц1иф1р0вые фазоразностные демодуляторы, содержащие блок сИН.х.ронизации, измеритель фазы, состоящий из генератора эталоиных И1М,пульсо1В и определителя разности фаз с ,ком1мутатором, овязакныи через узел памяти с дешифратором И3.мерен.ной разности фаз.
Однако известные устройства обладают недостаточной по.ме.хо1защище,Н1Ностью.
С целью повышения по-мехоусто1тчи1вости ивкогере:нт1ного приема фазоманипулированных сигеалов лююой кратности в предлагаемом демодуляторе измеритель фазы содержит узел усреднения фазы несущей частоты элементарной посылки, одни входы которого соединены с выхода1ми коммутатора, а другие- с вы.хода.ми определителя разиостн фаз, одищ вы.ход узла усреднения фазы подключен счетиому в.ходу узла па.мяги., другие входы через ячейки совпадения - ко входам записи узла памяти, входы опроса ячеек совпадения соединены с выходом блока синхронизации.
На чертеже показаио предлагаемое устройств о.
Устройство содержит измеритель фазы 1 с узло,м 2 усред1нения фазы, ячейки сов-падения 3, узел памяти 4, деоиифратар 5 измеренной разности фаз, блок сий.хронизадии 6.
зел 2 осреднения фазы состоит из дел телей 7-10. схем «II и инвертора М.
11змер тель фазы / включает в себя формирователь 15 имшульсов фронтов измеряемсго сигнала, поступающего на вход, генератор 16 эталонных импульсов, содержащий генератор 17, делители 18 и 19, триггер 20 и схему «1Ь 2J, сНределитель 22 разности числа эталонных импульсов фронтов, содержащий сумматор 23 по модулю два, схе.му «И 24, ,.разряд|Ный реверсивный счетчик 25 с выходами 26 и 27 единиц младшего и старшего разрядов, и кдаимутатора 28, содержащего схемы «И 29 и 30.
Дешифратор 5 состоит из сумматорО|В 5/и 32 по модулю два, схемы «ИЛИ 33, схемы «Г1 34 и И1меет выходы 35 и 36.
Принцип устройства, рассчитаиного на прием двухкратной фазоразностной модуляшп, состоит в следующе.м.
Формирователь 15 -в моменты , соответствующие четным (илИ нечетнььм) переходам фазо1ман пулиро;ва1Н1Ног.о колебания через нулевой уровень, вырабатывает канальные импульсы, поступающие на вход вычитания определителя 22.
С генератора 16 эталонных ,рмпул зсов на вход сложения определителя разности приходят QHOipHbie импульсы, имеющие ту же частоту / иовторения, что п канальные. Разность
числа опорных ii ка.аальных имтгульсо.в 4 на протяжении посыл ки подсчитывается ревероивпым счетч: 1;кО(м 25, которы уСтяиавливается IB нуль та1ктовыМ|И И1мпульсами с блока си,нхронизации 6, соо11вет1ств1 ющ1 мл граи1ица ми элементарных посылОК и совпадающими с одЛИМ из 01ПОр-НЫХ .Н.МПуЛЬхОВ.
Величина Л может ириаимать значения - 1 :0+1 н +2. Сигналы реверсн-вного ечетч1н а 25 упра/Бляют прохождением iiMimvihcoiB за.V . / (где -2;
- дискретнолиения частоты
ность измерения фазы), постунающих с геыератора эталО:ННых имтгульсо-в иа -вход узла 2 уоре(д.не;1ия фазы, что его ноказа.ния у вел1ич,и-вак;т;СЯ :на число (1 Н--1). Если 3 ipeBepicnoHOM с.четч|Ике 25 находится число О (1), то с выхода 26 нерюото разряда реверснвчюго счетчика 25 (выхода 27 второго разряда) поступает раз|решающий потенциал на схему «PI 29 (30), и а-другой вход которой имтулыеы заИОЛнаиия. ирохОДяадие «а вход nopiBoro разряда Делителя 7 (.на вход второго разряда делителя 8) счетчш а узла
2усреднения фазы, ,им-еюндего коЭ|ффицкент .деления N -/г, где п - число канальных нмнульсав ,в интер1вале из1ме)е1п:я фазы элемеиraipiHOil посыл:ки.
Если, IB ревер сивном находится число - 1, то Обе схемы «I-i 29, «И 30 оказываются заблоки1ро1ваины-ми, в следствие чего число .в узле 2 усреднения фазы остается «-еизмснньим. Если в ревер1СИ1в-ном счегч1ике 25 |находи1тся число + 2, то раз.решающий иотенц-иал подается на обе |Схемы «li 29 и «И 30, а В узел 2 усрад1иания фазы с каждым и мпульсом заполнения ттроходит число три, что обеспечивается cXieMaMH «И //, «И 12. «И 13 и гн1вертором 14. На схему «Н // нодаются сигналы с выхадощ 26 и 27 разрядов реBepcHiHHOTO счетчт ка 25, а та .кже потен11,г альный -выход первого разряда делителя 7 счетчр ка узла усреднения.
Имлульоный ВЫХОД делителя 7 нодсоеди1иен через схему «И 13 к счетному входу делителя 9.
По oiKQHflaiHHiH :И Нтер1вала измерения в делителе 10, и.меющем 1Ко,эффи,ц1И1е1нт де.тения А , содержится число, которое соответствует усреднен но.Му результату из гереиия посыл.юи. Это число через Я|чей|ки совнадеи ия
3параллелынО переинсьшается в инвертированном виде в счетчик узла 4, а деЛ|Ители 7-10 узла 2 усреднешия фазы устанавливаются в тулевое сс-стоянлю 1ил1иульса1ми та1кт01вой синх1ран1иза:ции.
Иш нульсы измерен:ня фазы следующей посылкн с последо/вдтельнот.о выхода 9 (общий коэффпцпент деления делителей 7-9 равен п) поступают на последовательный
вход узла намятн 4, в котором результат нзмере ия фазы предыдущей посылки (в HiHiBapтирот ан нсл виде) но;следователы о сум-МИруется с резул1 татом лзмере-иия фазы , носы;|К1и. В КО-нне интервала измерения в узле намяти, 4 содержится число, соответствующее уареднаниоМу значен41ю .разнести фаз текущей и предыдущей носылс-к.
Дешифратор 5 преобразует полученное з
на1мяти 4 число в одно из четырех чисел, соответствующ х. четырем иомииальиы.м значениЯ|М .разности фаз, и формирует кодовые си1М:волы в соответствии с манинуля ИИО,иным кодом двухкратной фазоразносгной м.одуляlun;. Для iToro выход едпн1щ старшего (г-го) разряда узла пал1яти 4 подсоединен ко входам сум маторов 31 и 32. Выходы единин (г-Г)-го и (г-2)-го .разрядов счетчика узла па1мяти нодсоединены через «И 34 ко
второ-му входу сумматора 32 и через схе. «ИЛИ 33 ко зторо1му входу сум матора 31. Если в трех старщих разрядах счетчика узла памяти 4 содержится число 111 либо- 000 (зона разности фаз 0°), то па выходах 35 п 36
фор1МИ1руются кодовые си.м-волы «00, если в старнкпх разрядах число 100 либо 010 (зота разности фаз 90°), то на выходах 35 и 36 формируются СИМ1ВОЛЫ «01, если в разрядах число flO либо 001 (зона ра.з1;ости фаз 180°), то
на выходах 35 и 36 фо;р ми руются си;м1волы «11, если в разрядахЧИСЛО 101 либо 011 (зона разности фаз 270°), то на тех же выходах
формируются СИМ1ВОЛЫ «10.
Построеиие фазораЗНОСтного демодулятора остается неиЗМСнным ири и. фазоМанинулированных сигиалОВ любой кратности, изменяются лишь построен.ия де1Н1ифратсоа.
П
р е д .м е т .и з о б р е т е
Цифровой фазоразностный делюдулятор, содержащИЙ б;гак синхрон ; зании, измеритель фазы, состоящий из тенератора эталонпых 1гмиульсав и определителя разности фаз с |ко;м.мутатором, связанный через узел памяти с дешИ|фратором измеренной разности фаз, отличающийся тем, что, с иелью повышения помехоустойчивости некогерентного Прйема
фазоманииулироваИных сИПналов любой кратности, измеритель фазы содержит узел уореднания фазы несущей частоты .элементарной посьпдки., одни входы которого соединены с выходаМН коммутатара, а другие - с выходамп определителя разности фаз. оди1н выход узла ередиен1 я фазы подключен к счетнОМ входу узла па.мяти, .другие выходы через ячейки со В1наден:ия - ко .входа.М записи узла паЛ1ЯТИ, входы спроса ячее.к совпадения соедГненьг с выхОДом оло1ка синхронизации.
|1.Л
JfT.
Л
название | год | авторы | номер документа |
---|---|---|---|
Цифровой фазоразностный демодулятор | 1989 |
|
SU1688401A1 |
ЦИФРОВОЙ УСРЕДНЯЮЩИЙ ИЗМЕРИТЕЛЬ ФАЗЫ | 1973 |
|
SU363044A1 |
ЦИФРОВОЕ УСТРОЙСТВО ФАЗОВОЙ АВТОПОДСТРОЙКИ | 1973 |
|
SU375772A1 |
Устройство тактовой синхронизации | 1983 |
|
SU1164899A2 |
Устройство для контроля частотно-манипулированного сигнала | 1978 |
|
SU765744A1 |
Демодулятор многочастотных сигналов с фазоразностной модуляцией | 1981 |
|
SU995367A1 |
ВСЕСОЮЗНАЯ ,[ядш1Т1/о.га1;-т н^.^^ I-. j^у^ -" « * -• • J >&•__^ЬЛИОТЕКА | 1971 |
|
SU315283A1 |
Демодулятор сигналов с фазоразностной модуляцией | 1980 |
|
SU949838A1 |
Устройство синхронизации многоканальных систем связи с взаимно ортогональными канальными сигналами и фазоразностной модуляцией | 1983 |
|
SU1104678A2 |
ЦИФРОВОЕ УСТРОЙСТВО ЧАСТОТНОЙ АВТОПОДСТРОЙКИ | 1972 |
|
SU428566A1 |
Даты
1972-01-01—Публикация