ЦИФРОВОЕ УСТРОЙСТВО ФАЗОВОЙ АВТОПОДСТРОЙКИ Советский патент 1973 года по МПК H03K5/01 

Описание патента на изобретение SU375772A1

1

изобретение относится к области радиосвязи.

Известно цифровое устройство фазовой автбподстрбйки, содержащее каскад фильтраций, фазовый дискриминатор, опорный генератор, управляемый делитель частоты, блок усреднения фазовых ошибок, блок усреднения частотных ошибок, узел коммутации и частотный дискриминатор.

Цель изобретения - расширение полосы захвата без уменьшения точности подстройки при снижении частоты опорного генератора.

Цель достигается тем, что узкополосный выход каскада фильтрации подключен через корректор частоты и частотный дискриминатор Ко входу блока усреднения частотных ошибок, а выходы добавления и исключения узла коммутации подключены через узел памяти ко входам добавления и исключения управляемого делителя, при этом ко входу опроса узла памяти подключен выход импульса коррекции блока усреднения фазовых ошибок. КрЬме того, корректор частоты выполнен в виде анализатора длительности периода принимаемого колебания, выходы превышения минимального и максимального периодов которого подключены, соответственно, ко входу сброса формирователя сигнала отклонения и через ячейку объединения, связанную с узкополосным выходом каскада фильтрации - ко

входу установки формирователя сигнала отклонения, подключенного к последовательному входу счетчика формирования выходных импульсов, а параллельный вход счетчика формИрования выходных импульсов подсоединен к узкополосному выходу каскада фильтрации.

На чертеже приведена функциональная схема устройства. Устройство содержит каскад / фильтрации,

фазовый дискриминатор 2, опорный генератор 3, управляемый делитель 4 со входом 5 добавления и входом 6 исключения, усреднитель 7 фазовых ошибок, частотный дискриминатор 8, коллектор 9 частоты, усреднитель 10 частотных ошибок, узел 11 коммутации с выходами 12 и 13 добавления и исключения, соответственно, узел 14 памяти со входом 15 опроса, анализатор 16 длительности периода принимаемого колебания с выходом 17 превышения

минимального периода и с выходом 18 превышения максимального периода, формирователь 19 сигнала отклонения, ячейку 20 объединения и счетчик 21 формирования выходных импульсов.

Сигнал несушего колебания с выхода радиоприемника поступает на каскад 1 фильтрации, содержащий широкополосный фильтр 22 и узкополосный фильтр 23, подключенные к риггерам 24 и 25 Шмидта, соответственно. Полоса пропускания широкополосного фильтра 22 устанавливается такой, чтобы фаза сигнала на широкополосном выходе 26 мало отличалась от фазы сигнала на входе устройства. Полоса пропускания узкополосного фильтра выбирается из условия максимизации отношения сигнал/шум. Прн этом смещение фазы сигнала на узкополосном выходе, определяемое фазовой характеристикой узкополосного фильтра и значением частоты входного сигнала, не влияет на работу устройства. Фазовый дискриминатор 2, подключенный к широкополосному выходу 26 каскада 1 фильтрации, опорный генератор 3, первые s разрядов управляемого делителя 4 и усреднитель 7 фазовых ошибок образуют известное цифровое коррекционное устройство, осуществляющее подстройку фазы местной последовательности импульсов, вырабатываемой на выходе 27 управляемого делителя, под фазу принимаемого сигнала. При этом выход 28 импульсов добавления усреднителя 7 фазовых ошибок подсоединен ко входу 5 добавления управляемого делителя 4 через ячейку 29 «ИЛИ, а выход 30 импульсов исключения подсоединен ко входу 6 исключения управляемого делителя через ячейку 31 «ИЛИ. Кольцо частотной автоподстройки включает в себя корректор 9 частоты, частотный дискриминатор 8, усреднитель 10 частотных ошибок, узел 11 коммутации, узел 14 памяти и управляемый делитель 4. Импульсы принимаемого сигнала с узкополосного выхода 32 каскада / фильтрации через корректор 9 частоты проходят на частотный дискриминатор 8, представляющий собой .полусумматор, на другой вход которого подается местная последовательность импульсов с выхода 27 управляемого делителя. Если импульс появляется одновременно на обоих входах дискриминатора 8, то на его выходе, подсоединенном к счетному входу усреднителя 10 частотных ощибок, импульс отсутствует. Усреднитель 10 частотных ощибок выполнен в виде реверсивного счетчика, на вход знака которого подается местная последовательность импульсов. Поэтому при поступлении импульса принимаемого сигнала число в реверсивном счетчике увеличивается, а при приходе импульса местной последовательности-уменьщается. Таким образом, число в реверсивном счетчике пропорционально разности частот принимаемой и местной последовательностей импульсов. Узел 11 коммутации содержит две линейки по г ячеек 55 и 34 совпадения каждая. Импульсные входы ячеек 55 и 34 совпадения подсоединены к выходам г старших разрядов управляемого делителя 4, начиная с К- -1-то до /С+/-го, на которых формируются импульсы при переходе соотвегствующего разряда из состояния «нуль в состояние «единица. Потенциальные входы ячеек 55 совпадения под.соединены к выходам единиц, а ячеек 34 - к .выходам нулей с т-|-1-го по m+r-ый разряд усреднителя 10, содержащего (m+r+1) разряд. Выходы г ячеек 55 объединяются ячейкой 35 «ИЛИ, которая подключена к ячейке 36 «И. Потенциальный выход ячейки 55 «И связан с выходом единиц старщего разряда усреднителя 10 частотных ощибок. При нахождении в старщем разряде усреднителя 10 единицы () и в (m-f-l) - ()-ом разрядах числа У на выходе ячейки 36 «И за время появления 2 импульсов на выходе k-ro разряда управляемого делителя 4 вырабатывается р импульсов добавления. Аналогично выходы ячеек 34 через ячейки 57 «ИЛИ подключены к ячейке 38 «И, потенциальный вход которой связан с выходом нулей старшего разряда усреднителя 10 частоты ошибок. При нахождеНИИ в старшем разряде усреднителя 10 нуля (а 0) и в () - (т4-)-ом разрядах числа (2--1 - R) на выходе ячейки 58 «И за время появления 2 им-пульсов на выходе k-ro разряда управляемого делителя 4 вырабатывается R импульсов исключения. Число первых т разрядов усреднителя 10 частотных ошибок определяет степень подавления помех в кольце частотной автоподстройки. Выход 12 добавления узла коммутации подсоединен ко входу 5 добавления управляемого делителя через элементы узла 14 памяти (триггер 39, элемент 40 задержки, ячейка 41 совпадения) и ячейку 29 «ИЛИ. Поступающий импульс добавления устанавливает триггер 39, который через элемент 40 задержки открывает ячейку 41 совпадения. В момент, когда усреднитель 7 фазовых ошибок не вырабатывает имнульса коррекции, с него по цепи 42 на вход опроса узла 15 памяти, а значит и на ячейку 41, подается разрешающий потенциал. Тогда импульс с выхода опорного генератора 5 проходит через ячейку 41 на вход 5 добавления управляемого делителя и сброс триггера 39. Аналогичным образом проходит импульс исключения через триггер 43, элемент 44 задержки и ячейку 45 совпадения. Поэтому из 2 интервалов между импульсами на выходе k-ro разряда управляемого делителя 4 (2 - R) интервалов имеют длительность , где То - период повторения импульсов на выходе опорного генератора 5; R интервалов имеют длительность Гй+ 2 - 1 при а 1 И Гй при а -О Тогда средняя длительность периода местной последовательности импульсов на выходе 7 s-ro.разряда управляемого делителя 4 ,, --)+(--1) 2Г при а 1; 2(2--/) + (2- + 1)/ 2Г ,р , 0,, . Число разрядов управляемого делителя .выбирается из условия обеспечения заданной точности установки частоты (при отсутствии помех) где Ги- номинальное значение частоты принимаемого сигнала, а число младших разрядов - из условия обеспечения заданного значения полосы захвата частоты. Эффект подавления сигнала шумом в частотном дискриминаторе 8 определяется: наличием перескока фазы принимаемого колебания, когда интервал между импульсами Тмин (возникновение ложных импульсов) или т Тмакс (пропадание импульсов). Для компенсации таких интервалов служит корректор частоты 9. Он содержит анализа тор 16 длительности периода принимаемого колебания, образованный счетчиком 45 с коэф,,, т,,„, фициентом деления , где П, - максимально возможный период принимаемого колебания при воздействии помех, дешифратором 47 минимального периода, настроенным па число , и дешифратором 48 максимального периода, настроенным на число Формирователь 19 сигнала отклонения выполнен на триггере, выход которого через ячейку 49 «И подсоединен к последовательному входу счетчика 21 формирования выходных импульсов с коэффициентом делепия N 2-. Если Тмии т Тмакс, то каждый принимаемый импульс с узкополосного выхода 32 каскада фильтрации проходит через корректор 9 частоты на дискриминатор 8, причем, 45 число в счетчике 21 -г остается неизменным. Это обеспечивается тем, что принимаемый импульс с выхода 32 подается на сброс в нуль счетчика 46, на установку формирователя 19 через ячейку 20 и на параллельный вход счетчика 21 для увеличения находящегося в нем числа на величину (Л/ - Пмин). В результате установки формирователя 19 открывается ячейка 49 «И и на последовательный вход счетчика 21 проходят импульсы 55 с опорного генератора 5. Одновременно увеличивает свое показание счетчик 46, счетный вход которого непосредственно связан с опорным генератором 3. Если следующий принимаемый импульс поступает через интервал , то срабатывает дешифратор 47, импульс с выхода 17 превышения минимального периода которого проходит на сброс формирователя 19. При этом прекращается поступление импульсов па последовательный вход счет- 65 40 60 чика 21, в который проходит Птш импульсов. При.этом, с учетом записи по параллельном входу, число в счетчике 21 возрастет на величину Л. Если т ;тмакс, то дешифратор 48 не срабатывает, а потому за интервал между двумя принимаемыми импульсами на выходе счетчика 21 вырабатывается один импульс, а его состояние к моменту нрихода последующего импульса такое же, как в момент прихода предыдущего. Если же ,„,, то к моменту нрихода последующего импульса число в счетчике увеличивается на величину (N - Пмин), где t п -. Таким образом, при наличии нескольких интервалов с T :TMIIH число имнульсов на выходе счетчика 21 оказывается меньще, чем число принимаемых импульсов, что компенсирует возникновение ложных импульсов. Если т Гмакс, то на выходе 18 превышения максимального периода деншфратора 48 появляется имнульс, который через ячейку 20 и формирователь 19 обеспечивает поступление импульсов на последовательный вход счетчика .2/. Та образом, к моменту прихода последующего принимаемого импульса число в счетчике 21 возрастает на величину М-}-п-«максТогда при наличии нескольких интервалов с (с число импульсов на выходе счетчика 21 оказывается больше, чем число принимаемых импульсов, что компенсирует пропадание импульсов. Предмет изобретен и я 1. Цифровое устройство фазовой автоподстройки, содержащее каскад фильтрации, фазовый дискриминатор, опорный генератор, управляемый делитель частоты, блок усреднения фазовых ошибок, блок усреднения частотных ошибок, узел коммутации, частотный дискриминатор, отличающееся тем, что, с целью расширения полосы захвата без уменьшения точности подстройки при снижении частоты опорного генератора, узконолосныи выход каскада фильтрации подключен через корректор частоты и частотный дискриминатор ко входу блока усреднения частотных ошибок, а выходы добавления и исключения узла коммутации подключены через узел памяти ко входам добавления и исключения управляемого делителя, при этом ко входу опроса узла памяти подключей выход импульса коррекции блока усреднения фазовых ошибок. 2. Устройство но п. 1, отличающееся тем, что корректор частоты выполнен в виде анализатора длительности периода принимаемого колебания, выходы превышения минимального и максимального периодов которого подключены, соответственно, ко входу сброса формирователя сигнала отклонения и через ячейку объединения, связанную с узкополосным выходом каскада фильтрации - ко входу установки формирователя сигнала отклонения, подключенного к последовательному входу счетчика формирования выходных импульсов, а параллельный вход счетчика формирования выходных импульсов подсоединен к узкЬполосйому выходу каскада фильтрации.

Похожие патенты SU375772A1

название год авторы номер документа
ЦИФРОВОЕ УСТРОЙСТВО ЧАСТОТНОЙ АВТОПОДСТРОЙКИ 1972
  • Изо Брете Н,И
  • Л. Д. Кислюк Л. Я. Липкий
SU428566A1
Устройство приема зондирующего сигнала 1987
  • Мовчан Валерий Кириллович
SU1566495A1
Устройство тактовой синхронизации 1980
  • Болотин Григорий Кузьмич
  • Уманец Алексей Васильевич
SU965005A2
Устройство синхронизации сигналов 1981
  • Ганкевич Сергей Антонович
SU1021005A2
Цифровой демодулятор сигналов фазоразностной модуляции второго порядка 1989
  • Тримайлов Александр Евгеньевич
  • Крутов Михаил Иванович
  • Горляковский Владимир Анатольевич
SU1716616A1
УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ с ПРОПОРЦИОНАЛЬНЫМ РЕГУЛИРОВАНИЕМ 1971
  • Л. Д. Кислюк
SU314320A1
Устройство тактовой синхронизации 1981
  • Болотин Григорий Кузьмич
SU978378A1
УСТРОЙСТВО ЧАСТОТНОЙ АВТОПОДСТРОЙКИ 1972
SU342275A1
Устройство тактовой синхронизации 1980
  • Болотин Григорий Кузьмич
  • Шепелев Иван Михайлович
SU906016A1
Устройство тактовой синхронизации 1982
  • Болотин Григорий Кузьмич
SU1104674A1

Иллюстрации к изобретению SU 375 772 A1

Реферат патента 1973 года ЦИФРОВОЕ УСТРОЙСТВО ФАЗОВОЙ АВТОПОДСТРОЙКИ

Формула изобретения SU 375 772 A1

rjiTzzn i

SU 375 772 A1

Авторы

Л. Д. Кислюк

Даты

1973-01-01Публикация