1
Изобретение относится к вычислительной технике.
Известны устройства для ввода и хранения данных для аналоговых вычислителей, содержащие цифровой запоминающий блок с циклической выборкой, адресный блок, выходньш операционные усилители-сумматоры и матричную запоминающую схему.
Предлагаемое устройство отличается от известных тем, что Б нем выходы цифрового запоминающего блока соединены с разрядными входами матричной запоминающей схемы, рабочие входы ячеек каждого столбца матрицы соединены с соответствующими выходами источников аналоговых сигналов, первые адресные входы ячеек каждого столбца матрицы подключены к соответствующи/м выходам первой группы выходов адресного блока, вторая группа выходов которого соединена со вторыми адресными входами ячеек каждой строки матрицы, а выходы матричной запоминающей схемы соединены со входами соответствующих операционных усилителей-сумматоров.
Это позволяет увеличить скорость ввода и объема хранения данных.
Кроме того, в устройстве ячейки матричной запоминающей схемы могут быть выполнены на диодах, диодных ключах, трансформаторе, К0 1денсаторах и весовых резисторах, причем
адресные входы ячеек соединены с выводами первичной обмотки трансформатора: первый непосредственно, а второй - через диод, включенный в прямом направлении, разрядные входы матричной запоминающей схемы подключены к одним из выводов вторичных обмоток трансформатора, другие выводы которых соединены через соответствующий диод, включенный в обратном направлении,
с конденсатором и последовательно соединенными диодными ключами, причем выходы последних соединены с соответствующим выходом матричной запоминающей схемы, а аноды диодных ключей каждой ячейки соединены через весовые резисторы с соответствующим рабочим входом матричной заноминающей схемы.
Иа фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 - схема накопительной ячейки.
Устройство содержит цифровой запоминающий блок / с циклической выборкой, трансформаторный адресный блок 2, выходные операционные усилители-сумматоры 3 и матричную запоминающую схему 4 на ячейках
5, содержащих диоды 6, диодные ключи 7, 8,
трансформатор 9, конденсаторы 10 и весовые
резисторы.
Исходные данные записываются в цифровой запоминающий блок / с циклической выборкой, из которого затем эти данные циклически вводятся в накопительные ячейки 5 матричной запоминающей схемы 4. В накопительных ячейках 5 коды коэффициентов преобразуются в аналоговую форму - ток (с помош,ью диодных ключей 7, & и весовых резисторов), а сигналы с аналоговых выходов накопительных ячеек 5, составляющих строку матрицы, суммируются операционными усилителями-сумматорами 3.
В каждый цикл работы устройства из цифрового запоминающего блока / считываются коды. Разряды кода подаются на все ячейки матричной запоминающей схемы 4, но трансформаторный адресный блок 2 работает так, что при вводе каждого коэффициента положительный уровень напряжения появляется только на одной из его шин, а отрицательный уровень - на другой щине. При этом обтекается током только одна первичная обмотка, так как открывается диод 6, и во вторичных обмотках образуется э.д.с.
Если в некотором двоичном разряде кода коэффициента должен быть нуль, то этому соответствует нулевой потенциал в соответствующем разряде, считанный из цифрового запоминающего блока 1. Если же в этом разряде должна быть единица, то этот потенциал положителен.
При записи «1 диод 6 открыт, и конденсатор 10 заряжается. В дальнейшем (пока вводятся другие коэффициенты) тока в первичной обмотке трансформатора 9 нет, диод 6 закрыт, и конденсатор 10 разряжается через открытый диодный ключ 7 и весовой резистор на неотрицательное напряжение. Диодный ключ 8 при этом закрыт, так как на аноде у него отрицательный потенциал, а на катоде - нулевой. Постоянная времени цепи разряда и уровень заряда конденсатора должны выбираться из такого условия, чтобы к концу цикла между двумя вводами одного и того же коэффициента на конденсаторе оставался отрицательный потенциал, достаточный для запирания диодного ключа 8.
При записи «О потенциал анода диода 6 положителен, и диод 6 закрыт. Если конденсатор 10 был ранее заряжен отрицательным потенциалом, то через несколько циклов он разрядится полностью, диодный ключ 7 закроется. Тогда положительный уровень сигнала через весовой резистор и открытый диодный ключ 8 поступает на вход усилителя. Диодные ключи 7, 8 и весовые резисторы образуют, таким образом, цифро-аналоговый преобразователь, причем преобразуемый код хранится на запоминающих конденсаторах («О -отрицательный уровень, нулевой).
Несколько коэффициентов суммируются на в-ходе одного выходного операционного усилителя-сумматора 3. Чтобы обеспечить достаточную точность диодных ключей, необходимо, чтобы аналоговые переменные изменялись не от нуля, а от некоторого уровня ..
Сумма всех этих уровней должна быть вычтена из суммы коэффициентов на входе каждого выходного операционного усилителясумматора 4. Для такой кодмпенсации используются накопительные ячейки 5, на которые вместо переменной подается постоянное отрицательное напряжение.
Предмет изобретения
1.Устройство для ввода и хранения данных для аналоговых вычислителей, содержащее цифровой запоминающий блок с циклической выборкой, адресный блок, выходные операционные усилители-сумматоры и матричную запоминающую схему, отличающееся тем, что, с целью увеличения скорости ввода и объема хранения данных, в нем выходы цифрового заноминающего блока соединены с разрядными входами матричной запоминающей схемы, рабочие входы ячеек каждого столбца матрицы соединены с соответствующими выходами источников аналоговых сигналов, первые адресные входы ячеек каждого столбца матрицы подключены к соответствующим выходам первой группы выходов адресного блока, вторая группа выходов которого соединена со вторыми адресными входами ячеек каждой строки матрицы, а выходы матричной запоминающей схемы соединены со входами соответствующих операциодных усилителей-сумматоров.
2.Устройство по п. 1, отличающееся тем, что ячейки матричной запоминающей схемы выполнены на диодах, диодных ключах, трансформаторе, конденсаторах и весовых резисторах, причем адресные входы ячеек соединены с выводами первичной обмотки трансформатора: первый непосредственно, а второй - через диод, включенный в прямом направлении, разрядные входы матричной запоминающей схемы подключены к одним из выводов вторичных обмоток трансформаторов, другие выводы которых соединены через соответствующий диод, включенный в обратном направлении, с конденсатором и последовательно соединенными диодными ключами, причем выходы последних соединены с соответствующим выходом матричной запоминающей схемы, а аноды диодных ключей каждой ячейки соединены через весовые резисторы с соответствующим рабочим входом матричной запоминающей схемы.
мы.
название | год | авторы | номер документа |
---|---|---|---|
МНОГОПОЗИЦИОННАЯ МАТРИЦА УПРАВЛЕНИЯ | 1972 |
|
SU337818A1 |
Устройство для спектрального анализа | 1987 |
|
SU1670619A2 |
Аналого-цифровая вычислительная система | 1985 |
|
SU1320821A1 |
Аналого-цифровая вычислительная система | 1986 |
|
SU1420605A1 |
Устройство для защиты от однофазного замыкания на землю в сети с изолированной нейтралью (его варианты) | 1983 |
|
SU1129688A1 |
Устройство для ввода информации | 1978 |
|
SU785864A1 |
Аналоговое запоминающее устройство | 1986 |
|
SU1381602A1 |
ПРЕОБРАЗОВАТЕЛЬ ПЕРЕМЕННОГО НАПРЯЖЕНИЯ В ЦИФРОВОЙ КОД | 2001 |
|
RU2190229C1 |
БЫСТРОДЕЙСТВУЮЩИЙ ПРЕОБРАЗОВАТЕЛЬ ПЕРЕМЕННОГО НАПРЯЖЕНИЯ В ЦИФРОВОЙ КОД ОТКЛОНЕНИЯ | 1992 |
|
RU2074396C1 |
Функциональный преобразователь | 1985 |
|
SU1267445A2 |
Фиг. 2
Авторы
Даты
1973-01-01—Публикация