Изобретение огносится к И1м1пульсной техиике. Устройство тредиаэначвно для фор-мирования импульсов с задерж.кой относительно заиускающих импульсов. Известны устройства задержки на основе мостовой схемы с устройством сравнения в диагонали моста, содержащие транзисторный триггер с раздельными входами, управляемый триггером транзисторный ключ, через который разряжается конденсатор времязадающей йС-цепи мостовой схемы, подключенной К источнику шитания, источиик опорного напряжения, диодно-регенеративный ком1паратор, подключенный « времязадающей цепи и источнику опорного напряжения. В известных усрройст1вах используются несколько источников питания, которые иеобходи,мо стабилизировать, и отдельный транзисторный ключ. К термостабильности обратньгх параметров /,„, г, .э транзистора ключа предъявляются повышевные требования. Таким требованиям удовлетворяют только некоторые «ремниевые рраН31Исто(ры. В противном случае тармюстабильность выдержки :времени невысока, так как изменение обратных параметров 1 f, и г траизистара приводит « изменению как предельного уровня экопонанты на вре1мяз а дающем конденсаторе, так и ее постоянной времени. Предлагаемое устройство отличается тем, что времязадающая ЛС-цепь и цепь установки опорного н-апряжения, образующие мост, подключены между коллектором и эмиттером выходного транзистора триггера. Кроме того, к общей точке трансформатора и диода диодно-регенеративного «омпаратора, аодооединениого к цепи устанокк1И опорного напряжения, подклк чен через разделительный диод источник запирающего наиряжения, пр-ичем его (величина меньше, чем вел1И1Чина опорного напряжения. Это обеспечивает (повышение надежности устройст1ва. Подключение моста между коллектором и эмиттером выходного транзистора триггера уменьшает влияние этого транзистора на термостабильность выдержки времени, так как в данном случае времЯ(Задающий резистор не шунтируется закрытым транзистором. Благодаря такому подключению изменение напряжения на юоллекторе транзистора триггера, вызываемое из менением напряжения питания или температуры окружающей среды, практичесяи не влияет па стабильность выдержки времени. Подключение « общей точке трансформатора и диода диодно-регенератиВНого компаратора, подсоединениого к цепи установки опорного нап1ряжения, через разделительный диод источника запи рающего напряжения
исключает возни-кновение имтульса иа выходе устройства в момент его ваетуска.
Для ускорения восстановления устройства времязадающий резистор может шунтироваться ДИОДО М.
Сущность изобретения поясняется чертежом.
На чертеже тредставлена принципиальная схема щредлагаемо-го устр-ойства задержки.
Устройство содержит триггер 1 с раздельными БходаМИ 2 и 3. Между коллектором и эмиттером выходного тра«зисгора 4 триггера подключен мост 5, состоящий из времлзадающей ЛС-щепоч ки 6 и iueinHi установки опорного наюряжения 7. К о1бщей точке времязадающих резистора и коядеисатора и к выходу цепи установки оцор-ного напряжения подключены соответственно входы S и 9 диодно-регенеративного компаратора 10. К общей точке- трансформатора 11 и диода 12 (подключен через разделительный диод 13 источник за1пираю щего напряжения 14. Резистор нагрузки 15 диодно-регенеративного КОМпаратора подключен к эмиттеру транзистора 4 три1пгера 1.
В исходном состоянии транзистор 4 триггера 1 открыт, и конденсатор времязадающей цепочки 6 практически разряжен. Блокинг-генератор диодно-регенеративного компаратора 10 заторможен.
При поступлении на вход 2 триггера запускающего импульса триггер опрокидывается. Транзистор 4 затирается, обеспечивая заряд времязадающего конденсатора цепи 6 и питание цепи1 установки опорного напряжения 7. Опорное напряжение при этом приобретает значение, определяемое установленной выдержкой времени.
В М01мент сравнения напряжения на времязада-ющем конденсаторе с опорным блокинг-генератор диодно-регенеративного компаратора 10 вырабатывает одиночный импульс (выход 16). Этот имйульс поступает на вход 3 триггера и опрокидывает его. Транзистор 4 три1ггера открывается, обеспечивая разряд время(задак щего конденсатора.
По окончании разряда времязадающего конденсатора устройство возвра щается ,в исходное состояние.
Диод 17 служит для ускорення восстановления устройства.
Предмет изобретения
1.Устройство задержки импульсов, содержащее транзисторный триггер с раздельными входами, цмостовую схему, состоящую из RCцепи и Ц9ПИ установки опорного напряжения, к диагонали которой подсоединен диодно-регенеративный компаратор, отличающееся те, что, с целью повыщения стабильности и упрощения устройства, мостовая схема подключена между коллектором и эмиттером выходного транзистора триггера.
2.Устройство по 1п. 1, отличающееся тем, что, с целью /повышения надежности, в нем к общей точке соединения обмотки трансформатора и диода диодно-регенеративного компаратора, подключенного к цепи установки опорного напряжения, через разделительный диод подсоединен источник запирающего напряжения.
3.Устройство по пп. 1 и 2, отличающееся тем, что, с целью ускорения восстановления схемы, в нем времязадающий резистор зашунтирован полутроводниковьим диодом.
fff
название | год | авторы | номер документа |
---|---|---|---|
Устройство для управления однофазным тиристорным выпрямителем | 1984 |
|
SU1233253A1 |
Реле времени | 1980 |
|
SU868869A1 |
Устройство задержки | 1980 |
|
SU944093A1 |
ГЕНЕРАТОР ИМПУЛЬСОВ | 1972 |
|
SU354539A1 |
РЕЛЕ ВРЕМЕНИ | 1972 |
|
SU421065A1 |
Источник питания с защитой нагрузки от перенапряжений | 1981 |
|
SU1003054A1 |
Стабилизирующий преобразователь постоянного напряжения | 1986 |
|
SU1365292A1 |
Однотактный стабилизирующий преобразователь постоянного напряжения | 1986 |
|
SU1372530A1 |
Импульсный стабилизатор постоянного напряжения | 1984 |
|
SU1182499A1 |
Генератор импульсов | 1987 |
|
SU1448387A1 |
Авторы
Даты
1973-01-01—Публикация