1
Изобретение относится к радиотехнике и может быть использовано в гребенчатых фильтрах и другой радиоаппаратуре.
Известно оконечное устройство аналоговой линии задержки -на МОП-транзисторах с последовательным переносом дефицита заряда, содержащее импульсный источник иитания и выходной истоковый повторитель.
Цель .изобретения - устранить в выходном задержанном сигнале несущей тактовой частоты и расщирить полосы частот, пропускаемых через линию сигналов.
Для этого в уст|ройСтве введен дополнительный каскад задержки с последовательно включенным МОП-транзистором, между стоком и затвором .которого подключен конденсатор. В ВЫХОДНОМ истоковом повторителе параллельно первому управляющему транзистору включен второй Т1ранзистор, затвор которого -соединен с выходом дополнительного каскада задержки.
На чертеже приведена принципиальная схема предлагаемого оконечного устройства аналоговой линии задержки.
Оно содержит каскады на транзисторах 1, 2 и конденсаторах 3, 4. Транзистор 5 выполняет роль импульсного источника питания. На транзисторах 6 и 7 выполнен выходной истоко-вый ловторитель. С выхода транизстора 1 сигнал подается на затвор транзистора 6, параллельно которому включен транзистор 8. На затвор последнего подается сигнал с выхода транзистора 2. На затворы транзисторов 1, 2 и 5 подаются тактовые импульсы от противофазных источников ф1 и ф2.
Устранение несущей частоты в выходном импульсе происходит за счет сложения противофазных импульсов тактовой -частоты в выходном истоковом повторителе.
Предмет изобретения
Оконечное устройство аналоговой линии
задержки на МОН-т ранзисторах с последовательным переносом дефицита заряда, содержащее импульсный источник питания и выходной истоковый повторитель, отличающееся тем, что, с целью устранения в выходном задержанном сигнале несущей тактовой частоты и расширения полосы частот, пропускаемых через линию сигналов, в него введен дополнительный каскад задержки с последовательно включенным МОП-транзистором, между стоком и затвором которого включен конденсатор, а в выходном истоковом повторителе параллельно пе|рвому управляющему транзистору подключен второй транзистор, затвор которого соединен с выходом дополнительного каскада задержки.
-LL
название | год | авторы | номер документа |
---|---|---|---|
Линия задержки аналоговых сигналов | 1972 |
|
SU472441A1 |
Входной элемент дискретно-аналоговой линии задержки | 1980 |
|
SU942243A1 |
Устройство задержки аналоговыхСигНАлОВ | 1979 |
|
SU849424A1 |
Программируемый фильтр-коррелятор | 1979 |
|
SU824409A1 |
УСТРОЙСТВО ФОТОЭЛЕКТРИЧЕСКОГО ПРЕОБРАЗОВАНИЯ | 2004 |
|
RU2345502C2 |
УСТРОЙСТВО ДИСПЛЕЯ И СПОСОБ УПРАВЛЕНИЯ УСТРОЙСТВОМ ДИСПЛЕЯ | 2009 |
|
RU2464623C2 |
СДВИГОВЫЙ РЕГИСТР, УСТРОЙСТВО ОТОБРАЖЕНИЯ, СНАБЖЕННОЕ ТАКОВЫМ, И СПОСОБ ВОЗБУЖДЕНИЯ СДВИГОВОГО РЕГИСТРА | 2010 |
|
RU2488180C1 |
Формирователь центра тяжести импульсов | 1983 |
|
SU1129581A1 |
Ячейка коррелятора | 1979 |
|
SU843235A1 |
Емкостное накопительное устройство | 1975 |
|
SU555540A1 |
Авторы
Даты
1974-09-25—Публикация
1972-05-19—Подача