1
Изобретение относится к области вычислительной техники и может быть использовано для оценки математического ожидания случайных процессов.
Известны устройства для оценки математического ожидания, содержащие выпрямитель, преобразователь, элементы задержки, вентили, триггеры, элементы «И, элементы «ИЛИ, элементы «НЕ и счетчики.
Недостатком известного устройства является невозможность оценки математического ожидания Б темпе эксперимента.
Целью изобретения является повышение быстродействия устройства.
Поставленная цель достигается тем, что устройство содержит триггер Шмидта, вход которого соединен со входом устройства, третий и четвертый элементы «И, первые входы которых соединены с первым и вторым выходами триггера Шмидта соответственно, третий триггер, единичный и нулевой выходы которого подключены соответственно ко вторым входам третьего и четвертого элементов «И, первый элемент «ИЛИ, входы которого соединены с единичными выходами всех разрядов счетчика соответственно, и второй инвертор, вход которого соединен с выходом первого элемента «ИЛИ. Выход второго элемента «ИЛИ соединен со вторым входом первого элемента «И, а входы - с выходами третьего и четвертого элементов «И и второго инвертора соответственно. Входы третьего элемента «ИЛИ подключены к выходам третьего и четвертого элементов «И соответственно, а выход - со входом третьего инвертора. Выходы пятого и шестого элементов «И подключены соответственно к единичному и нулевому входам третьего триггера, а входы - к выходам второго и третьего инверторов и третьего элемента задержки соответственно.
На чертеже приведена функциональная схема устройства.
Предлагаемое устройство содержит выпрямитель 1, преобразователь 2 аналог-код, первый элемент 3 задержки, вентили 4 прямого кода, первый триггер 5, первую дифференцируюш,ую цепочку 6, второй элемент 7 задержки, первый элемент «И 8, счетчик 9, первый инвертор 10, второй элемент «И 11, третий элемент 12 задержки, второй триггер 13, вторую дифференцирующую цепочку 14, четвертый элемент 15 задержки, триггер Шмидта 16, третий элемент «И 17, четвертый элемент «И 18, третий триггер 19, первый элемент «ИЛИ 20, второй инвертор 21, второй элемент «ИЛИ 22, третий инвертор 24, третий элемент «И 25 и шестой элемент «И 26.
Выход мостовой схемы двухполупериодного выпрямителя 1 без сглаживания, служащей для предварительного выпрямления входных
электрических сигналов с целью возможности дальнейшего преобразования их, соедршен с входом преобразователя 2 аналог- кодгВыход тактовых импульсов преобразователя 2 аналог-код соединен с единичным-входом триггера 5, а также через элемент 3 задержки - с первыми входами вентилей 4 прямого кода, подключенных к единичным выходам соответствуюпдих триггеров старших разрядов, начиная с 1-го, комбинирова:нной схемы сумматора и реверсивного счетчика 9.
Единичный выход триггера 5 подключен к первому входу первого элемента «И .8, что позволяет осушествлять установку комбинированной схемы сумматора и реверсивного счетчика 9 на «О (что соответствует режиму «вычитание) тактовым импульсом преобразователя 2 аналог-код.
Второй выход преобразователя .2 аналогкод соединен с делителем, состоящим из триггера 13, второго элемента «И 11, дифференцирующей цепочки 14 и элемента 15 задержки. Выход делителя через элемент 12 задержки соединен со входом счетчика 9.
Для фиксации знака входного сигнала служит триггер Шмидта 16, для чего его вход соединен с входной клеммой. С помощью триггера Шмидта и триггера 19 осуществляется управление сумматора и реверсивного счетчика 9. Для этого выходы этих триггеров через третий и четвертый элемент «И 17 и 18, второй элемент «ИЛИ 22, элемент «И 8 и первый инвертор 10 соединены с клеммами « + и «- комбинированной схемы сумматора и реверсивного счетчика 9.
Элементы «И 25 и 26 дублируют режим работы комбинированной схемы сумматора и р еверсивного счетчика и соединены с элементами «И 17 и 18 таким образом, чтобы осуществлять управление триггером 19 в момент перехода комбинированной схемы сумматора и реверсивного счетчика 9 через нуль.
Устройство работает следующим образом.
Входные сигналы стохастического процесса выпрямляются выпрямителем 1 и поступают на вход преобразователя 2. При выходе триггера Шмидта 16 фиксируется знак входного сигнала. Тактовый импульс преобразователя 2 поступает на единичный вход триггера 5, устанавливает его в положение «1 и снимает «подпор с элемента «И 8. Этим обеспечивается установка счетчика 9 в релсим «вычитание. По истечении времени задержки элемента 3, тактовый импульс поступает на входы вентиля 4. Так как в счетчике 9 образуется величина Кп, то на вычитание подается величина «п/б (6 2). Таким образом, в счетчике 9 совершается операция а,п- -, после
чего триггер 5 возвращается в исходное состояние.
С выхода преобразователя 2 импульсы поступают на делитель. Коэффициент деления- K. t-f. Время t выбирается так, чтобы
2ч Таким образом, на выходе элемента
«И И й1меет,ся величина-iLil рде Xn+i - - -g
квантованная амплитуда сигнала. В зависимо5- сти-от знака JCn+i, который фиксируется на триггере 19, устанавливается режим работы счетчика 9. Если д:„+1 и an имеют одинаковые знаки - режим «сложение, если Xn+i и an имеют разные знаки - режим «вычитание.
Предмет изобретения
Устройство для оценки математического ожидания, содержащее выпрямитель, выход которого соединен со входом преобразователя аналог-код, первый выход преобразователя аналог-код через первый элемент задержки соединен с управляющими входами вентиля прямого кода и непосредственно. -, с, единичным входом первого триггера, единичный выход которого через первую дифференцирующую цепочку и второй элемент задержки подключен к пулевому входу первого триггера, нулевой выход которого подключен к первому входу .первого элемента «И, выход которого соединен с первым входом счетчика и через первый инвертор - с третьим входом счетчика, выходы старших разрядов которого подключены через вентиль прямого кода к младшим разрядам счетчика, второй выход преобразователя аналог-код соединен с первым входом второго элемента «И, выход которого через третий элемент задержки подключен
ко второму входу счетчика и непосредственно - единичному входу второго триггера, единичный выход которого соединен через вторую дифференцируюшую цепочку и четвертый элемент задержки с нулевым входом второго
триггера, нулевой выход которого подключен ко второму входу второго элемента «И, о тличающееся тем, что, с целью повышения быстродействия устройства, оно содержит триггер Шмидта, вход которого соединен со
входом устройства, третий и четвертый элементы «И, первые входы которых соединены с первым и вторым выходами триггера Шмидта соответственно, третий триггер, единичный и нулевой выходы которого подключены соответственно ко вторым входам третьего и четвертого элементов «И, первый элемент «ИЛИ, входы которого соединены с единичными выходами всех разрядов счетчика соответственно, второй инвертор, вход которого
соединен с выходом первого элемента «ИЛИ, второй элемент «ИЛИ, выход которого соединен со вторым входом первого элемента «И, а входы - с выходами третьего и четвертого элементов «И и второго инвертора
соответственно, третий элемент «ИЛИ, входы которого подключены к выходам третьего и четвертого элементов «И соответственно, третий инвертор, вход которого соединен с выходом третьего элемента «ИЛИ, и пятый и щестой элементы «И, выходы которых подключены соответственно к единичному и нулевому входам третьего триггера, а входы - к
выходам второго и третьего инверторов и третьего элемента задержки соответственно.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО для ОПРЕДЕЛЕНИЯ ДИСПЕРСИИ РАЗЛ1АХОВ И ПЕРИОДОВ СЛУЧАЙНОГО ПРОЦЕССА | 1973 |
|
SU383058A1 |
Устройство для формирования сигнала рассогласования | 1985 |
|
SU1277064A1 |
СЛЕДЯЩИЙ АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ | 1989 |
|
RU2028731C1 |
Аналого-цифровой преобразователь | 1989 |
|
SU1640823A1 |
Устройство для измерения мощности генератора электротермической установки | 1981 |
|
SU1095086A1 |
Устройство для формирования сигнала рассогласования | 1985 |
|
SU1317394A1 |
Устройство для регулирования расхода | 1984 |
|
SU1171759A1 |
Устройство для отображения информации на экране электронно-лучевой трубки (ЭЛТ) | 1988 |
|
SU1509862A1 |
Аналого-цифровой преобразователь интегральных характеристик электрических величин | 1981 |
|
SU1035790A1 |
АДАПТИВНЫЙ ЦИФРОВОЙ ЧАСТОТНЫЙ ДИСКРИМИНАТОР | 2000 |
|
RU2166773C1 |
0...-|Т}...
Авторы
Даты
1974-11-15—Публикация
1970-02-04—Подача