Распределитель импульсов Советский патент 1975 года по МПК H03K17/62 

Описание патента на изобретение SU484643A1

Изобретение относится к области вычислительной техники.

Известен распределитель имнульсов, выполненный на логических элементах «ИЛИ-НЕ/ И-НЕ, содержащий триггеры с раздельными входами и схемы управления, в котором единичный выход триггера t-ro разряда соединен с элементом схемы управления нулевым входом триггера (i-1)-го разряда (исключение составляет связь единичного выхода триггера 1-го разряда с элементом схемы управления единичным входом триггера последнего разряда и связь нулевого выхода триггера 1-го разряда с элементом схемы управления нулевым входом триггера последнего разряда).

Недостатками известного распределителя импульсов является то, что число каналов в Нем должно быть всегда кратно четырем. Кроме того, наблюдается недостаточное быстродействие в однотактном режиме.

Целью изобретения является расширение функциональных возможностей распределителя импульсов и повышение его быстродействия.

Это достигается тем, что выход первого логического элемента «ИЛИ-НЕ/И-НЕ схемы управления 1-го канала соединен с нулевым входом триггера i-ro разряда, с единичным .входом которого соединен выход первого

элемента схемы управления А-го канала (,

+i - при четном числе п

2, ч и k

«+1

/г-f 1

t,

+ 1, 2, 2

при нечетном числе п каналов). Нулевой выход триггера I-ro разряда соединен со входом второго логического элемента «ИЛИ-НЕ/ И-НЕ схемы управления г-го канала, со входом первого элемента схемы управления следующего канала и со входами обоих элементов схемы управления (k-1)-го канала. Единичный выход триггера i-ro разряда соединен со входом второго элемента схемы управления k-To канала, со входом первого элемента следующей схемы управления и со входами обоих элементов схемы управления (t-1)-го канала. Нулевой выход триггера 1-го разряда соединен со входами обоих элементов схемы управления нулевым входом триггера последнего разряда, а единичный выход триггера 1-го разряда соединен с обоими эле.ментами схемы управления единичным

входом триггера последнего разряда, единичный выход которого соединен со входом первого элемента схемы управления 1-го канала. Выход первого элемента каждой схемы управления канала соединен со входом второго элемента этой же схемы управления и со в.ходом

первого элемента схемы управления следующего канала. Вход первого элемента каждой схемы управления соединен с выходом второго элемента этой же схемы управления и шиной тактирования. Выход второго элемента последней схемы управления соединен со входом первого элемента схемы управления 1-го канала.

На чертеже в качестве примера приведена схема распределителя импульсов на шесть каналов, выполненного на потенциальных логических элементах «ИЛИ-НЕ.

.Элементы 1-6 образуют элементы памяти триггеров 7-9. Элементы 10-21 образуют схемы управления каналами (элементы 10 и

11образуют схему управления 1-го канала, элементы 12 и 13 - схему управления 2-го канала и т. д.). Из выходных шин 22-33 устройства шины 23, 25, 27, 29, 31 и 33 используются для получения импульсных сигналов, шины 22, 24, 26, 28, 30 и 32 - для получения инверсных сигналов. Выходы элементов 10, 12 и 14 - первых элементов схем управления 1-го, 2-го и З-го каналов - соединены с нулевыми входами соответственно 7-го, 8-го и 9-го триггеров (триггеров 1-го, 2-го и 3-го разрядов) - элементов 1, 3 и 5. Выходы элементов 16, 18 и 20 - первых элементов схем управления 4-го, 5-го и 6-го каналов - соединены с единичными входами соответственно 7-го, 8-го и 9-го триггеров - элементов 2, 4 и 6. Нулевые выходы триггеров 7, 8 и 9 соединены соответственно с элементами 11, 13 и 15 - вторыми элементами схем управления 1-го, 2-го и 3-го каналов, и с элементами 12, 14 и 16 - первыми элементами соответственно следуюш,их схем управления. Нулевой выход триггера 8 соединен с элементами 16 и 17 - элементами схемы управления, предшествуюш,ей схеме управления единичным входом триггера 8, аналогично нулевой выход триггера 9 соединен с элементами 18 и 19. Единичные выходы триггеров 7, 8 и 9 соединены соответственно с элементами 17, 19 и 21 - вторыми элементами схем управления 4-го, 5-го и 6-го каналов и с элементами 18, 20 и 10 - первыми элементами следующих схем управления. Единичный выход триггера 8 соединен с элементами 10 и 11 - элементами схемы управления, предшествующей схеме управления нулевым входом триггера 8, аналогично, единичный выход триггера 9 соединен с элементами

12и 13. Нулевой выход триггера 7 соединен с элементами 14 и 15 - элементами схемы управления нулевым входом триггера последнего разряда, аналогично, единичный выход триггера 7 соединен с элементами 20 и 21. Выход элемента 10 соединен с элементами 11 и .12, выход элемента 12 - с элементами 13 и 14, выход элемента 14 - с элементами 15 и 16, выход элемента 16 с элементами 17 и 18, выход элемента 18 с элементами 19 и 20, и выход элемента 20 с элементом 21. Входы элементов 10, 12, 14, 16, 18 и 20 соединены с шиной тактирования 34 и с выходами элементов.

соответственно 11, 13, 15, 7, 19 и 21. Вход элемента 10 (клемма 35) соединен с выходом элемента 21 (клемма 36) при не кольцевом режиме. В кольцевом режиме при четном числе п каналов клемма 35 соединена с клеммой 37, при нечетном числе п на клемму 35 подается потенциал, соответствующий логическому нулю.

Работа распределителя импульсов осуществляется следующим образом.

В начальный момент триггер 7 устанавливается в состояние «1 (выход элемента 2 равен «1). Остальные триггеры находятся в состоянии «О (выход элементов 4 и 6 равен «О). Поскольку в начальный момент входной сигнал, подаваемый на клемму 34, отсутствует, т. е. равен «О, и, учитывая начальное состояние триггеров, на выходе элемента 10 имеется «1, а на выходе элементов М-21 - «О. С приходом входного сигнала на выходе элемента 10 появляется «О, вследствие чего на выходе элемента 11-«1. По окончании действия входного сигнала на выходе элемента 10 сохраняется «О за счет «1, подаваемой с выхода элемента И, поэтому на выходе элемента 12 появляется «1, которая устанавливает триггер 8 в состояние «1, вследствие чего на выходе элемента 11 появляется «О. На выходе элемента 10 сохраняется «О, потому что на его вход с выхода элемента 4 «1 подается раньше, чем изменение значения выхода элемента 11. Аналогично распределяется второй входной сигнал. С приходом третьего

в общем случаего j входного сигнала «1

исчезает на выходе элемента 14 и появляется на выходе элемента 15. Все триггеры находятся в состоянии «1. По окончании третьего входного сигнала на выходе элемента 16 появляется «1, которая переводит триггер 7 в состояние «О, после чего на выходе элемента 15 появляется «О. Аналогично распределяются четвертый, пятый и шестой входные сигналы.

Предмет изобретения

Распределитель импульсов, выполненный на потенциальных элементах «ИЛИ-НЕ/И- НЕ, содержащий триггеры с раздельными входами и схемы управления каналами, отличающийся тем, что, с целью расширения функциональных возможностей и увеличения быстродействия, выход первого логического элемента «ИЛИ-НЕ/И-НЕ схемы управления t-ro канала соединен с нулевым входом триггера i-ro разряда, с единичным входом которого соединен выход первого элемента схемы управления k-то канала (, 2,

..., -- и - при четном числе п кал +1 , п

1 и k-налов; i 1, и.

+i - при

22

нечетном числе п каналов), нулевой выход триггера t-ro разряда соединен со входом второго логического элемента «ИЛИ-НЕ/И- НЕ схемы управления i-ro канала, со входом первого элемента схемы управления следующего канала и со входами обоих элементов схемы управления (k-1)-го канала, единичный выход триггера i-ro разряда соединен со входом второго элемента схемы управления k-To канала, со входом первого элемента следующей схемы управления и со входами обоих элементов схемы управления ()-го канала, нулевой выход триггера 1-го разряда соединен со входами обоих элементов схемы управления нулевым входом триггера последнего разряда, а единичный выход трИГгера 1-го разряда соединен с обоими элементами

схемы управления единичным входом триггера последнего разряда, единичный выход которого соединен со входом первого элемента схемы управления 1-го канала, выход первого

элемента каждой схемы управления канала соединен со входом второго элемента этой же схемы управления и со входом первого элемента схемы управления следующего канала, вход тгервого элемента каждой схемы управления соединен с выходом второго элемента этой же схемы управления и с шиной тактирования, выход второго элемента последней схемы управления соединен со входом первого элемента схемы управления 1-го канала.

Похожие патенты SU484643A1

название год авторы номер документа
Устройство для управления шаговым двигателем 1990
  • Арутюнян Ваган Шаваршович
  • Мурадян Ашот Завенович
  • Мнацаканян Грант Багратович
SU1741099A1
@ -Разрядный распределитель импульсов 1983
  • Арутюнян Ваган Шаваршович
  • Костандян Анжела Асатуровна
SU1150622A1
Устройство для программного управления @ -фазным шаговым двигателем 1989
  • Арутюнян Ваган Шаваршович
  • Мурадян Ашот Завенович
  • Мнацаканян Грант Багратович
SU1714577A1
Устройство для управления шаговым двигателем 1986
  • Арутюнян Ваган Шаваршович
  • Мурадян Ашот Завенович
  • Мнацаканян Грант Багратович
  • Абрамян Ашот Арамович
SU1374179A1
Устройство для сопряжения ЭВМ с периферийными устройствами 1988
  • Асцатуров Рубен Михайлович
  • Алымов Александр Семенович
  • Овсянников Валерий Иванович
  • Павловец Нина Николаевна
  • Стецик Александр Михайлович
SU1594551A1
Распределитель 1983
  • Арутюнян Ваган Шаваршович
  • Мурадян Ашот Завенович
  • Костандян Анжела Асатуровна
SU1088123A1
Регистр сдвига 1977
  • Воробьев Юрий Захарович
SU651418A1
Распределитель импульсов 1977
  • Сорин Виталий Александрович
SU668095A1
Многоканальное устройство для подключения абонентов к общей магистрали 1985
  • Лысенко Эдуард Викторович
  • Литвинов Анатолий Леонидович
  • Бодрова Валентина Леонидовна
  • Захарова Елена Сергеевна
  • Куц Светлана Анатольевна
SU1401459A1
Многоканальное устройство приоритета 1989
  • Маханек Михаил Михайлович
  • Чернявский Виктор Евгеньевич
SU1642468A1

Иллюстрации к изобретению SU 484 643 A1

Реферат патента 1975 года Распределитель импульсов

Формула изобретения SU 484 643 A1

SU 484 643 A1

Авторы

Потехин Анатолий Иванович

Даты

1975-09-15Публикация

1973-07-20Подача