Изобретение относится к автоматике и вычислительной технике, может найти применение в цифровых устройствах различного назначения, например в цифровых системах автоматического управления и контроля при повышенных требованиях к их надежности. Известен резервированный счетчик импульсов, содержащий резервные каналы, каждый из которых содержит триггеры, мажоритарный элемент и узел сброса в О , выход которого подключен ко входам сброса в О каждого разряда счетчика в нечетных кан лах непосредственно, а в четных кана лах - через элемент ИЛИ, причем нечетные и четные резервные каналы под ключены попарно к соответствующим ши нам питания, выход блока обнаружения перепадов напряжения подключен ко второму входу элемента ИЛИ четного к счетчи нала и к иине установки в ка нечетного канала соответствующей пары, а выход блока обнаружения пере падов соединен с соответствующей шиной питания l , Недостатками известного устройств являются его сложность и связанная с ней пониженная эксплуатационная надежность. Известен также резервированный счетчик импульсов, каждый разряд которого содержит три триггера и мажоритарный элемент, причем тактовые входы триггеров соединены между собой, а выходы триггеров подключены ко входам мажоритарного элемента, выход которого соединен с тактовыми входами триггеров последующего разряда 2 , Недостатки устройства - отсутствие возможности коррекции сбоев в одном из триггеров разряда и вследствие этого - недостаточная достоверность результата счета. Цель изобретения - повышение достоверности результата счета. Для достижения поставленной цели в резервированный счетчик импульсов, каждый разряд которого содержит три триггера и мажоритарный элемент, тактовые входы триггеров соединены между собой, а выходы подключены ко входам мажоритарного элемента, прямой выход которого соединен с тактовыми входами триггеров последующего разряда, в каждом разряде инверсный выход мажоритарного элемента соединен со входами разрешения записи единиц триггеров, а прямой выход - со входами раэрешения записи нулей триггеров . 3 На чертеже представлена структур электрическая схема трех разрядов предложенного устройства. Устройство содержит шину входног сигнала 1, резервные каналы 2-4, тр t-epH 5,5,52,6,6,62,7,7,72 с такт вым входом, мажоритарные элементы 8,8 , 8. . В состав каждого разряда счетчик входят три триггера 5-7 и мажоритар ный элемент 8. Тактовые входы триггеров соединены с шиной входных сче ных импульсов 1, их выходы подсоеди нены соответственно к трех входам мажоритарного элемента 8. Разрешающие триггеров для записи ч объединены и соединены с инверсным выходом мажоритарного элемента 8 данного разряда. Разрешающие входы триггеров для записи О объедине ны и соединены с прямым выходом мажоритарного элемента 8 данного разряда и тактовыми входами триггеров последующего разряда. В качестве триггера с тактовым входом может быть использована универсальная триггерная схема, имеющая один тактовый вход и два разрешающих (напри мер 45,3 К триггер). Для пояснения рассмотрим i-того разряда счетчика импульсов. На предварительно обнуленный резервированный счетчик импульсов по шине 1 подаются импульсные сигналы После окончания каждого импульса состояние- каждого разряда счетчика анализируется на мажоритарных элементах 8, 8, 8 по принципу два из трех . С мажоритарных элементов достоверные сигналы поступают на тактовые входы триггеров последующи разрядов 5, 6, 7, Sg, 6, 7. Кроме того, перед поступлением очередного счетного импульса происх дит поразрядная корректировка сост ния всех разрядов счетчиков, если она необходима. Для этого инверсные выходы мажоритарных элементов 8 8.,) данного разряда подключены (8. - I I т f f к разрешающим входам записи триггеров данного разряда 5, 6, 7 (5, 6, 7, 5, б2, 72), а прямые выходы к разрешающим входам запи О соответственно. Если -триггеры данного разряда н были подвергнуты сбою, сигналы с мажоритарного элемента 8 (8, Bj) подготавливают их к следующему переключению. В противном случае кор 6 ректируется триггер, в котором произошел сбой (происходит пропуск сче- , та), Таким образом, счетный импульсный сигнал последовательно переписывает достоверную информацию со всех элементов мажорирования. При этом информация в сбившихся триггерах всех счетчиков автоматически корректируется. При поступлении следующего счетного Импульса триггеры каждого разряда переходят в следующее устойчивое состояние. При этом сигналы с элементов мажорирования подготавливают триггеры к переключению в следующее устойчивое состояние и в случае необходимости корректируют их. Реализация предложенного схемного решения позволит: -повысить надежность контроля и корректировку счета импульсов, так как контроль и корректировка результата счета производится поразрядно; -повысить достоверность результата передаваемой информации благодаря использованию резервированных счетчиков в двух, режимах - в режиме счета (и деления частоты) передаваемой информации и в режиме корректировки результата счета для исправления ошибок. Формула изобретения Резервированный счетчик импульсов, каждый разряд которого содержит три триггера и мажоритарный элемент, тактовые входы триггеров соединены между собой, а выходы подключены ко входам мажоритарного элемента, прямой выход которого соединен с тактовыми входами триггеров последующего разряДа, отличающийся тем, что, с целью повышения достоверности результата счета, в каждом разряде инверсный выход мажоритарного элемента соединен со входами разрешения записи единиц триггеров, а прямой выход - со входами разрешения записи нулей триггеров. Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР № 432702, Н 05 К 10/00, 18.10.71. 2. Овчинников В.В. и др. Проектирование быстродействующих микроэлектронных цифровых устройств. М., Сов.радио , 1975, с. 192, рис. 5.5.
название | год | авторы | номер документа |
---|---|---|---|
Резервированный счетчик | 1982 |
|
SU1040603A1 |
РЕЗЕРВИРОВАННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ | 2022 |
|
RU2785274C1 |
Резервированный счетчик импульсов | 1983 |
|
SU1125790A1 |
РЕЗЕРВИРОВАННЫЙ СЧЕТЧИК ИМПУЛЬСОВ | 1971 |
|
SU432702A1 |
Устройство для мажоритарного выбора асинхронных сигналов | 1989 |
|
SU1633529A1 |
Резервированный счетчик импульсов | 1981 |
|
SU982197A1 |
Устройство для управления реконфигурацией резервированной вычислительной системы | 1991 |
|
SU1837296A1 |
Устройство для оперативной реконфигурации резервированной системы | 1990 |
|
SU1727125A1 |
Мажоритарное резервированное счетное устройство | 1980 |
|
SU938411A1 |
Трехканальный резервированныйРАСпРЕдЕлиТЕль иМпульСОВ | 1978 |
|
SU798848A1 |
Авторы
Даты
1979-01-05—Публикация
1977-05-27—Подача