Устройство для распознавания образов Советский патент 1979 года по МПК G06K9/00 

Описание патента на изобретение SU652581A1

(54) УСТРОЙСТВО ДЛЯ РАСПОЗНАВАНИЯ ОБРАЗОВ

Похожие патенты SU652581A1

название год авторы номер документа
Устройство для распознавания образов 1977
  • Бобышев Арнольд Григорьевич
SU732925A1
Устройство для распознования импульсных частотно-модулированных сигналов 1983
  • Дятлов Анатолий Павлович
  • Коваленко Евгений Иванович
SU1113760A1
РЕГИСТРАТОР ПРЕДВЕСТНИКА ЗЕМЛЕТРЯСЕНИЯ 2001
  • Давыдов В.Ф.
  • Никитин А.Н.
  • Новоселов О.Н.
  • Даровских А.Н.
  • Ставицкий А.И.
RU2229736C2
Устройство для распознавания формы сигналов 1973
  • Латышев Вячеслав Васильевич
SU467374A1
Устройство для считывания символов 1982
  • Исмаилов Тофик Кязим Оглы
  • Гавриш Анатолий Иванович
SU1164749A1
УСТРОЙСТВО ДЛЯ РАСПОЗНАВАНИЯ ИЗОБРАЖЕНИЯ ОБЪЕКТА 1992
  • Попов Михаил Алексеевич[Ua]
  • Марков Сергей Юрьевич[Ua]
RU2054196C1
УСТРОЙСТВО ДЛЯ РАСПОЗНАВАНИЯ СЛУЧАЙНЫХ СИГНАЛОВ 2003
  • Прудников С.Я.
  • Титов А.А.
RU2245561C1
Устройство для распознавания изображений 1983
  • Гафаров Зикаф Мидхатович
  • Гафаров Ренат Мидгатович
SU1215123A1
Устройство для распознавания образов 1976
  • Буланов Юрий Васильевич
  • Волкова Ольга Владимировна
  • Ставицкий Анатолий Иванович
  • Ставицкий Валентин Иванович
SU658579A1
Устройство для распознавания случайных сигналов 1980
  • Атаянц Борис Аванесович
  • Паршин Валерий Степанович
SU928374A1

Иллюстрации к изобретению SU 652 581 A1

Реферат патента 1979 года Устройство для распознавания образов

Формула изобретения SU 652 581 A1

Изобретение относится к технической кибернетике, в частности, к устройствам для распознавания образов, и может быть использовано в .читающих автоматах, системах классификации электрических сигналов, представленных как в дискретной, так и в аналоговой форме, при решении задач распознавания большого количества классов электрических сигналов с высокой скоростью. Известны устройства для распознавания образов, одно из которых содержит блок считывания, соединенный со входом функционального преобразователя, выход которого подключен к интегратору, пороговый элемент и блок адаптации 1. Однако известное устройство характеризуется трудностью достижения высокой разрешающей способности, при распознаваний большого количества классов и из-за этого снижением надежности распознавания. Наиболее близким к изобретению является другое известное устройство, содержащее -функциональный преобразователь, соединенный с блоком считывания информации, подключенным к блоку синхронизации, и с интегратором, выход которого подключен к пороговому элементу, и блок памяти, соединенный с пороговым элементом и с блоком принятия решения 2. Это устройство не имеет также достаточно высокой надежности распознавания. Цель изобретения заключается в повышении надежности распознавания. В описываемом устройстве это достигается тем, что оно содержит блоки коглмутации, одни из которых соединены с функциональным преобразователем, а другие - со входом порогового элемента, и блоки формирования пороговых сигналов, выходы которых подключены к соответствующим блокам коммутации, соединенным с блоком синхронизации. На чертеже представлена блок-схема описываемого устройства. Оно включает блок считывания информации 1, функциональный преобразователь 2, выполненный в виде политрона с функциональными пластинами 3, блоки коммутации 4, блоки формирования пороговых сигналов 5 и б, пороговый элемент 7, интегратор 8, блок памяти 9, блок принятия решения 10, содержащий узлы адаптации 11, и блок синхронизации 12. С выхода блока 1 на вход функционального преобразователя 2 поступает входная функция в виде электрического сигнала, содержащего информативные признаки считываемого образа, На функциональных пластинах 3 с помощью одного из блоков 4 формируются граничные условия преобразования входной функции из напряжений,.вырабатываемых блоком 5, причем считывание образа производится многократно, и каждому считыванию соответствует свой набор граничных условий. Указанное соответствие обеспечивается блоком синхронизации 12. Количество считываний одного образа, а следовательно, и количество наборов граничных условий, может быть различным и зависит от сложности распознавания образа при выбранной степени надежности. На выходе функционального преобразователя 2 появляется последовательность преобразованных функций, отражающих различные информативные признаки распознаваемого образа. Эта последовательность, пройдя через интегратор 8, поступает на один вход порогового элементу 7 уже в виде последовательности интегральных, значений указанных функций. На другой вход порогового элемента 7 от блока 6 через блок 4 поступает последовательность значений пороговых сигналов. Каждому номеру последовательности интегральных значений соответствует свое значение порогового сигнала. Это соответствие обеспечивается блоком син.хронизации 12. Пороговый элемент 7 производит сравнение между соответствующими значениями пороговых сигналов и интегральными значениями преобразованных входных функций. На выходе порогового элемента 7 появляется последовательность рещений, записываемая в блок 9. После записи всех решений происходит смена образа,, и цикл повторяется. С выхода блока 9 вся .совокупность решений одновременно поступает на входы всех узлов адаптации 11 блока 10, каждый из которых принимает рещение о принадлежности распознаваемого образа к одному из двух классов, причем в каждом узле 11 разделение происходит по различным критериям. Совокупность рещений узлов адаптации 11 в виде двоичного кода представляет собой решение о принадлежности распознаваемого образа к одному из множества распознаваемых классов. Формула изобретения Устройство для распознавания образов, содержащее функциональный преобразователь, соединенный с блоком считывания информации, подключенным к блоку синхронизации, и с интегратором, выход которого подключен к пороговому элементу, и блок памяти. Соединенный с пороговым элементом и с блоком принятия решения, отличающееся тем, что, с целью повышения надежности распознавания, оно содержит блоки коммутации, одни из которых соединены с функциональным преобразователем, а другие - со входом порогового элемента, и блоки формирования пороговых сигналов, выходы которых подключены к соответствующим блокам коммутации, соединенным с блоком синхронизации. , Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР № 438028, кл. G 06 К 9/00, 1974. 2.Патент Японии № 49-12021, кл. 97 (7) НЗ, 1974.

SU 652 581 A1

Авторы

Ставицкий Валентин Иванович

Лапшин Сергей Константинович

Даты

1979-03-15Публикация

1977-09-19Подача