следующим законам: сочетяний, перечтаиовок, размещений, периодическому, нормальному, случайному и т. д). Такая задача позникает при подготовке ошфаторов цифровых вычислительных машин (ЦВЛ) и автоматизированных систем управления и контроля (АСУ и АСК)
Целью изобретения является расширение функциональных возможностей за счет исследования тестовой информации в двоичных и восьмеричных кодах.
Поставленная цель достигается тем, что устройство содержит группу сумматоров по модулю два, первые входь1 Которых соединены с соответствующими единичными выходами группы триггеров и :&ыходами блока индикации, вторые входы группы сумматоров по модулю два соединены с выходами первого и второго блоков задания кодов, входы сброса которых соединены со вторым выходом кольцевого регистра, а выходы группы сумматоров по модулю два соедпнёны непосредственно с соответствующими первыми входами группы элементов И и через многовходовой элемент ИЛИ .- с первым входом элемента И, вторые входы элемента И и Группы элементов И соединены с третьим выходом кольцевого.регистра, выходы элемента И и группы элементов И сое. динены соответственно со счетным входом второго двоичного счетчика и с соответствующими счетными входами группы двоичных счетчиков, четвертый выход кольцевого регистра соединен с управляющими входами генератора чисел и группы ключей; а также - со счётным входо.м первого двоичного счетчика, единичный вы.ход триггера соединен с управляющим входом ключа.
Блок-схема устройства приведена на чертеже.
Устройство содержит генератор чисел 1, выходы которого подключены к единичным входам группы триггеров 2 через группу ключей 3; кольцевой регистр 4; блок индикацни 5, которЬ1Й индицирует состояние груп71ьг триггеров 2; группу сумматоров 6 по модулю два, первые входы которых подключены к единичным выходам группы триггеров 2; первый 7 и второй 8 блоки задания кодов, выходы которых подключены ко вторым входам группы сумматоров 6; многовходовый элемент ИЛИ 9, группу двоичных счетчиков 10, к счетным входам которых через группу элементов И 11 подключены соответствующие выходы группы сумматоров б по модулю два, второй двоичный счетчик 12, к счетному -входу которого через элемент И 13 и элемент ИЛИ 9 подключены выходы группы сумматоров 6 по модулю два, делитель частоты 14, вх.од которого подключен к тактовому входу устройства, первый блок задания коэффициента деления 15, выход которого соединен с управляющим входом делителя частоты 14; переключатель 6 вход которого соединен с входом кольцево
го регистра 4, а выходы .1Н)чены ко входам первого б.ижа задания К(г((и|)1 цие1гг.ч деления 1о; триггер 17; ключ IcS; нерпый дноичшяй счетчик 19 и второй блок задания коэффици нта деления 20. выход KdToрого соединен с упранляющим г{холом первого двоичного счетчика 19.
Пыходы кольцевого регистра 4 соединены соответствующим образом со счетным входом второго двоич)(ого счетчика 19, с управляющими входами генератора чисел I и группы ключей 3, со вторыми входами группы триггеров- 2, со входами сброса блоков 7 и 8, со вторыми входами группы элементов И II и элемента И 13
Устройство работает следующим образом.
По команде «Исходное («Исх) двоичные счетчики 10, 12, 19, кольцевой регистр 4, а также двоичный счетчик делителя час тоты 14 устанавливаются в исходное положение, триггер 17 и блоки 7, 8 - в нулевое положение. Ключи 18. и 3 закрываются, триггеры 2 переводят в нулевое состояние, блок управления 5 гаснет. С помощью блока 20 переключателя 16 и блока 15 соответственно вводится дополнение в двоичный счетчик 19 и задается величина коэффициента деления К. делителя частоты 14.
В генераторе чисел 1 устанавливается заданный закон следования двоичных чисел.
По команде «Пуск триггер 17 переводится в единичное состояние, ключ 18 открывается. Лервый же импульс на входе кольцевого регистра 4 формирует управляющий импульс на его четвертом выходе, который фиксируется на двоичном счетчике 19, формирует очередное число в генераторе чисел и открывает ключ 3. Двоичное число запоминается на триггерах 2, загораются соответствующие лампочки блока 5 и подается соответствующий кодовый сигнал На первые входы группы су.мматоров 6 по модулю два. Оператор запо п1пает число на блоке 5 в двоичном И..1Н вось.мсричном коде и соответственно с помощью блоков 7 или 8 набирает это число и в виде двоичного кода подает на вторые входы сумматоров 6 по модулю два...
Если поданные на первые и вторые входы группы сумматоров б по модулю два кодированные сигналы совпадают, тогда на всех выходах группы сумматоров по модулю два формируются нулевые сигналы, которые нигде не фиксируются.
Если указанные коды на входах соответствующих сумматоров б по модулю два не совпадают по значению (нуля или едилицьи, тогда на выходах таких сумматоров формируются единичные сигналы, которые поступаютна первые входы соответствующих элементов И II и 13. По второму импульсу на входе кольцевого регистра 4 на третьем его выходе формируется сигнал, который поступает на вторые входы элементов И 11 II 1.. При. 11,1 гг)(|-пи.. Bi)i.o.i;i viovoHioa М I п 1.Ч с(1.-,,).птр 1отся еЛИНИЧКЫС (M li;il.Ibl. КСПОрЬК ф 1КСН{)уЮТСЯ двоичными счетчиками 10.и 12, По третьему импульсу ил входе кольцевого | егистра 4 иа втором его формируется елииичный сигнал, который устанавливает блоки 7 И 8 в исходные положения. Четвертый кмгтульс на вхоле кольцевого регистра 4 формирует из его первом выходе единичный сигнал и с этого момента начинается Второй идентичный цикл работы.устройства. При отрчете заданного числа циклов двеичнЕ 1й счетчик 19 формирует импульс переполнения, которой переводит триггер 17 в нулевое состояние, ключ 18 закрывается. При последовательной реализации команды «Исходное («Исх), ввода дополнения в счетчик 19 и выдаче команды «Пуск, отрабатывается заданное.число циклов в работе устройства. С помоншю переключателя 16 можно изменять догюлненне, вводимое в двоичный счетчик делителя частоты 14, а следовательно, и время цикла и, таким образом, предъявлять соответствующие требованияк быстродействию и точности работы оператора в течение заданного числа циклов. Любые ошибки оператора фиксируются двоичным счетчиком 12, а ошибки по соответствующим разрядам - двоичными счетчиками 10, По числу заданных циклов, сложности двоичного числа, числу допущенных ошибок оператором, лЧлительиости и количеству циклов можно судить об эффективности работы оператора. Предлагаемое устройство позволяет производить эффективную тренировку операторов по быстрому запоминанию и точности реакции на информацию в двоичных и восьморнчных кодах с различными законами их следования. Необхо.1нмость и таких тренировках возникает при подготовке операторов ЦВМ, а также АСУ и АСК. Информацию, отображаемую транспарантами в виде двоичных или-восьмеричных кодов, операторы запоминают и затем вводит по соответствующим каналам ЦВМ, АСУ и АСК в. качестве новых исходных данныхдля последующих расчетов или отладки, а также при подаче команд управления н операциях контроля. Тренировки .с помощью предлагаемого устройства позволяет свести до минимума субъективные операторов, я следовательно, существенно повысить точность работы, эффективность и экономичность использования ЦВМ, АСУ на АСК. сократить время отладки п|ч грамм на ЦВМ и исключить нарушение функционирования а в некоторых случаях, и аварийные ситуации, АСУ и АСК. Формула изобретения Устройство для стохастических тест вы.х ксслело аний, содержани-с гсиерятор чисел, группу ключей, входы которы.х сосдн нсны с выходами генератора чи-ел. rpytiny триггеров, единичные входы которых соединсн1 1 с соответствующими выходами группы ключей, блок индикации, кольцевой регистр, первый выход которого соедигген с нулевыми входами группы триггеров, делнтель частоты, вход которого подключен к тактово.му входу устройства, ключ, вход которого соединен с выходом делителя частоты, а выход -- со входом кольцевого регистра, первый блок задания коэффициента деления, вь.ход которого соединен с управляющим входом делителя частоты, переключа-, тель, быходы которого соединены со входами первого блока задания коэффициента деления, а вход переключателя сгл дине/1 с выходом ключа, второйблок задания коэффициента делеиия. первый двоИчггый счетчик, управляющий вход которого соединен- с выходом второго блока задания коэффициента деления, триггер, нулевой вход которого соединен с выходом первого двоичного счетчика, второй двоичный счетчик и группу двоичных счетчиков, первый и второй блоки задания кодов, многовходовой элемент И,ЧИ. элемент И и группу элементов И, отличающееся тем, что, с целью расщирения функциональных возможностей за счет исследования тестовой информации в двоичных и восьмеричных кодах, оно содержит группу сумматоров по модулю два, первые входы которых соединены с соответствующими единичными выходами группы триггеров и выходами блока индикации, вторые входы группы сумматоров по модулю два соединены с выходами первого и второго блоков задания кодов, входы сброса которых соединены со вторым выходом кольцевого регистра, а выходы группы сумматоров по модулю два соединень непосредственно с соответствующими первыми входами группы элементов И н через многовходовой эле.мент ИЛИ - с первым входом элемента И, вторые входы элемента И и группы элементов И соединены с третьим выходом кольцевого регистра, выходы элемента И и группы элементов И соединены соотстветственно со. счетным входом второго двоичного счетиика и с соответствующими счетны.мн в.ходами группы двоичных счетчиков, четвертый выход кольцевого регистра соединен с управляющими входами генератора чисел н группы ключей, а также - со счетным в.чодом первого двоичного счетчика, единичный выход .триггера соединен с управляющим входом ключа. Источники инфор.мацин, принятые во внимание при экспертизе 1. Авторское свидетельство СССР 40198,5. кл. G OG F 1/02, 1971. 2 Авторское свидетельство СССР 450176, кл. G 06 F 11/00. 1973.
ff
t-FI
HCJ(.
название | год | авторы | номер документа |
---|---|---|---|
Многоканальное устройство для ввода информации | 1984 |
|
SU1265783A1 |
Устройство для тренировки операторов | 1989 |
|
SU1730652A1 |
Генератор последовательности чисел | 1981 |
|
SU999032A1 |
Генератор псевдослучайных последовательностей импульсов | 1981 |
|
SU978147A1 |
Арифметическое устройство | 1989 |
|
SU1656525A1 |
Устройство для считывания изображений | 1983 |
|
SU1104554A1 |
Устройство для контроля аналоговых объектов | 1985 |
|
SU1288702A1 |
Вероятностное устройство для решения краевых задач | 1982 |
|
SU1101838A1 |
Устройство для задания тестов | 1983 |
|
SU1141379A2 |
Генератор случайного процесса | 1982 |
|
SU1037249A1 |
HJ Q
Авторы
Даты
1979-05-05—Публикация
1976-05-21—Подача