(54) СПОСОБ ПЕРЕСТРОЙКИ ОДНОРОДНОЙ СТРУКТУРЫ С НЕИСПРАВНЫМИ ЯЧЕЙКАМИ ПРИ РЕАЛИЗАЦИИ ВЫЧИСЛИТЕЛЬНЫХ УСТРОЙСТВ структуры 2 - информационная шина; 3 - неисправная ячейка. На фиг. 2 реализация вычислительного устройства в однородной структуре с нечсправ ными ячейками, где: 4 - ячейка, за нятая в реализации вычислительного устройства; 5 - йеиспользованная информациониая шина; 6 - использованная информационная шина; 7 - входы и выходы вычислительного устройства. На фиго 3 - однородйая структура с исключенными неисправными ячейками, где; 8 - ячейка однородной структуPfcj, в которой входные горизонтальные (вертикальные), информационные шины подключены-к выходным горизонтальным (вертикальньм) информационным шинам; 9 - блокированная ячейка однородной структуры; 10 - адресная шина На фиг., 4 - реализация вычислительного устройства в однородной структуе е с исключенными Неисправными ячейками Осуществление- спос.оба перестройки однородной структуры с неисправными ячейками при рё 1Лизации вбзчисяителвных устройств проходит, в следующей последовательности Пусть дана однородная структура, ячейки которой рас положены в узлах двухмерной с целочисленными координатами, и ко ординаты, например, и 3;1 неисправных ячеек 3. В ячейках 1, pacttort женных на. строках ячеек 3, входн1ие вертикальные информационные шины 2 подклн5чают к вьаходным вертикальным информационным шинаМ 2, преобразуя их в ячейки 8. ьнало ичнсз в ячёйка:х {эасположенных на столбцах неисправных 3, входные горизонтальные информационные шины 2 подключают к выходным 1Ю рйзонтальным информационным шинам 2,.преобразуя их в ячейки 8, Затем каждую из горизонтальных адресных шин Ю, начиная со строки неисправной ячейки 3, отключают от ячеек 1 своей строки и подключают к. ячейкам 1 последующей строки, а каждую из вертикальных адресных шин 10, начиная со столбца неисправной ячейки 3, отключают от ячеек 1 своего столбца и подключают к ячейкам 1 пос ледующего столбца. В результате ячей ки 3 Преобразуются в ячейки 9, т.е. окажутся заблокированными.
661793 Таким образом, использование данного способа позволяет при обнаружении неисправных ячеек перестроить однородную структуру один раз и реализовать различные вычислительные устройства без изменения их структурных схем, что, естественно- приводит к значительному повьяиению быстродействия реализации вычислительных устройств в однородных структурах и дает ощутимый технико-экономический эффект. Формула изобретения Способ перестройки однородной структуры с неисправными ячейками при реализации вычислительных устройств, состоящий в исклйчении неисправных ячеек и подключении ячеек неиспользованных строк и столбцов однородной (Структуры ,от ли ча ющ и и с я тем, что, с целью Повышения быстродействия, в каящой из ячеек, распойоженных на строке неисправной ячейки, входные вертикальнее информационные шины подкллчают к выходным вертикальнам информационным юингии, а в из ячеек, расположенных на столбце неисправной я хейки, входные горизвйтальныё информационные шины Пддйлючают к выходным горизонтальным информационным шинам, затем каждую из горизонтальных адресных шин, начиная со строки -неисправной ячейки, отключают от своей -строки и подключают к ячёйкаая последукяцей строки, а каждою из вертикальных адресных шин, начиная со столбца неисправной ячейки, отключают от ячеек своего столбца и подключают к ячейкам последунвдего столбца. Источники информации, принятые во внимание при экспертизе 1. Койфман Д.А. Регулярное локальное резереированиё и перестройка в вйгчислительных средах. Новосибирск, Наука, 1970, с. 35. 2. Ускач М.А. Разработка и исследование многофункциональных перестраиваемЕзСс элементов и устройств на МДП-интегральных схемах. Дис. на соискание уч. степени к.т.н., М., 1970.
название | год | авторы | номер документа |
---|---|---|---|
Логическая ячейка | 1975 |
|
SU577525A1 |
Однородная вычислительная структура для @ разложения матриц | 1984 |
|
SU1249531A1 |
Однородная вычислительная среда | 1978 |
|
SU798808A1 |
Ассоциативный параллельный процессор | 1981 |
|
SU1166128A1 |
Устройство для отображения информации на экране газоразрядной индикаторной панели | 1985 |
|
SU1361536A1 |
Однородная вычислительная структура | 1982 |
|
SU1164713A1 |
Устройство для решения задач на графах | 1988 |
|
SU1675907A1 |
Буферное запоминающее устройство | 1985 |
|
SU1287238A1 |
ЯЧЕЙКА ОДНОРОДНОЙ ВЫЧИСЛИТЕЛЬНОЙ СРЕДЫ, ОДНОРОДНАЯ ВЫЧИСЛИТЕЛЬНАЯ СРЕДА И УСТРОЙСТВО ДЛЯ КОНВЕЙЕРНЫХ АРИФМЕТИЧЕСКИХ ВЫЧИСЛЕНИЙ ПО ЗАДАННОМУ МОДУЛЮ | 2011 |
|
RU2477513C1 |
Устройство для контроля оперативной памяти | 1981 |
|
SU1014041A1 |
Авторы
Даты
1979-05-05—Публикация
1976-03-26—Подача