Реверсивный распределитель импульсов Советский патент 1980 года по МПК H03K17/62 

Описание патента на изобретение SU752806A1

(54) РЕВЕРСИВНЫЙ РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ

Похожие патенты SU752806A1

название год авторы номер документа
Реверсивный распределитель импульсов 1981
  • Субботин Леонид Константинович
  • Шпилевой Борис Николаевич
  • Южаков Анатолий Николаевич
  • Якушев Александр Кузьмич
SU953728A1
Устройство для управления шаговым двигателем с дроблением шага 1983
  • Арутюнян Ваган Шаваршович
  • Мурадян Ашот Завенович
  • Костандян Анжела Асатуровна
SU1149367A2
Устройство для управления шаговым двигателем 1987
  • Гордеев Василий Николаевич
  • Шпилевой Борис Николаевич
  • Щупак Олег Станиславович
  • Якушев Александр Кузьмич
SU1520646A1
Устройство для предварительной обработки изображений 1989
  • Бабкин Сергей Викторович
  • Бессонов Алексей Станиславович
  • Евтихиев Николай Николаевич
  • Папуловский Владимир Федорович
  • Сведе-Швец Валерий Николаевич
SU1654849A1
Цифровой измеритель центра тяжести видеосигналов 1990
  • Пономарев Гавриил Федорович
  • Шер Арнольд Петрович
SU1723559A1
Двухканальный программируемый генератор импульсов 1991
  • Скляр Ольга Игоревна
  • Аверьянова Лилия Александровна
  • Шитов Владимир Михайлович
SU1800594A1
Способ регулирования частоты вращения трехфазного асинхронного электродвигателя 1985
  • Траубе Евгений Семенович
  • Шавелкин Александр Алексеевич
  • Хохотва Юрий Николаевич
SU1376209A1
Многодвигательный электропривод переменного тока 1985
  • Кантер Исай Израйлевич
  • Артюхов Иван Иванович
  • Томашевский Юрий Болеславович
  • Серветник Владимир Арсентьевич
  • Корнев Анатолий Николаевич
  • Степанов Сергей Федорович
  • Бочков Александр Евгеньевич
SU1307521A1
Устройство для симметрирования токов трехфазных сетей 1988
  • Минц Марк Яковлевич
  • Чинков Виктор Николаевич
  • Немшилов Юрий Александрович
  • Добровольский Владимир Иванович
SU1686600A1
Устройство для управления шаговым двигателем 1987
  • Арутюнян Ваган Шаваршович
  • Мурадян Ашот Завенович
  • Мнацаканян Грант Багратович
SU1481711A1

Реферат патента 1980 года Реверсивный распределитель импульсов

Формула изобретения SU 752 806 A1

1

Изобретение относится к автома- тике.

Известны реверсивные распределители импульсов, RSтриггер, D -триггеры, элементы 2И-ЗИЛИ-НЕ и 2И-2ИЛИ-НЕ, а также инверторы 1 .

К недостаткам устройства относится низкая надежность функционирования.

Наиболее близким техническим решением к предлагаемому является реверсивный распределитель импульсов, содержащий RS-триггер, R-вход которого через первый и.нвертор соединен с. шиной прямого хода и первым входом элемента 2И-ЗИЛИ-НЕ, S-вход через второй инвертор - с шиной обратного хода и третьим входом элемента 2И-ЗИЛИ-НЕ, а единичный выход подключен к первому входу первого элемента 2И-2ИЛИ-НЕ, второй вход которого соединен с первой управляющей шиной и вторым и четвертым входами элемента 2И-ЗИЛИ-НЕ, третий вход - с шиной реверса, а четвертый вход подключен ко второй управляющей шине и пятому входу элемента 2И-ЗИЛИ-НЕ, шестой вход которого сО единен с шиной тактирования, а также первый D.-триггер, нулевой выход которого соединен с его D-BXOдом и первым входом первого элемента И, а единичный выход подключен к первому входу второго элемента И, выход которого соединен с первым входом второго элемента 2И-2ИЛИ-НЕ и третьим входом третьего элемента 2И-2ИЛИ-НЕ, первый вход которого

10 подключен к выходу первогб ёлемента И и третьему входу второго элемента 2И-2ИЛИ-НЕ, выход которого соединен с С-входом второго П.-триггера, D-вход которого подключен к его

15 нулевому выходу, третий 0.-триггер, С-вход которого соединен с выходом третьего элемента 2И-2ИЛИ-НЕ, а D-вход - с его нулевым выходом, причем единичные и нулевые выходы вто20рого и третьего В -триггеров подключены к соответствующим выходным шинам, а их К-входы соединены с шиной сброса и R-входом первого DJ-триггера 2 .

25 к недостаткам устройства относится низкая надежность функционирования .

Цель изобретения - повышение надежности реверсивного распределителя импульсов.

Указанная цель достигается тем, что в реверсивном распределителе импульсов, содержащем RS-триггер, R-вход которого через первый инвертор соединен с шиной прямого хода и первым входом элемента 2И-ЗИЛИ-НЕ,5вход через второй инвертор - с шиной обратного хода и третьим входом элемента 2И-2ИЛИ-НЕ, а единичный вы,ход подключен к первому входу первого элемента- 2И-2ИЛИ-НЕ, второй вход которого соединен с первой управляющей шиной и вторым и четвертым входами элемента 2И-2ИЛИ-НЕ, второй вход которого соединен с первой управляющей шиной и вторым и четвертым входами элемента 2И-ЗИЛИ-НЕ, третий вход - с шиной реверса, а четвертый вход подключен ко второй управляющей шине и пятому входу элемента 2И-ЗИЛИ-НЕ, шестой вход которого соединен с шиной тактирования, а также, первый П.-триггер, нулевой выход которого соединен с его D-входом и первым входом первого элемента И, а единичный выход подключен к- первому входу второго элемента И, выход которого соединен с первЕЛМ входом второго элемента 2И-2ИЛИ-НЕ и третьим входом третьего элемента 2И-2ИЛИ-НЕ, первый вход которого подключен к выходу первого элемен.та И и третьему входу второго элемента 2И-2ИЛИ-НЕ, выход которого соединен с С-входом второго D -триггера, D-вход которого подключен к его нулевому выходу, третий D -триггер, С-вход которого соединен с выходом трЪтьего элемента 2И-2ИЛИ-НЕ, а D-B-ход - с его нулевым выходом, причем единичные и нулевые выходы второго и третьего D -триггеров подключены к соответтсвующим выходным шинам, а их R-входы соединены с шиной сброса и Н-входом первого D -триггера, введены элемент . ЗИ-2ИЛИ-НЕ, два дополнительных инвертора и D-.-триггера,D-вход первого из которых соединен с выходом певого элемента 2Л-2ИЛИ-НЕ, С-вход выходом элемента 2И-ЗИЛИ-НЕ, С-входом второго дополнительного Ь -триггера и через первый дополнительный инвертор - с первым и четвертым входами элемента ЗИ-2ИЛИ-НЕ, единичный выход первого дополнительного D -триггера подключен к D-вхрду второго дополнительного Dx-триггера, шестому входу элемента ЗИ-2ИЛИ-НЕ и вторым входам второго и третьего элментов 2И-2ИЛИ-НЕ, четвертые входы которых соединены с нулевым выходом первого дополнительного О -триггера и третьим входом элемента ЗИ-2ИЛИ-НЕ, второй и пятый входы которого подключены соответственно : к нулевому и единичному выходам второго дополнительного D.-триггера, Rr-вход которого соединен с R-входом

первого дополнительного Э -триггера и шиной сброса, при этом выход элемента ЗИ-2ИЛИ-НЕ подключен к С-входу первого D -триггера и через второй дополнительный инвертор ко.вторым входам первого и второго элементов И

На чертеже представлена функциональная схема реверсивного распределителя импульсов.

Устройство содержит RS-триггер 1, R-вход которого через инвертор 2 соединен с шиной 3 прямого хода и первым входом элемента 4 2И-ЗИЛИ-НЕ, S-вход через инвертор 5 - с шиной 6 обратного хода и третьим входом элемента 4 2И-ЗИЛИ-НЕ, а единичный выход подключен к первому входу элемента 7 2И-2ИЛИ-НЕ, второй вход которого соединен с управляющей шиной 8 и вторым и четвертым входами элемента 4 2И-ЗИЛИ-НЕ, третьий вход с шиной 9 реверса, а четвертый вход подключен к управляющей шине 10 и . пятому входу элемента 4 2И-ЗИЛИ-НЕ, шестой вход.которого соединен с Шиной 11 тактирования; D -триггер 12, нулевой выход, которого соединен с его D-входом первым входом элемента 13 И, а единичный выход подключен к первому входу элемента 14 И, выход которого соединен с первым входом элемента 15 2И-2ИЛИ-НЕ и тре- .. тьим входом элемента 16 2И-2ИЛИ-НЕ,первый вход которого подключен к выходу элемента 13 И и третьему входу элемента 15 2И-2ИЛИ-НЕ, выход которого соединен с С-входом D,-триггера 17, D-вход которого подключен к его нулевому выходу; D -тригер 18, С-вход которого соединен с выходом элемента 16 2И-2ИЛИ-НЕ, а О-вход - с его нулевым выходом, причем единичные и нулевые выходы D у-триггеров 17, 18 подключены к соответствующим выходным шинам 19, а их R-входы соединены с шиной 20 сброса и R-входом D -триггера 12;О -триггер 21,D-вход которого соединен с выходом элемента 7 2И-2ИЛИ-НЕ,С-вход - выходом элемента 4 2И-ЗИЛИ-НЕ,С-выхо D,-триггера 22 и через инвертор 23 с первым и четвертым входами элемента 24 ЗИ-2ИЛИ-НЕ, причем единичный выход D -триггера 21 подключен к D-входу D -триггера 22, шестому входу элемента 24 ЗИ-2ИЛИ-НЕ и вторым . входам элементов 15 и 16 2И-2ИЛИ-НЕ, четвертые входы которых соединены с нулевым выходом D -триггера 21 и третьим входом элемента 24 ЗИ-2ИЛИ-НЕ, второй и пятый входы которого подключены соответственно к нулевому и единичному выходам D -триггера 22, R-вход которого соединен с Н-входом D -триггера 21 и шиной 20 сброса; выход элемента 24 ЗИ-2ИЛИ-НЕ подключен к С-входу П.-триггера 12 и через инвертор 25 ко вторым входам элементов 13 и 14 И, Реверсивный распределитель импул ,сов работает следующим образом. В исходном состоянии D -триггеры 12, 17, 18, 21 и 22 по шине 20 сбро са устанавливаются в нулевое состоя ние. В первом режиме импульсы по ши не 11 тактирования через элемент 4 2И-ЗИЛИ-НЕ поступают на С-входы D -триггеров 21 и 22 и через инвертор 23 на входы элемента 24 ЗИ-2ИЛИ-НЕ, с выхода которого указанные импульсы подаются на С-вход D -триггера 12 и через инвертор 25 на входы элементов 13Ии14И. На выходах элементов 13 И и 14 И формируются две последовательности импульсов, сдвинутые относитель-но дру друга на время и частотой сл дования f/ /i2 где fg - частота импульсов, поступающих по шине 11 тактирования. Указанные последовательности импульсов поступают на вхо ды элементов 15 и 16 2И-2ИЛИ-НЕ. Если D -триггер 21 по шине 9 реверса установлен в нулевое состояние, то импульсы с выхода элемента 13 И через элемент 15 2И-2ИЛИ-НЕ поступают на С-вход D -триггера 17, а импульсы с выходаэлемента 14 И через элемент 1 2И.-2ИЛИ-НЕ - на С-вход D -триггера 18. Если D -триггер 21 по шине 9 реверса установлен в единичное состо ние,.то импульсы с выхода элемента 13 через элемент 16 2И--2ИЛИ-НЕ поступаю на С-вход D триггера 18, а импульсы выхода элемента 14 И через элемент 1 2И-2ИЛИ-НЕ - на С-вход D -триггера 1 При каждом изменении потенциала на шине.9 реверса D -триггер 21 устанавливается в соответствующее состоя ние по окончании ближайшего импульса, поступающего по шине 11 тактирования.. Это позволяет вырабатывать -команду .реверс в произвольный момент времени, так как исключается ее выполнение до окончания от-, работки очередного шага. Кроме тогог переключение D -триггера 21 приводит к изменению информации на D-входе D -триггера 22 и блокирует прохождение следующего импульса через первую группу входов элемента 24 ЗИ-2ИЛИ-НЕ Но, одновременно, D -трйггер 22 блокирует прохождение этого импульса и через, вторую группу входов элемента 24 ЗИ-2ИЛИ-НЕ. По окончанию данно го, импульса D.-триггер 24 переключается в состояние, аналогичное состоянию Ц -триггера 21, и вторая группа входов элемента 24 ЗИ-2ИЛИ-НЕ оказывается открытой для прохождения по следующих импульсов. Во втором режиме по шинам прямого и обратного ходов 3 и 6 поступают импульсы на соответствующие- входы эле мента 4 2И-ЗИЛИ-НЕ. Одновременно через инвер торы 2 и 5 эти импульсы проходят на соответствующие входы RS-триггера 1. Дальнейшая работа реверсивного распределителя импульсов в этом режиме осуществляется аналогично рассмотренного режима. Формула изобретения Реверсивный распределитель импульсов , содержащий RS-триггер, R-вход которого через первый инвертор соединен с шиной прямого хода и первым входом элемента 2И-ЗИЛИ-НЕ, S-вход через второй инвертор - с шиной обратного хода итретьим входом мента 2И-ЗИЛИ-НЕ, а единичный выход подключен к первому входу первого элемента 2И-2ИЛИ-НЕ, второй вход которого соединен с первой управляющей шиной и вторым и четвертым входами элемента 2И-ЗИЛИ-НЕ, третий вход - с шиной реверса, а четвертый вход подключен ко. второй управляющей шине и пятому входу элемента 2И-ЗИЛИ-НЕ, шестой вход которого соединен с шиной тактирования, а также первый D -триггер, нулевой выход которого соединен с его D-входом и первым входом первого элемента И, а единичный выход подключен к первому входу второго элемента И, выход которого соединен с первь1м входом второго элемента 2И-2ИЛИ-%Е и третьим входом .третьего элемента 2И-2ИЛИ-НЕ, первый вход которого подключен к выходу первого элемента И и третьему входу второго элемента :2И-2ИЛИ-НЕ, выход которого соединен; с С-входом второго 0 -триггера,П-вход которого поключен к его нулевому выходу, третий 0 --триггер, С-вход которого соединен с выходом третьего элемента- 2И-2ИЛИ-НЕ, а D-вход - с его нулевым выходом, причем единичные и нулевые выходы второго и третьего О -триггеррв подключены к соответствующим выходным щинам, а их R-входы соединены с шиной сброса и R-входом первого D -триггера, о т л ич а ю щ .и и с я тем, что, с целью повышения надежности, в него введены элемент ЗИ-2ИЛИ-НЕ, два дополнительных инвертора и D -триггера, D-вход первого из которых соединен с выходом первого элемента 2И-2ИЛИ-НЕ, -вход - с выходом элемента 2И-ЗИЛИ-НЕ, С-входом второго допол-нительного В -триггера и через первый дополнительный инвертор - с первым и четвертым входс1ми элемента ЗИ-2ИЛИ-НЕ, единичный выход первого дополнительного Ц -триггера подключен к D-входу второго дополнительнот го D -триггера, шестому входу элемента ЗИ-2ИЛИ-НЕ, и вторым входам второго и третьего элементов 2И-2ИЛИ-НЕ, четвертые входы которых соединены с нулевым выходом первого дополнительного П -триггера и третьим входом элемента ЗИ-2ИЛИ-НЕ, второй и пятый

входы которого подключены соответственно к нулевому и единичному выходам второго дополнительного В.-триггера, R-вход которого соединен с R-входом первого дополнительного D -триггера и шиной с.броса, при этом выход элемента ЗИ-2ИЛИ-НЕ подключен к С-входу первого О -триггера и через второй дополнительный инвертор

ко вторым входам первого и второго элементов И.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 588632, кл. Н 03 К 17/02, 22.03.76,2.. Авторское свидетельство СССР 467470, кл. Н 03 К 17/62, 02.01.73 (прототип).

г-ЙТт1- «9

SU 752 806 A1

Авторы

Субботин Леонид Константинович

Шпилевой Борис Николаевич

Южаков Анатолий Николаевич

Якушев Александр Кузьмич

Даты

1980-07-30Публикация

1978-09-26Подача