Многоканальный декодер Советский патент 1981 года по МПК H03M13/00 

Описание патента на изобретение SU799156A1

(54) МНОГОКАНАЛЬНЫЙ ДЕКОДЕР

Похожие патенты SU799156A1

название год авторы номер документа
УСТРОЙСТВО ДЛЯ МНОГОКАНАЛЬНОГО ДЕКОДИРОВАНИЯ 1990
  • Цыпкин В.Я.
  • Русаков В.Д.
RU2022469C1
СИСТЕМА ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ИНФОРМАЦИИ КОДОМ ПЕРЕМЕННОЙ ДЛИНЫ 1996
  • Медведев М.Ю.
  • Финаев В.И.
  • Харчистов Б.Ф.
RU2123765C1
Устройство для декодирования блочных кодов, согласованных с многопозиционными сигналами 1987
  • Данилин Александр Сергеевич
  • Зиновьев Виктор Александрович
  • Зяблов Виктор Васильевич
  • Коробков Дмитрий Львович
  • Лицын Семен Натанович
  • Портной Сергей Львович
SU1543552A1
СИСТЕМА СВЯЗИ 2003
  • Левченко В.И.
  • Пусь В.В.
  • Семенов И.И.
  • Сосновский Н.С.
RU2249914C2
СПОСОБ СТЕГАНОГРАФИЧЕСКОЙ ПЕРЕДАЧИ ИНФОРМАЦИИ ЧЕРЕЗ ГЛАВНЫЙ ОПТИЧЕСКИЙ ТРАКТ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ 2012
  • Саитов Игорь Акрамович
  • Мясин Николай Игоревич
  • Мясин Константин Игоревич
RU2496239C1
Устройство для контроля многоканального аппарата цифровой магнитной записи 1988
  • Чехлай Игорь Алексеевич
  • Чуманов Игорь Васильевич
SU1607011A1
Многоканальная система передачи двоичной информации с временным уплотнением и динамическим управлением скоростью передачи 1979
  • Елисеев Николай Федорович
  • Медведев Борис Андреевич
SU862379A1
Устройство для многоканальной магнитной записи и воспроизведения последовательности импульсов 1987
  • Улжаев Эркин
  • Захидов Бахтияр Абдуллаевич
  • Махмудов Эргаш Ботирович
  • Каимов Абдулхамид Иляшевич
SU1483482A1
МНОГОФУНКЦИОНАЛЬНАЯ СИСТЕМА ПРИЕМА, ДЕМОДУЛЯЦИИ И ОБРАБОТКИ СИГНАЛОВ I-IV УРОВНЕЙ ИЕРАРХИЧЕСКОГО УПЛОТНЕНИЯ 2001
  • Гончаров А.Ф.
  • Емельянов Р.В.
  • Савушкин В.Т.
  • Христианов В.Д.
  • Тодуа Г.В.
  • Аветисьянц В.А.
  • Фоминченко Г.Л.
RU2224375C2
СТАТИСТИЧЕСКИЙ АНАЛИЗАТОР ОТКЛОНЕНИЙ НАПРЯЖЕНИЯ 1992
  • Ермаков В.Ф.
RU2041497C1

Иллюстрации к изобретению SU 799 156 A1

Реферат патента 1981 года Многоканальный декодер

Формула изобретения SU 799 156 A1

Изобретение относится к технике передачи информации и может использоваться в VcTpoftcTBax защиты от ошибок систем передачи и обработки дискретной информации.

Известен многоканальный декодер, содержащий последовательно соединенные генератор тактовых импульсов, счетчик цикла декодирования и распределитель каналов, а также входной коммутатор, выход которого подключен к информационному входу декодирующего блока, ко входу которого подключен выход генератора тактовых импульсов 1.

Однако известный декодер имеет низкую достоверность приема информации.

Цель изобретения - повышение достоверности приема информации.

Поставленная цель достигается тем, что в многоканальный декодер, содержащий последовательно соединенные генератор тактовых импульсов, счетчик цикла декодирования и распредели-: -;ль каналов, а также входной коммутатор, выход которого подключен к информационному входу декодирующего блока, ко входу которого подключен выход генератора тактовых

импульсов, введены последовательно соединенные дешифратор импульса записи, коммутатор адресов записи и сумматор, а также, в каждый из каналов, оперативное запоминающее устройство (ОЗУ), выходы каждого из которых подключены ко входам входного коммутатора, при этом к управляющим входам ОЗУ подключен выход суммато0ра, а ко входам записи ОЗУ подключен выход дешифратора импульса записи, к первому входу которого и управляющему входу входного коммутатора подключен выход распределителя каналов,

5 вход которого подключен к второму входу дешифратора импульса записи и второму входу сумматора.

На чертеже представлена электрическая структурная схема многоканаль0ного декодера.

Он содержит генератор 1 тактовых, импульсов, счетчик 2 цикла декодирования, распределитель 3 каналов, входной коммутатор 4, декодирующий

5 блок 5, дешифратор 6 импульса записи, сум1 1атор 7, оперативные запоминающие устройства 8 и коммутатор 9 адресов записи.

Декодер работает следующим об0разом.

Информация, поступающая с каналов, постепенно заполняет канальные ОЗУ 8 под воздействием импульса записи, поступающего с дешифратора 6. Период импульсов записи равен длине элементарной посылки информации в канале Tj. Между импульсами записи декодирующий блок 5 проводит обработку информации, накопленной в канальных ОЗУ 8, Число канал9в, которое может обработать декодирующий блок 5 за вермя между двумя импульсами записи, составляет

n., ,

где Р - емкость канального ОЗУ,

F - тактовая частота при декодировании.

Дешифратор б настроен так, что импульс записи формируется в момент поступления со счетчика 2 нулевого адреса. Таким образом, запись производится в ячейку канальных ОЗУ 8, имеющую адрес, определяемый коммутатором 9 адресов записи. По заднем фронту импульса записи производится переключение коммутатора 9. При декодировании адреса ячеек канальных ОЗУ 8 определяются как сумма адресо коммутатора 9 и счетчика 2. В течение цикла декодирования адрес коммутатора 9 не меняется, он определяет ячейку ОЗУ, с которой начинается считывание, что необходимо для считывания информации в порядке, соответствующем ее поступлению. С выхода канальных ОЗУ 8 информация поступает на входной коммутатор 4, выход которого подключен к декодирующему блоку 5. Номер канала (номер ОЗУ), подключаемого к декодирующему блоку 5 определяет распределитель 3. Так как вся информация, приходящая из канала, должна обрабатываться декодирующим блоком 5 без пропусков, периодичность обращения докодирующего блока 5 к одному и тому же каналу составляет

(Р - L + 1) Тп,

где L - длина зачетного отрезка при декодировании.

Время декодирования информации из

Р одного канала составляет -р-

Число каналов N, по которым декодер может обеспечить непрерывный .,, прием информации определяется Формулой

Ni.(l--V-bTn T

и имеет порядок десятков или сотен в зависимости от соотношения быстродействия элементной базы и скорости работы по каналам.

В предлагаемом декодере обеспечивается прием информации с большего числа каналов, прием информации с каждого канала ведется непрерывно, что расширяет область его применения и повышает вероятность приема приходящих сообщений.

Формула изобретения

Многоканальный декодер, содержащий последовательно соединенные генератор тактовых импульсв, счетчик цикла декодирования и распределитель каналов, а также входной коммутатор, выход которого подключен к информационному входу декодирующего блока, ко входу которого подключен выход генератора тактовых импульсов, отличающийся тем,.что, с целью повышения достоверности приема

информации,.введены последовательно соединенные.дешифратор импульса записи, коммутатор адресов записи и сумматор, а также, в каждый из канал| в, оперативное запоминак«дее устройство (ОЗУ), выходы каждого из которых подключены ко входам входного коммутатора, при этом к управляющим входам ОЗУ подключен выход сумматора, а ко входам записи ОЗУ подключен выход дешифратора импульса записи,

к первому входу которого и управляющему входу входного коммутатора подключен выход распределителя каналов, вход которого подключён к второму входу дешифратора импульса записи и

второму входу сумматора.

Источники информации, принятые во внимание при экспертизе 1. Техническое описание к аппаратуре П-161. Разработки КНИИТМУ,. Калуга (прототип).

SU 799 156 A1

Авторы

Бобров Михаил Сергеевич

Борунов Александр Иванович

Даты

1981-01-23Публикация

1979-01-25Подача