Синтезатор линейно-частотно-модулированныхКОлЕбАНий Советский патент 1981 года по МПК H03C3/00 

Описание патента на изобретение SU830632A1

(54) СИНТЕЗАТОР ЛИНЕЙНО-ЧАСТОТНОгМОДУЛИРОВАННЫХ

КОЛЕБАНИЙ коррекции. Выход двоичного счетчика подключен к первому управляющему входу второго фазосдвигающего устройства, первые и вторые входы первых (N-1) устройств коррекции подключены к вторым управляющим входам соответственно первого и второ.го фазосдвигающих устройств. Сигнальный вход вторюго фазосдвигающего устройства соединен с выходом источника высокочастотных колебаний, а третий управляющий вход второго Фазосдвигающего устройства и счетный вход двоичного счетчика соединен с первым выходом N-ro устройства кор рекции. Третий управляющий вход первого фазосдвигающего устройства и управляющий вход коммутатора соединены со вторым выходом N-ro устройства коррекции, первый и второй сиг нальные входы коммутатора подключены соответственно к выходу первого и второго фазосдвигающих устройств . Сброс которых, и входы Сброс двоичного счетчика, счетчика, формирователя кода и N устрой коррекции соединены с выходом форми рователя сигналов сброса. Каждое из фазосдвигающих устройс состоит из последовательно соединен ных дискретного фазовращателя (N-1) фазосдвигающих элементов, а также регистра памяти, поразрядные выходы которого соединены соответственно с поразрядными входами дискретного фазовращателя, вход которого является входом 4 азосдвигаюшего устройства. При зтом первый, второй и объ единенные поразрядные входы регистр памяти являются соответственно входом сброс, третьим управляющим входом и первым управляющим входом фазосдвигающего устройства, а други входы (N-1) фазосдвигающих элементо объединены и являются вторым управляющим входом фазосдвигающего устро ства. Каждое из устройств корре.кции состоит из последовательно соединенных сумматора, инвертора кода, блока арифметического деления, блока дискретной задержки и J-к-триггера/ при этом другой выход сумматора соединен с управляющими входом J-К-триг гера, второй управляющий вход которо го объединен с первым входом сумматора и является входом Сброс устройства коррекции. Другой вход блока арифметического деления и второй вход сумматора объединены и образуют первый вход устройства коррекции а другой вход блока дискретной задержки и третий вход сумматора объединены и являются вторым входом устройства коррекции, а выходы J-Kтриггера являются выходами устройст коррекции. На чертеже приведена функциональная электрическая схема предложенного устройства. Синтезатор линейно-частотно-модулированных колебаний содержит формирователь 1 сигналов сброса, источник 2 высокочастотных колебаний, первое фазосдвигающее устройство 3, формирователь кода 4, двоичный счетчик 5, второе фазосдвигающее устройство 6, коммутатор 7, счетчик 8, устройство коррекции 9, при этом каждое из фазосдвигающих устройств 3 или 6 состоит из дискретного фазовращателя 10, (N-1) фазосдвигающих элементов 11 и регистра памяти 12, а каждое из устройств коррекции 9 состоит из сумматора 13, инвертора кода 14, блока 15 арифметического деления, блока 16 дискретной задержки и J-к-триггера 17. Устройство работает следующим образом. Величин фазового сдвига, вводимого дискретным фазовращателем 10, определяется состоянием регистра памяти 12, в который требуемый код фазь по команде от N-ro устройства коррекции 9 переписывается из двоичного счетчика 5. Число разрядов к дискретного фазовращателя 10 определяется выражением: .-toef. Регистр памяти 12 имеет к-1 разряд, управляемый от двоичного счетчика 5, и один неуправляемый разряд, который устанавливается сбросом в регистре памяти 12 первого фазосдвигающего устройства 3 в состояние О, а в регистре памяти 12 второго фазосдвигаю 4его устройства 6 -. в состояние . Каждый из фазосдвигающих элементов -11 осуществляет фазовый сдвиг на Управляются они с выходов первых N-1 устройств коррекции 9,- причем на входы N-1 фазосдвигающих элементов 11 первого фазосдвигающего устройства 3 подаются прямые сигналы устройств коррекции 9, а на второе фазосдвигающее устройство 6.инверсные сигналы. Прямой сигнал с N-ro устройства коррекции 9 разрешает перепись кода из счетчика 5 в регистр памяти 12 первого фазосдвигающего устройства 3, а также управляет работой коммутатора 7. Инверсный выход N-ro устройства коррекции. 9 разрещает перепись кода в регистр памяти 12 второго фазосдвигающего устройства б и запись в двоичный счетчик 5. . Содержимое сумматора 13 через инвертор 14 подается нг вход делимого блока 15 арифметического.деления, на вход которого подано содержимое счетчика 8. Выходной код блока 15 арифметического деления, соответствующий результату деления, подается на блок 1б дискретной задержки, в котором входной импульс задерживается на время, пропорциона ное коду. -Динамический диапазон бло ка 16 дискретной задержки равен пер оду тактовой частоты ff - Дискретность задержекравна дт . Импульс с выхода блока 16 дискретной задержки подается на счетный вход J-K триггера 17 и осу1цес±вляет переброс последнего в другое устойчивое сост яние,если на его управляющих входах будет присутствовать сигнал перенос сумматора 13. Если сигнал переноса отсутствует, то состояние J-K триггера 17 не изменится. Начальный сигнал сброса устанавливает в состояние О регистр памяти 12 первого фазосдвигающего устройства 3, (к-1) разрядов регистра памяти 12 второго фазосдвигающего устройства б, двоичный счетчик 5, счетчик 8, формирователь кода 4 и J-Кгтриггеры 17 всех устройств ко рекции 9, а в 1 - первый разряд регистра памяти 12 второго фазосдви гающего устройства 6. Кроме того, сигнал сброса устанавливает в начальное состояние сумматоры 13 всех N устройств коррекции 9. При этом все разряды дискретного фазовращате ля 10 и фазосдвигающих элементов 11 первого фазосдвигающего устройства 3 будут выключены, во втором фазосдвигающем устройстве б в дискретном фазовращателе 10 установит .фазовый сдвиг и все фазосдвигающие элементы .11 будут включены. На выход устройства подключено первое фазосдвигающее устройство 3. Через время Ц на выходе первого устройства коррекции 9 сигнал изменится с О на . При этом, включится первый фазосдвигающий эле мент 11 первого фазосдвигающего устройства 3 и выключится соответству щий фазосдвигающий элемент 11 второ го фазосдвигаюшего устройства б. Через время t-T/St. срабатывает второе устройство коррекции 9и включа фазосдвигающий элемент 11 первого фазосдвигающего устройства 3, выклю чает второй фазосдвигающий элемент второго фазосдвигающего устройства 6 и т.д., пока не сработает (N-l)-e устройство коррекции 9, после чего в первом фазосдвигаюшем устройстве 3 будут включены все (N-1) фазосдви гающих элементов 11, т.е. введен фазовый сдвиг. После срабатывания N-ro устройства коррекции 9 осуществляется переключение фазосдвигающих устройств 3 и 6, при этом осуществляется скачок фазы устройства ДЯ/М. Одновременно подается сигнал запрещения переписи кода в регистр памяти 12 второго фазосдвигающего устройства 6 и разрешается запись 1 в двоичный счетчик 5 и перепись кода в регистр памяти 12 первого фазосдвигающего устройства 3. При этом в дискретном фазовращателе 10 первого фазосдвигающего устройства 3 ус±анавливается фазовый сдвиг ал-Ц . Обратное переключение устройств коррекции 9 осуществляется в том же порядке, как и прямое. В момент;, на выход 1ВКЛЮЧИТСЯ первое; . фазосдвигающее устройство 3, где к этому моменту установится фазовый сдвиг 2Af . Двоичный счетчик 5 при обратном перебросе N-ro устройства коррекции 9 не меняет своего состояния, так что после его срабатывания в дискретном фазовращателе 10 второг.о фазосдвигающего устройства б бу- дет установлен фазовый сдвиг 3 дЧ . Затем начнет повторяться процесс установки фазы в фазосдвигающих элементах 11 первого фазосдвигающего устройства 3 и т.д. Таким образом., использование предложенного устройства Позволило повысить его быстродействие в 4 раза, что сделало возможным во столько же раз увеличить девиацию на той же элементной базе и при том же уровне паразитных составляющих. Кроме того, максимальную эффективность предложенное устройство дает при N 4 - 8. Введение второго фазосдвигающего устройства позволило устранить влияние переходных процессов в Дискретных фазовращателях и при обратном перескоке в фазосдвигающих элементах на выходной сигнал, что улучшило качество формируемого сигнала. Формула изобретения 1. Синтезатор линейно-частотномодулированных колебаний, содержащий формирователь сигналов сброса, последовательно соединенные источник высокочастотных колебаний и первое фазосдвигающее устройство, а также формирователь кода и двоичный счетчик, выход которого подключен к первому управляющему входу первого фазосдвигающего устройства, отличающийся тем, что, с целью повышения быстродействия и увеличения девиации выходных колебаний, введены второе фазосдвигающее устройство, коммутатор, счетчик и N параллельно включенных устройств коррекции, первый вход каждого из которых соединен с выходом счетчика, вход которого подключен к одному из выходов формирователя кода, другой выход которого соединен со вторым входом каждого их N устройств кор

Похожие патенты SU830632A1

название год авторы номер документа
Формирователь линейно-частотно-модулированных колебаний 1982
  • Иванов Юрий Петрович
  • Бабошин Владимир Георгиевич
SU1072247A1
Цифровой фазометр 1984
  • Кирьяков Альберт Васильевич
  • Богомолов Сергей Александрович
  • Воробьев Юрий Васильевич
SU1164624A1
Формирователь сигналов с заданным законом изменения фазы 1986
  • Кочемасов Виктор Неофидович
  • Жаров Алексей Николаевич
  • Раков Игорь Арьевич
  • Ревун Александр Дмитриевич
  • Соболев Александр Анатольевич
SU1385239A1
Устройство управления ферритовым фазовращателем 1991
  • Голик Александр Михайлович
  • Клейменов Юрий Анатольевич
  • Борботько Михаил Алексеевич
  • Зотов Сергей Николаевич
SU1774282A2
Устройство формирования линейно- частотно-модулированных колебаний 1978
  • Иванов Юрий Петрович
  • Шалимов Владислав Сергеевич
  • Пивоваров Юрий Леонидович
SU743161A1
Устройство для коррекции шкалы времени 1987
  • Редько Владимир Александрович
  • Судаков Александр Николаевич
  • Тюляков Аркадий Евгеньевич
SU1432451A2
Устройство для контроля аналоговых объектов 1989
  • Федоренко Владимир Васильевич
  • Машинистов Александр Владимирович
  • Лысенко Владимир Борисович
SU1718189A1
СПОСОБ СДВИГА ФАЗЫ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ 1993
  • Голденберг Иоав
  • Тур Шимон
RU2141165C1
Устройство для коррекции шкалы времени 1985
  • Редько Владимир Александрович
  • Судаков Александр Николаевич
  • Тюляков Аркадий Евгеньевич
SU1307598A1
Способ преобразования угла поворота вала в код и устройство для его осуществления 1988
  • Макаров Николай Николаевич
  • Гоносков Владимир Иванович
SU1647901A1

Реферат патента 1981 года Синтезатор линейно-частотно-модулированныхКОлЕбАНий

Формула изобретения SU 830 632 A1

SU 830 632 A1

Авторы

Иванов Юрий Петрович

Шалимов Владислав Сергеевич

Даты

1981-05-15Публикация

1978-12-12Подача