(54) СТАРТСТОПНОЕ ПРИЕМНОЕ УСТРОЙСТВО
название | год | авторы | номер документа |
---|---|---|---|
Стартстопное приемное устройство | 1975 |
|
SU544170A1 |
Стартстопное приемное устройство | 1976 |
|
SU611312A2 |
Стартстопное приемное устройство | 1985 |
|
SU1259506A1 |
Стартстопное приемное устройство | 1984 |
|
SU1205315A1 |
Стартстопный электронный регенератор | 1973 |
|
SU508957A1 |
Стартстопное передающее устройство | 1976 |
|
SU566387A1 |
Устройство для настройки стартстопного приемника на скорость передачи | 1976 |
|
SU620026A1 |
Программируемая линия задержки | 1990 |
|
SU1723656A1 |
Приемное стартстопное устройство | 1975 |
|
SU557506A1 |
Стартстопное приемное устройство | 1983 |
|
SU1141583A1 |
I
Изобретение относится к телеграфии, и может использоваться для приема и регистрации телеграфных сообщений.
По основному авт. св. № 544170 известно стартстопное приемное устройство, содержащее входной блок, цикловой триггер, генератор тактовых импульсов, выход которого соединен с входом делителя частоты, элементы и блок дешифрации и печати, последовательно-параллельный преобразователь кода и элемент задержки, причем выход входного блока соединен с одним входом циклового триггера непосредственно,а с другим входом - черезТюследовательно соединенные последовательно-параллельный преобразователь кода и элемент задержки, выход циклового триггера соединен с соответствующими входами последовательно-параллельного преобразователя кода непосредственно и через делитель частоты, а информационные выходы последовательно-параллельного преобразователя кода соединены через элементы И с входами блока дешифрации и печати, причем другие входы элемента И соединены с входом элемента задержки 1.
Однако известное устройство имеет недостаточную помехозащищенность.
Цель изобретения - повышение помехозащищенности.
Поставленная цель достигается тем, что в стартстопное приемное устройство, содержащее входной блок, цикловой триггер, генератор тактовых импульсов, выход которого соединен с входом делителя частоты, элементы И и блок дешифрации и печати, последовательно-параллельный преобразователь кода и элемент задержки, причем выход входного блока соединен с одним входом циклового триггера непосредственно, а с другим входом - через последовательно соединенные последовательно-параллельный преобразователь кода и элемент задержки, выход циклового триггера соединен с соот-% ветствующими входами последовательно-5 параллельного преобразователя кода непосредственно и через делитель частоты, а информационные выходы последовательнопараллельного преобразователя кода соединены через элемент И со входами блока дещифрации и печати, причем другие входы элементов И соединены с входом эль снта задержки, введены дополнительный элемент И, два элемента ИЛИ, счетчик, блок совпадения, стартовый триггер и дополнительный элемент задержкн, причем выход входного блока блока через последовательно соединенные дополнительный элемент И и счетчик соединен с соответствующим входом последовательно-параллельного преобразователя кода, выход элемента задержки через первый элемент ИЛИ соединен сдругим входом циклового триггера, выход которого через стартовый триггер соединен с первым входом блока совпадения, второй и третий входы которого соединены соответственно с выходом делителя частоты и другим выходом счетчика, другой вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен с выходом циклового триггера, а второй вход - с выходом дополнительного элемента задержки, соединенного также с другим входом стартового триггера, вход дополнительного элемента задержки соединен с выходом делителя частоты, вход которого соединен с другим входом дополнительного элемента И, при этом выход блока совпадения соединен с другим входом первого элемента ИЛИ. На чертеже представлена структурная электрическая схема предлагаемого устройства. Устройство содержит входной блок 1, цикловой триггер 2, генератор 3 тактовых импульсов, делитель 4 частоты, элементы И 5, блок 6 дещифрации и печати, последовательно-параллельный преобразователь 7 кода, элемент 8 задержки, счетчик 9, стартовый триггер 10, дополнительный элемент 11 задержки, дополнительный элемент И 12; блок 13 совпадения и элементы ИЛИ 14 и 15. Устройство работает следующим образом Перед началом приема телеграфного сообщения цикловой триггер 2 находится в нерабочем состоянии и его выходной сигнал запрещает работу делителя 4 частоты, последовательно-параллельного преобразователя 7 кода и устанавливает в исходное состояние через первый элемент ИЛИ 14 счетчик 9. При поступлении перехода от стопа к старту из входного блока 1 цикловой триггер 2 переходит в рабочее состояние и его выходной сигнал разрешает работу делителя 4 частоты, последовательно-параллельного преобразователя 7, счетчика 9, а также перебрасывает стартовый триггер 10 в единичное состояние, при этом на третий вход блока 13 совпадения поступает разрещ,ающий потенциал. Счетчик 9 осуществляет счет импульсов, поступающих с элемента И 12, на входы которого поступают сигналы со входного блока 1 и генератора 3 тактовых импульсов. Частота генератора 3 тактовых импульсов равна f , Те - длительность посылки; п - число целое. Если на вход счетчика 9 поступает п/2 или более импульсов, то на его прямом выходе устанавливается состояние «1, в противном случае - состояние «С. Состояние на выходе счетчика 9 соответствует значению посылки. С выхода делителя 4 импульс, соответствующий концу посылки, поступает на вход последовательно-параллельного преобразователя 7 и записывает в него соответствующее значение посылки в обратном коде, а также - на второй блок 13 совпадения. Если в момент прихода с выхода делителя 4 первого импульса на прямом выходе счетчика 9 - состояние «I (т. е. стартовая посылка не принята), на первый вход блока 13 совпадения поступает разрещающий потенциал, ее выходной сигнал через второй элемент ИЛИ 15 устанавливает цикловой триггер 2 в нерабочее состояние. При этом запрещается работа делителя 4, последовательно-параллельного преобразователя 7, устанавливается в исходное состояние счетчик 9. Выходной сигнал с делителя 4 через элемент 11 задержки устанавливает в исходное состояние стартовый триггер 10 и через первый элемент ИЛИ 14 - счетчик 9. Если в момент прихода с выхода делителя 4 первого импульса на прямом выходе счетчика 9 - состояние «О, то блок 13 совпадения закрыт по первому входу и цикловой триггер 2 остается в рабочем состоянии. В последовательно-параллельный преобразователь 7 записываются посылки знака. Выходной сигнал с последовательно-параллельного преобразователя 7 через элемент 8 задержки и второй. элемент ИЛИ 15 переводит цикловой триггер 2 в нерабочее состояние, а также осуществляет выдачу знака в блок дешифрации и печати через элементы И 5. Следовательно, предлагаемое приемное стартстопное устройство обеспечивает выделение каждого знака по стартстопному переходу, защиту от ложного запуска при длительности импульсных помех менее то/2, принятие решения о значении посылки методом интегрального приема. При этом посылка принимается правильно, если суммарная длительность помех в ее пределах менее то/2. По сравнению с известным в предлагаемом устройстве обеспечена более высокая помехозащищенность. Формула изобретения Стартстопное приемное устройство по авт. св. № 544170, отличающееся тем, что, с целью повышения помехозащищенности, введены дополнктельны|й элемент И, два элемента ИЛИ, счетчик, блок совпадения, стартовый триггер и дополнительный элемент задержки, причем выход входного блока через последовательно соединенные дополнительный элемент И и счетчик соединен с соответствующим входом последовательнопараллельного преобразователя кода, выход элемента задержки через первый элемент ИЛИ соединен с другим входом циклового
триггера, выход которого через стартовый триггер соединен с первым входом блока совнадения, второй и третий входы которого соединены соответственно с выходом делителя частоты и другим выходом счетчика, другой вход которого соединен с выходом второго элемета ИЛИ, первый вход которого соединен с выходом циклового триггера, а второй вход - с выходом дополнительного элемента задержки,соединенного также с другим входом стартового триггера, вход
дополнительного элемента задержки соединен с выходом делителя частоты, вход которого соединен с другим входом дополнительного элемента И, при этом выход блока совпадения соединен с другим входом первого элемента ИЛИ.
Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР № 544170, кл. Н 04 L 17/16, 1975 (прототип).
I
Авторы
Даты
1981-06-30—Публикация
1979-10-08—Подача