Изобретение относится к импульсной . технике и может быть использовано в синхронизаторах, устройствах обработки, преобразования и передачи инфор- 5 мации.
Известно устройство тактовой синхронизации, содержащее два IKRS-триггера, два элемента И и одновибратор, вход которого соединен с источником Ю управляющих импульсов, а выход - с первым входом первого триггера, выход которого соединен с третьим входом второго триггера и со вторым входом первого элемента И, первый вход кото- j рого соединен с первым входом второго элемента И и с источником тактовых импульсов, а выход соединен с первым входом второго триггера, второй вход которого соединен со вторым 20 йыходом второго триггера, а первый выход - со вторым входом второго элемента И, выход которого, являющийся выходом устройства тактовой синхронизации, соединен со вторым25
входом первого триггера
Недостатками известного устройства являются необходимость применения на входе управляющего сигнала одновибратора с длительностью выход- Q
ного импульса, меньшей или равной длительности тактового импульса, неточность синхронизации, связанная с неоднозначностью выделения первого или второго тактового импульса, следующих после прихода управляющего сигнала, в зависимости от взаимного положения во времени управляющего и тактового импульсов.
Известно также устройство для синхронизации импульсов, содержащее два триггера и элемент И-НЦ, один из входов которого .соединен с прямлм выходом второго триггера, а другой подключен к шине тактовых импульсов и С-входу второго триггера, О-вход которого соединен с .выходом первого триггера, D-вход которого соединен с уровнем логической 1, С-вход - с шиной cинxpoнизиpye ыx импульсов, а вход сброса - с инверсным выходом второго триггера; С2.
Недостатком данного, устройства является невысокая надежность, так как на выходе устройства могут выделяться лишние осколочные импульсы.
Целью изобретения является повышение надежности устройства. Указанная цель достигается тем, что в устройство для синхронизации, импульсов, содержащее два триггера и элемент И-НЕ, один из входов которого соединен с выходом второго триг гера, D-вход которого соединен с выходом первого триггера, 0-вход которого соединен с уровнем логической 1, при этом С-вход первого триг,гёра соединен с шиной синхронизируigMiix импульсов,а С-вход второго триг гера - с шиной тактовых импульсов, введен инвертор, вход которого соеди нен с шиной тактовых импульсов, а выход подключен к другому входу элемента И-НЕ, выход которого соединен со входами сброса триггеров. На чертеже представлена структурная схема устройства. Устройство для синхронизации импульсов содержит триггеры 1 и 2 типа D, элемент И-НЕ 3, инвертор 4, а также шину 5 синхронизируемых импульсов, шину 6 тактовых импульсов, выход 7 устройства. В исходном состоянии триггеры 1, 2 находятся в нулевом состоянии, т.е на их прямых выходах установлены низ кие уровни напряжения, соответственно и на выходе 7 присутствует низкий потенциал. Тактовая частота подается непреры но. На шине 5 низкий потенциал. При появлении на шине 5 положительного синхронизируемого импульса произвольной длительности триггер 1 перебрасывается в единичное состояние, при этом с прямого выхода триггера 1 высокий потенциал поступает на D-вход триггера 2. Положительным фронтом первого тактового импульса, поступившего на С-вход триггера 2, после установки на его D-входе единичного потенциала, на прямом выход триггера 2 устанавливается единичный потенгщал, который поступает на первый вход элемента И-НЕ 3, подгот Ливан его к прохождению сигнала от инвертора 4, и одновременно поступает на выход 7, Таким образом форм руется передний фронт выходного сиг нала, в момент окончания входного тактового импульса на выходе инверт pa 4 формируется единичный потенциал, который поступает на второй вход элемента И-НЕ 3, и на выходе элемента И-НЕ 3 формируется нулевой потенциал. Нулевой потенциал с выхода элемента И-НЕ 3, поступая на установочные R-входы, устанавливает триггеры 1 и 2 в исходное нулевое состояние, независимо от того, снят или еще продолжа ет поступать синхронизируемый импульс и формирует на выходе 7 спад выходного импульса. Устройство синхронизации готово к приему нового синхронизируемого им- пульса. Таким образом, устройство оьеспечивает синхронизацию сигналов произвольной длительности, без дополнительного их преобразования по длительности при этом на выходе 7 устройства однозначно выделяется первый тактовый импульс, поступивший на шину 6 после появления синхронизируемого сигнала на шине 5. Формула изобретения Устройство для синхронизации импульсов, содержащее два триггера и элемент И-НЕ, один из входов которого соединен с выходом второго триггера, D-вход которого соединен с выходом первого триггера, D-вход которого соединен с уровнем логической 1,при этом С-вход первого триггера соединен с шиной синхронизируемых импульсов, а С-вход второго триггера с шиной тактовых импульсов, о т л и чающееся тем, что, с целью повышения надежности, в него введен инвертор, вход которого соединен с шиной тактовых импульсов, а выход подклк чен к другому входу элемента И-НЕ, выход которого соединен с входами сброхза триггеров. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР № 585597, кл. Н 03 К 5/153, 1977. , 2.Г тников B.C. Интегральная электроника в измерительных приборах, Л., Энергия, 1973, с, 114,рис. б1а.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для синхронизацииСигНАлОВ | 1979 |
|
SU853789A1 |
Устройство для синхронизации сигналов | 1982 |
|
SU1069144A2 |
Формирователь импульсов | 1989 |
|
SU1718368A1 |
Устройство для контроля резервированного генератора | 1987 |
|
SU1457147A1 |
Устройство для синхронизации импульсов | 1981 |
|
SU953716A1 |
Устройство для синхронизации импульсов | 1980 |
|
SU940285A1 |
Устройство для проверки выполнения последовательности команд микропроцессора | 1984 |
|
SU1247874A1 |
Устройство для синхронизации импульсов | 1978 |
|
SU739721A1 |
Устройство для синхронизации импульсов | 1984 |
|
SU1228245A2 |
Устройство тактовой синхронизации | 1978 |
|
SU748839A1 |
Авторы
Даты
1981-08-07—Публикация
1979-11-30—Подача