(54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ
название | год | авторы | номер документа |
---|---|---|---|
Распределитель импульсов | 1977 |
|
SU733105A1 |
Распределитель импульсов | 1980 |
|
SU919085A2 |
Устройство для управления очередностью обслуживания | 1987 |
|
SU1481765A2 |
Одноканальное устройство для управления вентильным преобразователем | 1979 |
|
SU855924A1 |
Устройство для контроля @ -разрядного распределителя импульсов | 1984 |
|
SU1166118A1 |
Устройство для приема биимпульсного сигнала | 1986 |
|
SU1372628A1 |
Многоканальный коммутатор | 1991 |
|
SU1780182A1 |
Многоканальная время-импульсная телеизмерительная система | 1984 |
|
SU1288738A1 |
Автоматизированная система тестового контроля | 1985 |
|
SU1278857A1 |
Преобразователь пачки импульсов в прямоугольный импульс | 1985 |
|
SU1265982A1 |
Изобретение относится к автоматике |И телемеханике и может быть использовано при коммутации электрических сигналов.. . По основному авт. св. № 733105 известен распределитель импульсов, со держащий п триггеров, 2 п элементов И, п блоков управления и элемент задержки , причем каждый блок управления содержит элементы И-НЕ, инвертор и элемент запрета 3Недостаток этого устройства - низкая помехоустойчивость, обусловленная возникновением импульсов помехи на выходах триггеров с низким уровнем напряжения. Цель изобретения - повышение поме хоустойчивости, С. этой целью в распределителе импульсов, содержащем п триггеров и 2- п элементов И, соединенных по одному из входов по кольцевой схеме, прямой выход К-го триггера соединен с соответствующими входами К-го и (К + + п-1)-го элементов И, а инверсный выход - с соответствующими входами (К-l) и(К + п) элементов И; п блоков управления и элемент задержки, причем прямой выход каждого триггера соединен с первым входом К-го и вторьм входом (к + 1)-го блоков управления, а инверсный выход - с третьим входом К-го и четвертым входом (К + 1)-го блоков управления, при этом первый, второй и третий выходы каждого К-го блока управления подключены соответственно к единичному входу синхронизации и нулевому входу К-го триггера, информационный вход калздого триггера, кроме первого соединен с прямьм выходом (К-1)-го триггера, а первого триггера - с инверснм выходом п-го триггера, кроме того, входная щина подключена к пятым входам и через элемент задержки - к шестым входам каждого блока управления, при этом первый выход К-го блока управления соединен с седьмым входом (К + 1)-го блока упоав38ления и четвертыми входами (К-1)-го и (к п)-го элементов И, а третий выход - с восьмью входом (к -1- ) -го бло ка управления и пятыми входами К-го и (к + п-1)-го элементов И, причем в каждом блоке управления,содержащем элементы И-НЕ, инвертор и элемент запрета, первый вход блока управления соединен с первыми входами первого и второго эле ментов И-НЕ, второй вход - с первым входом третьего элемента И-НЕ, второй вход которого и первый вход четвертого элемента И-НЕ подключены к третьему входу . управления, при этом четвертый вход блока управления соеди ней со вторым входом первого элемента И-НЕ, третий вход которого подключен к третьему -входу третьего элемента И-НЕ и вьгходу элемента запрета, прямой вход которого соединен с шеетым входом блока управления, а инверсный - с выходом пятого элемента И-НЕ и через инвертор со вторым выходом блока управления, -кроме того, первьй выход блока управления соединен с выходом второго элемента И-НЕ и первым входом пятого элемента И-НЕ, а третий выход с выходом четвертого элемента И-НЕ и вторым входом пятого эле мента И-НЕ, третий вход которого подключен к пятому входу блока управления, при этом выходы первого и третье го элементов И-НЕ соединены со вторыми входами соответственно второго и четвертого элементов И-НЕ, кроме того, седьмой и восьмой входы подключены соответственно к четвертом входам первого и четвертого элементов И-НЕ, а первый и третий выходы - к третьим входам пятого и второго элементов И-НЕ. На чертеже представлена функциональная схема устройства для п-3. Устройство содержит потенциальные триггеры 1, элементы И 2, соединенные по одному из входов по кольцевой схеме, блоки 3 управления и элемент 4 задержки. Каждый из блоков 3 управления состоит из элементов И-НЕ 5-9, элемента 10 и инвертора 11. Входная шина 12 соединена со входом элемента 4 задержки. Устройство работает следующим образом. В начале работы, до. подачи входных импульсов на шину 12, подается установочньй импульс, Йри котором все триггеры 1 устанавливаются в исходное состояние. При этом на прямых выходах триггеров ,1 устанавливается низкий уровень напряжения,а на инверсных выходах - высокий уровень напряжения. На всех выходах элементов И 2, кроме последнего, имеется высокий уровень напряжения, а на последнем - низкий уровень напряжения. На всех информационных входах триггеров , кроме первого, имеется низкий уровень напряжения, а на информационном входе первого триггера 1 - высокий уровень напряжения. На единичных входах триггеров 1 имеется высокий уровень напряжения j а на нулевых - низкий уровень напряжения. Кроме того, состоя ние любого из триггеров 1 не изменяется при воздействии входных импульсов, если уровень напряжения на прямом выходе триггера 1 соответствует уровню напряжения на его информационном входе. Во всех других случаях состояние триггера 1 изменяется под воздействием входных импульсов при условии, что на его установочных входах имеется высокий уровень напряжения. При появлении низкого уровня напряжения на входе элемента 4 задерж- , ки, на выходе элемента 10 запрета первого блока 3 управления появляется высокий уровень напряжения, который переводит элементы И-НЕ 8 и 9 в такое состояние, при котором на нулевой вход первого триггера 1 подается высокий Уров.ень напуГяжения. Одновременно подается разрешение на вход элемента И-НЕ 7. В таком состоянии только первый триггер 1 подготовлен к воздействию входных импульсов, так как- на его установочных и информационном входах имеется высокий уровень напряжения, а на прямом выходе - низкий уровень напряжения. С поступлением первого входного импульса через элемент И-НЕ 7 и инвертор 11 первого блока 3 управления, первый триггер 1 переходит во второе устойчивое состояние, а на выходе элемента И-НЕ 6 появляется низкий уровень напряжения, который удерживает первый триггер 1 в уйтановившемся состоянии (в единичном состоянии). При этом перекрестные помехи практически не влияют на выходной сигнал (высокий уровень напряжения) элемента И-НЕ 9 первого блока 3 управления, так как на его двух входах одновременно имеется низкий уровень напряжения. Стабильные выходные сигналы элемента И-НЕ 9 И прямого выхода первого триггера 1 {Поступают на входы первого элемента И 2 и элемента И-НЕ 6 первого блока 3 управления, на очередной вход которого поступает стабильный сигнал высокого уровня напряжения с выхода эле мента И-НЕ 5 первого блока 3 управления (на двух входах элемента И-НЕ 5 одновременно имеются низкие уровни напряжения). Т. е. на выходе элемента И-НЕ 6 имеется .сигнал -низкого уровня напряжения, защищенный от воздействия перекрестных помех. Стабильные выходные сигналы элемента И-НЕ 6 и инверсного выхода первого триггера 1 поступают на входы четвертого и шестого элементов И 2. При этом шестой элемен И 2 срабатывает и на его выходе появляется высокий уровень напряжения, за щищенный от воздействия перекрестных помех (при возникновении импульса на iHBepcHOM выходе триггера I , состояние шестого элемента И 2 не изменяется, так как его вход дополнительно блокируется стабильным сигналом низко го уровня напряжения с выхода элемента И-НЕ 6 первого блока 3 управления, который снимает запрет с первого элемента И 2. На выходе первого элемента И 2 появляется низкий уровень напряже ния, устойчивый к действию перекрестных помех, так как на все его входы поступают устойчивые высокие уровни напряжения. По окончании действия первого импульса на шине 12 и выходе элемента 4 задержки происходит подготовка второго блока 3 управления. С приходом вто рого импульса переключается второй триггер 1, который блокируется выходным сигналом элемента И-НЕ 6 второго блока 3 управления. Второй блок 3 управления работает аналогично первому. Одновременно срабатывает первый элемент И 2, на выходе которого появляет ся высокий уровень напряжения и снимается запрет со второго элемента И 2 Последний срабатывает и на его выходе появляется низкий уровень напряжения с задержкой относительно появления высокого уровня напряжения на выходе первого элемента И 2, Величина вре,мени задержки определяется временем 16 срабатывания выбранного типа микро-, схем и лежит в пределах от нескольких наносекунд до- одной микросекунды, что вполне достаточно для временной коммутации сигналов, Необходимо также отметить, что первый блок 3 управления подготавливается по окончании шестого и третьего импульсов, а работает по началу первого и четвертого импульсов за выбранный цикл работы. Второй блок 3 управления подготавливается по окончанию первого и четвертого импульсов, а работает по началу второго и пятого импульсов за выбранный цикл работы и т. д.Таким образом, в распределителе импульсов повышается помехоустойчивость устройства за счет формирования устойчивых к воздействию перекрестных помех сигналов, подаваемых на установочные входы триггеров 1, и дополнительной блокировкой входов элементов И 2. Формула изобретения 1.Распределитель импульсов по авт. св. № 733105, отличающ и и с я тем, что, с целью повьшения помехоустойчивости, первый выход . К-го блока управления соединен с седьмым входом (к + О-го блока управления и четвертьм входами ( и (к -t- п)-го элементов И, а третий выход - с восьмым входом (к + О-го блока управления и пятыми входами К-го и (к + п-1)-го элементов И. 2.Распределитель по п. 1, отличающийся тем, что в каждом блоке управления седьмой и восьмой входы подключены соответственно к четвертым входам первого и четвертого элементов И-НЕ, а первый и третий выходы - к третьим входам пятого и BTOporo элементов И-НЕ. Источники информации, принятые во внимание при экспертизе 1..АвтЬрское свидетельство СССР 733105, кл. Н 03 К 17/62, 1977.
Авторы
Даты
1981-09-30—Публикация
1980-01-07—Подача