Устройство синхронизации Советский патент 1982 года по МПК H04L7/02 

Описание патента на изобретение SU924890A1

(5) УСТРОЙСТВО СИНХРОНИЗАЦИИ

Похожие патенты SU924890A1

название год авторы номер документа
МНОГОКАНАЛЬНОЕ ПРИЕМОПЕРЕДАЮЩЕЕ УСТРОЙСТВО С ВРЕМЕННЫМ РАЗДЕЛЕНИЕМ ЦИФРОВЫХ АСИНХРОННЫХ КАНАЛОВ 1989
  • Хабаров Т.С.
RU2033695C1
Устройство тактовой синхронизации 1982
  • Доброскок Анатолий Иванович
  • Червен-Водали Роальд Георгиевич
  • Мясникова Нина Петровна
SU1059689A1
Двухступенчатый регенератор 1978
  • Морозов Михаил Петрович
  • Полиевский Глеб Александрович
  • Хмельницкий Евфроим Аронович
  • Цукублин Анатолий Ионович
  • Мелконян Карапет Маркарович
SU726668A1
Устройство тактовой синхронизации 1975
  • Плетнев Михаил Емельянович
  • Семенов Валерий Алексеевич
SU568186A1
Приемное устройство псевдослучайных сигналов 1982
  • Дерипалов Борис Демьянович
  • Кирвас Виктор Андреевич
  • Воронкин Анатолий Михайлович
SU1075430A1
Двухступенчатый регенератор 1983
  • Полиевский Глеб Александрович
  • Морозов Михаил Петрович
  • Лобанова Инна Николаевна
SU1197117A1
Устройство тактовой синхронизации 1979
  • Байдан Игорь Емельянович
  • Гинзбург Виктор Вульфович
  • Глянцев Борис Андреевич
  • Данилевский Владимир Александрович
  • Иванов Виктор Васильевич
  • Караваев Вячеслав Сергеевич
  • Окунев Юрий Бенцианович
  • Павличенко Юрий Агафонович
  • Рачкаускас Ричардас Стасио
  • Рахович Лео Мойсеевич
  • Шутов Александр Степанович
  • Шкодин Олег Иванович
SU932642A1
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА СИГНАЛОВ ТОЧНОГО ВРЕМЕНИ 1990
  • Цветков В.И.
  • Грудинин М.Ю.
RU2033640C1
Многозахватный следящий фильтр псевдослучайных сигналов 1975
  • Чердынцев Валерий Аркадьевич
  • Бурцев Анатолий Александрович
SU562936A1
Устройство для синхронизации кодовых комбинаций,ограниченных стандартными паузами 1977
  • Андрущенко Анатолий Григорьевич
  • Бекеша Марьян Михайлович
  • Глушков Валерий Иванович
  • Фролов Николай Никитович
  • Шевченко Анатолий Павлович
SU660289A2

Иллюстрации к изобретению SU 924 890 A1

Реферат патента 1982 года Устройство синхронизации

Формула изобретения SU 924 890 A1

1

Изобретение относится к технике .электросвязи и быть использовано для синхронизации аппаратуры передачи дискретной информации.

Известно устройство синхронизации, содержащее фазовый дискриминатор, интегратор, переключатель, блок обнаружения перерывов связи и последовательно соединенные управляю- щий элемент, к одному из входов которого подключен выход задающего генератора, и делитель частоты, выход которого подключен к одному из входов фазового дискриминатора и к первому входу адаптивного генератора сигналов коррекции ГТ.

Недостаток известного устройства большое время вхождения в синхронизм.

Цель изобретения - сокращение времени вхождения о синхронизм.

Для достижения указанной цели в устройство синхронизации, содержащее фазовый дискриминатор, интегратор, переключатель, блок обнаружения перерывов связи и последовательно соединенные управляющий элемент, к одному из входов которого подключен выход задающего генератора, и делитель частоты, выход которого подключен к одному из входов фазового дискриминатора и к первому входу адаптитзного генератора сигналов коррекции, введены детектор рассогласования и , вентили, при этом первый выход де10тектора рассогласования через последовательно соединенные фазовый дискриминатор и интегратор подключен к первому и второму входам переключателя, объединенным соответственно с

15 первыми входами первого и второго вентилей, к вторым входам которых, объединенных с вторым входом адаптивного генератора сигналов коррекции, подключен второй выход детектора рассогласования, а выходы первого и второго вентилей и выход блока обнаружения перерывов связи через а1даптивный генератор сигналов кор392

рекции подключены к третьему и чет,вертому входам переключателя, пятый вход которого объединен с выходом блока обнаружения перерывов связи и с первым входом детектора рассогласования, к второму и третьему входам которого подключены соответственно выход и дополнительный выход делителя частоты, а четвертый вход объединен .с входом блока обнаружения перерыаов связи, причем выходы переключателя подключены к соответствующим входам управляющего элемента,а детектор рассогласования выполнен в виде последовательно соединенных первого элемента запрета, первого элемента И, первого триггера, второго элемента запрета, второго элемента И и индикатора синхронизма, выход которого подключен к первому входу первого элемента запрета, второй вход индикатора синхронизма объединен с входом элемента задержки, выход которого подключен к второму входу первого элемента И и к первому входу второго триггера, второй вход которого объединен с вторым входом первого триггера и с третьим входом индикатора синхронизма, а выход второго триггера подключен к второму входу второго элемента И, причем первый, второй и третий входы индикатора синхронизма являются соответственно пер вым, вторым и третьим входами детектора рассогласования, а управляющий вход первого и информационный - второго элементов запрета соответственно входом контрольного сигнала и четвертым входом детектора рассогласования, выходами которого являются соответственно выход второго элемента запрета и выход индикатора синхронизма .

На чертеже изображена структурная электрическая схема устройства синхронизации.

Устройство синхронизации содержит фазовый дискриминатор 1, интегратор 2, переключатель 3i управляющий элемент 4, задающий генератор 5, делитель 6 частоты, вентили 7 и 8, адаптивный генератор 9 сигналов коррекции, блок 10 обнаружения перерывов связи и детектор 11 рассогласования, в состав которого входят элементы 12 и 13 запрета, элементы И 14 и 15, триггеры 16 и 17, элемент задержки 18 .и индикатор синхронизма 19.

Устройство работает следующим образом.

В- режиме поиска синхронизма разрешающий сигнал на выходе индикатора синхронизма 19 отсутствует, а тактовые импульсы с выхода делителя 6, задержанные элементом задержки 18, через элемент И 14 не проходят и триггер 16 не переключается. Элемент запрета 13 все время открыт и сигналы с выделителя фронтов проходят на вход фазового дискриминатора 1 и элемент И 15 в любой момент периода следования тактовых импульсов, независимо от их фазы. Триггер 17 все время переключается основными тактовыми импульсами, задержанными на время КТ в единичное состояние, а дополнительными тактовыми импульсами, опережающими основные на время КТ, в нулевое состояние.

Таким образом, элемент И 15 оказывается открытым на каждом периоде следования тактовых импульсов на интервале времени 2КТр. Остальную часть периода элемент И 15 заблокирован низ КИМ потенциалом с выхода т-риггера 17. Благодаря этому импульсы с выхода элемента И 15 начинают поступать на вход индикатора синхронизма 19 только тогда, когда моменты выделения фронтов посылок попадают в интервалы 2KTQ, т.е. когда система входит в режим малых рассогласований. При поступлении на вход индикатора синхронизма 19 В течение определенного интервала времени необходимого числа входных сигналов, фаза которых в точности совпадает с фазой основных тактовых импульсов приемника, индикатор синхронизма 19 формирует на своем выходе разрешающий потенциал,который, при отсутствии сигнала ложного синхронизма через элемент запрета 12, поступает на управляющий вход элемента И 14, разрешая прохождение тактовых импульсов через элемент задержки 18 на первый вход триггера 16 который как и триггер 17 начинает переключаться из нулевого состояния в единичное и обратно на каждом периоде следования тактовых импульсов, формируя запрещающий сигнал на управляющем входе элемента запрета 13. Каждый очередной дополнительный тактовый импульс переключает оба триггера 16 и 17, снимая указанный запрет. Таким обргззом, в режиме истинного синхронизма вход фазового дискриминатора 1 подключается к каналу свя зи на короткие по сравнению с периодом следования входных сигналов интервалы времени, равные ,. на протяжении которых наиболее вероятным является поступление полезного сигнала, а не помехи. Другую же част периода фазовый дискриминатор 1 отключен от канала связи и прохождение на его вход случайных помех искл чено. Система при этом работает в режиме малых рассогласований, величину которых контролирует индикатор синхронизма 19. При выходе величины фазовых рассогласований за пределы iZKI, что обнаруживается по отсутст вию в течение определенного интервала времени, большего, чем интервал обнаружения перерыва связи, импульсов на первом входе индикатора синхр низма 19 (,на выходе элемента И ,15), разрешающий потенциал на выходе индикатора синхронизма 19 снимается и триггер 16 перестает переключаться по первому входу, прекращая формирование запрещающего сигнала на управляющем входе элемента запрета 13- Бл кировка входа фазового дискриминатора 1 прекращается и система переходит в режим поиска синхронизма.Блокиров прекращается также по возникновению сигнала ложного синхронизма на управляющем входе элемента запрета 12 независимо от состояния выхода индикатора синхронизма 19. Сигнал с выхода индикатора.синхронизма 19 поступает также на уп.равляющие входы вентилей 7 и 8 и адаптивного генератора 9,.который за поминает код периода следования сигналов коррекции с учетом знака коррекции управляемого делителя частоты 6,с помощью которого осуществляется воспро изведение запомненного периода и перезапись его. Если на протяжении интервала действия разрешающего потенциала на выходе индикатора синхрониз ма 19 на вход адаптивного генератора 9 поступает не менее двух импульсов с выхода одного из вентилей 7 или 8, то в адаптивном генераторе 9 запоминается знак и период их следования и хранится до тех пор, пока не поступит хотя бы один импульс коррекции противоположного знака. При этом до появления сигнала о возникновении перерыва связи переключатель 3 пропускает на входы управляющего элемента k сигналы коррекции, поступающие с выходов, интегратора 2. С появлением сигнала перерыва связи на выходе блока обнаружения перерывов связи 10 и наличии в момент его появления разрешающего потенциала на выходе индикатора синхронизма 19 адаптивный генератор 9 переходит в режим воспроизведения сигналов коррекции, а переключатель 3 отключает входы, соединенные с выходами интегратора 2, и подключает ко входам управляющего элемента выходы адаптивного генератора 9- В индикаторе синхронизма 19 при этом контроль величины фазовых рассогласований прекращается, а на его выходе поддерживается разрешающий дискретную блокировку потенциал. Таким образом, возникновение перерыва связи при нахождении системы в режиме малых рассогласований не прерывает процесса автоматической подстройки фазы тактовых импульсов ЧТО обеспечивает последующее вхождение в связь также с режима малых рассогласований. При снятии сигнала перерыва связи индикатор синхронизма 19 начинает контр.оль величины фазовых рассогласований и если эта величина выходит за пределы КТ блокировка входного тракта прекращается. Формула изобретения 1. Устройство синхронизации, фазовый дискриминатор, интегратор, переключатель, блок обнаружения перерывов связи и последовательно соединенные управляющий элемент, к одному из входов которого подключен выход задающего генератора, и делитель частоты, выход которого подключен к одному из входов фазового дискриминатора и к первому входу адаптивного генератора сигналов коррекции, отличающееся тем,,что, с целью сокращения времени вхождения в синхронизм, в него введены детектсгр рассогласования и вентили, при этом первый выход детектора рассогласования через последовательно соединенные фазовь|й дискриминатор и интегратор подключен к первому и второму вхоам (переключателя, объединенным

соответственно с первыми )ми первого и второго вентилей, к нюрым входсЭм которых, объединенных с вторым входом адаптивного генератора сигналов коррекции, подключен второй выход детектора рассогласования, а выходы первого и второго вентилей и выход блока обнаружения перерывов связи через адаптивный генератор сигналов коррекции подключены к третьему и четвертому входам переключателя, пятый вход которого объединен с выходом блока обнаружения перерывов связи и с первым входом детектора рассогласования,к эторому и третьему входам которого подключены соответственно выход и дополнительный выход делителя частоты, а четвертый вход объединен с входом блока обнаружения перерывов связи, причем выходы переключателя подключены к соответствующим входам управляющего элемента.

2. Устройство по п,, о т л и чающееся тем, что детектор рассогласования выполнен в виде последовательно соединенных первого элемента запрета, первого элемента И, первого триггера,- второго элемента запрета, второго элемента И и

индикатора синхрсжизмл, оыхг)д которого подключен к первому входу первого элемента запрета, второй вход индикатора синхронизма объединен с входом элемента задержки, выход которого подключен к второму входу первого элемента И и к первому входу второго триггера, второй вход которого объединен с вторым входом первого триггера и с третьим входом индикатора синхронизма, а выход второго триггера подключен к второму входу второго элемента И, причем первый, второй и третий входы индикатора синхронизма являются соответственно первым, вторым и треть входами детектора рассогласования, управляющий вход первого и информационный - второго элементов запрета соответственно входом контрольного сигнала и четвертым входом детектора рассогласования, выходами которого являются соответственно выход второго элемента запрета и выход индикатора синхронизма. I . .

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР N568186, кл. Н L 7/02, 1975.

SU 924 890 A1

Авторы

Мересков Виктор Александрович

Шевченко Анатолий Павлович

Сахон Павел Владимирович

Юренко Юрий Александрович

Даты

1982-04-30Публикация

1979-05-04Подача