(5t) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
название | год | авторы | номер документа |
---|---|---|---|
Устройство для отображения радиолокационной информации на экране электронно-лучевой трубки | 1989 |
|
SU1691880A1 |
Запоминающее устройство | 1987 |
|
SU1413674A1 |
Устройство для преобразования малокадрового телевизионного стандарта | 1985 |
|
SU1256245A1 |
Запоминающее устройство | 1985 |
|
SU1259336A2 |
Устройство для отображения радиолокационной информации на экране электронно-лучевой трубки | 1980 |
|
SU938309A1 |
РАДИОЛОКАЦИОННЫЙ ИНДИКАТОР | 1992 |
|
RU2030756C1 |
Устройство для отображения информации на экране электронно-лучевой трубки | 1989 |
|
SU1689983A1 |
Устройство для графического отображения синтезируемой устной речи | 1986 |
|
SU1411802A1 |
Устройство автоматической коррекции координатных искажений телевизионного изображения | 1981 |
|
SU1012456A1 |
Стереотелевизионная камера с автоматической фокусировкой | 1989 |
|
SU1774518A1 |
,-. . Изобретение относится к запоминающим устройствам статического типа и может быть, использовано в радиолокационных индикаторных устройствах с. преобразованием радиолокационной и вспомогательной знаковой информации в телевиз;ионный стандарт.
Известно запоминающее устройство преобразователя радиолокационной / информации в телевизионный стандарт, построенное на основе больших интегральных схем (БИС) запоминающих устройств с произвольной выборкой (.ЗУПВ) , содержащее коммутатор адресов записи считывания.и сигналов управления, п -слрйную матрицу памяти, преобразователи параллель ного кода в последовательный для каждого слоя матрицы 13.
Недостатком этого устройства является большая емкость преобразователей кодов, которая должна быть равна емкости строки матрицы.
Наиболе близким к предлагаемому по назначению и технической сущности является запоминающее устройство преобразователя разверток, содержащее матрицу памяти, имеющую ti слоев, коммутатор адресов, преобразовате/iti кодов для каждого слоя матрицы памяти. Работает известное устройство следующим образом. На информационные входы каждого слоя матрицы поступает соответствующий разряд трехразрядного кода радиолокационного видеосиг+ ала. На входы коммутатора адресов поступают адреса записи и считывания и сигналы управления. Выходы коммутатора адресов подключены к адресным входам матрицы, т.е. к адресным входам всех БИС ЗУПВ. Выходы каждого слоя матрицы подключены к входам преобразователей кодов данного слоя. Выходы преобразователей являются вы- ходами всего устройства. 1Это устройство работает в двух режимах, раэдеденнмх во .времени, - записи и счугшвания.. Режим работы определяется сигналами с выходов коммутатора адресов. Считывание информации, записанной в устройстве памяти, осуществляется во время обратного хо да строчной телевизионной развертки. Лри этом коммутатор адресов подключает к адресным матрицы памяти-адреса считывания и. задает режим с чи ты ванин. Под воздейстеием этих сигналов, за время обратного хода строчной развертки, информация из заданной строки матрицы памяти переносится в преобразователи кодов. Этот перенос осуществляется параллельными словгми. К моменту начала прямого хода строчной разверт ки вся информация, записанная в трех слойной строке матрицы памяти,должна быть перенесена в преобразователи .ко дов. Таким образом, емкость каждого преобразователя кодов должна быть равной емкости строки памяти, ,. Во время прямого хода стр омной телевизионной развёртки осуществляет ся вывод считанной видеоинформации из преобразователя кодов на телевизионный монитор в виде последовательного кода. Одновременно осуществляется запись радиолокационного видеосигнала в матрицу памяти. Режим записи и адреса задаются коммутатором. Время, отводимое на запись информации, за период строчной телевизионной развертки - 6 мкс, равно прямому ходу строчной развертки 50 мкс,т.е.50/6 «78% времени в этом устройстве отводится на записьС21. Недостаток известного устройства заключается в его сложности,, так как для построения преобразователей кодов необходимо значительное оборудование. . Целью изобретения является упроще ние аппаратурных затрат (т.е. умень шение числа микросхем) при сохранени времени, отводимого на запись информации в запоминающее устройство. Поставленная цель достигается тем, что в запоминающее устройство, содержащее группу накопителей,.адрес ные входы Которых подключены к выходам коммутатора адресов, а выходы к входам соответствующего преобразователя кода, введены дополнительны группы накопителей, дополнительные коммутаторы адресов, дополнительные преобразователи кода, коммутаторы 9 4 |И счетчик, выходы которого подключены к управляющим входам преобразователей кода и коммутаторов, вход счетчика подключен к синхронизирующим входам преобразователей кода и является синхронизирующим входом устройства, адресные входы накопителей каждой дополнительной группы подключены к .выходам соответствующего Дополнительного коммутатора адресов, выходы соответствующих накопителей каждой дополнительной группы подключены к информационным входам соответствующих преобразователя кода и до,полнительного преобразователя кода, выходы которых подключены к информационным входам соответствующего коммутатора, выходы коммутаторов являются выходами устройства. На чертеже представлена структурная схема запоминающего устройства. Устройство содержит матрицу памяти 1, имеющую несколько (п слоев, коммутаторы адресов 2, адресные входы 3 подматрицы 4 памяти, содержащие, накопители 5. преобразователи 6 кода, коммутаторы 7 и счетчик В. -Адресные входы каждой подматрицы ) подключены к выходам собственного коммутатора адресов 2.. К входам преобразователей 6 кода каждого слоя подключены объединенные выходы соответствую«|его слоя подматриц памяти, выходы преобразователей 6 одного слоя подключены к входам коммутатора 7, К управляющим входам преобразователей 6 и коммутаторов 7 подключен счетчик 8, на вход которого поступает сигнал тактирования преобразователей.. Устройство работает следующим образом. На сигнальные входы каждого слоя матрицы памяти (т,е. всех БИС ЗУПВ) поступает соответствующий разряд кода радиолокационного видеосигнала. На коммутатор адресов 2 поступают адреса записи и считывания и сигналы управления. Считывание информации осуществляется циклами во время прямого хода строчной телевизионной развертки. Длительность цикла задается счетчиком 8. В первый цикл из матрицы памяти 1 считывается параллельное слово с числом разрядов, емкостью преобразователя (-16 битК Считанное слово записывается в первый преобразиватель 6 кода. Во второй цикл считывается следующая часть строки памяти и заносится во второй преобразовател б/Одновременно информация в виде : последовательного кода выводится из первого преобразователя через коммутатор 7 на выход устройства. В треть ем цикле считанная из матрицы памяти информация записывается в первый пре образователь 6 и выводится из второг и т.д. Таким образом, как и в извест ном устройстве, за время прямого ход ctpoчнoй телевизионной развертки будет считана вся строка матрицы памяти. ...;.: - . ;: построение, матрицы памяти в виде подматриц, снабженных собственными коммутаторами адресов, позволяет обеспечить -время, отводимое на запис информации в устройство памяти, не меньше чем в известном устройстве. Запись может осуществЬяться в любую из подматриц, не занятую в данный момент считыванием, так. как режим каждой подматрицы задается собственным коммутатором. Если число подматриц М, то в любой момент време I . ни может производиться запись в М-1 подматриц памяти. Кроме того, запись осуществляется и во время обратного хода строчной телевизионной развертки. Это позволяет увеличить общее время„записи в устройство. С другой стороны, при малой скорости обновления радиолокационной информа{11ии нет. необходимости в разделении матрицы памяти на подматрицы. В этом случае для записи достаточно времени обратного хода строчной развертки .Таким образом, изменение числа подматриц М позволяет согласовывать параметры быстродействия устройства памяти и радиолокатора. Разрядность преобразователей кода зависит от емкости строки матрицы памяти и быстродействия памяти. Положительный эффект при использовании предлагаемого устройства заключается в уменьшении оборудования, необходимого для построения устройства 8. зависимости от требуемой скорости записи и параметров элеиентов памяти. Формула изобретения Запоминающее устройство, содержап; щее группу накопителей,адресные входы которых подключены к выходам коммутатора адресов, а выходы - к входам соответствующего преобразователя кода, о т ли ч а ю щ л-е с я тем, что, с целью улром|ения устройства, оно содержит дополнительные группы накопителей, дополнительные коммутаторы адресов, дополнительные преобразователи кода, коммут.аторы и счетчик, выходы которого подключены к управляющим входам преобразователей кода и коммутаторов, вход счетчика подключен к синхронизирующим входам преобразователей кода и является синхронизирую1чим входом устройства, адресные входы накопителей каждой допо.лнительной группы подключены к выходам соответствующего дополнительного коммутатора адресов, выходы соответствующих накопителей каждой дополнительной группы подключены.к информационным входам соответствующих преобразователя кода и дополнительного преобразователя кода, выходы которых подк.лючены к информационным входам соответствующего коммутатора, выходы коммутаторов являются выходами устройства. Источники информации, принятые во внимание при экспертизе 1.Патент Великобритании V 1361156, кл. G 01 S l/U, 197. 2.Патент США № 3765018, кл. G 01 S 7/0, опублик. 1973 (прототип) . А саAdjoeca записиcffumttiSaHua II 3 II л:ение
Авторы
Даты
1982-05-15—Публикация
1980-08-25—Подача