Блок считывания для доменного запоминающего устройства Советский патент 1982 года по МПК G11C7/00 

Описание патента на изобретение SU959156A1

Изобретение относится к вычислитёльчой технике и предназначено дли использования в доменных запоминающих устройствах.

Известен блок считывания для: доменного запоминаиицего устройства, содержащий резисторный датчик, подключенный к. источнику питания и к входам усилителя считывания. Для повышения помехозащищенности усилитель считывания и резисторный датчик соединены чере мостовую сз4ему 1. .

Однако такое соединение не обеспечивает высокую помехозащищенности усиления сигнала чтения с доменного накопителя.

Наиболее близким техническим решением к данному изобретению свляется блок считывания для Доменного запбминающего устройства, который в цепях селекции сигнала содержит магниторезйсторные датчики. Эти датчики при считывании Сигнала подвергаются действию трех полей - домена, токов управления и токов рассеяния доменопродвигающей структуры. Токи рассеяния и управления создают на входе усилителя считывания помехи/ которые частично подавляются

за счет дифференциального включения компенсационного датчика 2.

Недостатком этого блока является то, что в нем отсутствуют схемные решения, позволяющие /оптимальное воспроизведение сигналов чтения с учетом изменения амплитуды и формы сигнала за счет наложения помех.

Целью изобретения является повы10шение надежности блока считывания для доменного запоминсиощего устройства.

Поставленная цель достигается тем,, что в блок считывания для до15менного запоминающего устройства, содержащий магниторезисторный датчик, вход которого соединен с шинами питания, усилитель считывания, первый вход которого соединен с вы20ходом формирователя стробирующего импульса, и,эталонный элемент памяти, введены интегрирующий элемент, ключ, дифференцирующий элемент и рдновибратор, вход которого соединен

25 с первым входом усилителя считывания ,. второй вход которого подключен к выходу интегрирующего элемента, первый вход которого соединен с выходом ключа, а другие - с выходг ш

30 магниторезисторного датчика, вход

магниторезисторного датчика соединен с пег зым выходом эталонного эле мента Памяти, второй вход которого соединен с входом формирователя стробирующего импульса, а вход эталонного элемента памяти является входом блока считывания, выход одновибратора подключен к входу дифференцирующего элемента, выход которого соединен с входом ключа, вы ход усилителя считывания является выходом блока считывания.

На черуеже представлена схема блока считывания для доменного запоминающего устройства.

Блок содержит магниторезисторный датчик 1, первый вход которого соединен с ши1/ой питания 2 и с эталонным элементом памяти 3, другой выхо которого подключен к входу формирователя стробирующего импульса 4. Выход формирователя стробирующего импульса 4 подсоединен к входу одновибратора 5 и к первому входу усилителя считывания б, второй вход которого подключен к выходу интегрирующего элемента 7. Первый вход интег риругадего элемента 7 соединен с выходом ключа 8, а другие - с выходами магниторезисторного дачитка 1. Вход.ключа 8 соединен с выходом дифференцирующего элемента 9, вход которог подсоединен к выходу одновибратора 5. Блок работает следующкм образом. При считывания сигнала с помощью магниторезисторного датчика 1 на вход - выход последнего подается постоянное питающее Напряжение. В предлагаемом блоке, кроме питающего постоянного напряжения, на вход магниторезисторного датчика 1 подается эталонный сигнал с одного из выходов эталонного элемента памяг ти 3,имеющий ту же форму,что и идеальный информационный сигнал чтения.

В этом случае передаточная функция магниторезисторного датчика 1 будетиметь такой же вид, что и сигнал чтения, т.е. на выходе магниторезисторного датчика 1 при считывании происходит квадратичное пре образование сигнала. Далее преобразованный сигнал поступает на интегрирующего элемента 7. Полученный таким путем сигнал можно определить по соотношению:

t

u(t)it Ju, Ct-Cj-Up t)dit,

0

где i - коэффициент передачи магниторезисторного датчика; Uc(t) - сигнал чтения; UaT сигнала эталонного элемент

. памяти, -

.Г - время задержки эталонного сигнала.

Такое преобразование сигнала, согласно потенциальной помехоустойчивости, умеет оптимальные характеристики помехозащищенности. Далее корреляционный сигнал и(t) поступает на вход усилителя считывания 6. На другой вход усилителя считывания 6 подается импульс строба с выхода формирователя стробирующего импульса 4/ который формируется

по сигналу, поступившему на его вход с второго выхода эталонного элемента памяти 3. С выхода формирователя стробирукхцего импульса 4 подается сигнал на вход одновибратора.5. За

счет длительности импульса одновибратора определяется время корреляции сигнала чтения, так как импульс с одновибратора подается на вход дифференцирующего элемента 9.

С выхода дифференцирующего элемента поступает сигнал на вход ключа 8. При поступлении импульса на вход ключа 8 происходит установка интегрирующего элемента 7 в исходное состояние, что необходимо для подготовки блока к воспроизведению следующего сигнала чтения.

Сравнительный анализ предлагае-. мого блока с известным показал, что. для достижения повышенной надежности он не требует Дублирования. Это позволяет снизить себестоимость в 1,5 - 2 раза.

формула изобретения

Блок считывания для доменного запоминающего устройства, содержащий

0 магниторезисторный датчик, вход которого соединен с шинами питания, усилитель считывания, первый вход которого соединен с выходом формирователя стробирующего импульса, и

5 эталонный элемент памяти, отличающийся тем, что, с целью повышения надежности блока считывания, в него введены интегрирующийэлемент, ключ, дифференцирующий

Q элемент и одновибратор, вход которого соединен с первым входом усилителя считывания, второй вход которого подключен к выходу интегрирующего элемента,.первый вход котррого соединен с выходом, ключа, а другие с выходами магниторезисторного датчика, вход магниторезисторного датчика соединен с первым выходом эталонного элемента памяти, второй выход которого соединен с входом формирователя стробирующего млшуявса-, а вход эталонного элемента памяти является входом блока считывания, выход однбвибратора подключен к входу дифференцирующего элемента, выход которого соединен с входом ключа,выход усилителя считывания является выходом блока считывания.

Источники информсщии, принятые во внимание при экспертизе

1. Электроника, т. 52, 9, с. 26-27.

2. Электроника, т. 52, 23, с. 42-45 (прототип).

Похожие патенты SU959156A1

название год авторы номер документа
Блок считывания информации для доменного запоминающего устройства 1982
  • Савельев Александр Иванович
  • Иванов Александр Иванович
  • Косов Владислав Иванович
  • Милованов Константин Васильевич
  • Мхатришвили Владимир Иванович
  • Фокин Юрий Иванович
  • Цыркин Виктор Васильевич
SU1056265A1
Устройство для считывания информации из накопителя 1980
  • Савельев Анатолий Иванович
  • Проскуряков Сергей Алексеевич
  • Косов Владислав Иванович
SU864334A1
Запоминающее устройство 1979
  • Савельев Анатолий Иванович
  • Косов Владислав Иванович
  • Косов Леонид Иванович
  • Соколов Леонид Федорович
SU809350A1
Импульсный источник питания с бестрансформаторным входом 1986
  • Скорик Павел Акимович
  • Ратушный Анатолий Иванович
  • Яценко Павел Поликарпович
SU1543392A1
Устройство для счета штучных изделий 1986
  • Михайлов Анатолий Александрович
SU1367024A1
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ЧАСТОТЫ ПУЛЬСА 1994
  • Ус Н.А.
RU2118119C1
УСТРОЙСТВО ОХРАННОЙ СИГНАЛИЗАЦИИ 1991
  • Маскаев Григорий Васильевич
RU2031445C1
Устройство для считывания графической информации 1983
  • Безруков Дмитрий Степанович
  • Колесников Юрий Андреевич
  • Мухин Николай Алексеевич
  • Онищенко Анатолий Михайлович
  • Цуканов Владимир Иванович
SU1109775A1
Запоминающее устройство 1981
  • Савельев Анатолий Иванович
  • Косов Владислав Иванович
  • Иванов Александр Михайлович
  • Соколов Леонид Федорович
SU982093A1
Устройство для ввода информации 1987
  • Ахмадеев Эльянур Валиахмедович
  • Беляев Дмитрий Валентинович
SU1509914A1

Реферат патента 1982 года Блок считывания для доменного запоминающего устройства

Формула изобретения SU 959 156 A1

SU 959 156 A1

Авторы

Савельев Анатолий Иванович

Даты

1982-09-15Публикация

1981-02-10Подача