Изобретение относится к области вычислительной техники и может быть применено в аналоговых вычислительных машинах.
Известно устройство для решения дифференциальных уравнений, содержащее первый интегратор, вход которого является информационным входом устройства, фильтр, первый и второй сумматоры, второй интегратор, состоящий из трех операционных усилителей, разделительного конденсатора и шести токозадающих резисторов, первый вывод первого токозадающего резистора соединен с информационным входом устройства, второй вывод первого токозадающего резистора соединен с первыми выходами второго и третьего токозадающих резисторов и подключен к входу первого операционного усилителя, выход которого соединен со вторым выводом второго токозадающего резистора и первым выводом четвертого токозадающего резистора, второй вывод которого соединен с первым выводом пятого токозадающего резистора и через второй операционный усилитель со вторым выводом пятого токозадающего резистора, первым входом первого сумматора и первой обкладкой первого разделительного конденсатора, вторая обкладка которого соединена с первым выводом шестого токозадающего резистора и входом третьего операционного усилителя, выход которого соединен со вторыми выводами шестого и третьего токозадающих резисторов, выход первого интегратора подключен к второму входу первого и первому входу второго сумматоров, выход первого сумматора через фильтр соединен со вторым входом второго сумматора, выход которого является выходом устройства [1].
Недостатком данного устройства является недостаточная точность, обусловленная тем, что всплески высокочастотных помех во второй цепи решения дифференциального уравнения не контролируются в устройстве и проходят на выход устройства.
Наиболее близким к изобретению является устройство для решения дифференциальных уравнений, содержащее фильтр, первый и второй сумматоры, первый интегратор, состоящий из операционного усилителя, конденсатора, обратной связи и двух токозадающих резисторов, второй интегратор, состоящий из трех операционных усилителей, разделительного конденсатора и шести токозадающих резисторов, операционный усилитель и два токозадающих резистора, первый вывод первого токозадающего резистора, первого интегратора соединен с информационным входом устройства, второй вывод первого токозадающего резистора первого интегратора соединен с первым выводом второго токозадающего резистора первого интегратора и первой обкладкой конденсатора обратной связи первого интегратора и подключен к входу операционного усилителя первого интегратора, выход которого соединен со второй обкладкой конденсатора обратной связи первого интегратора и с первым входом первого и второго сумматоров, первый вывод первого токозадающего резистора второго интегратора соединен с информационным входом устройства, второй вывод первого токозадающего резистора второго интегратора соединен с первыми выводами второго и третьего токозадающих резисторов второго интегратора и подключен к входу первого операционного усилителя второго интегратора, выход которого соединен со вторым выводом второго и первым выводом четвертого токозадающих резисторов второго интегратора, второй вывод последнего из которых соединен с первым выводом пятого токозадающего резистора второго интегратора и через второй операционный усилитель второго интегратора со вторым выводом пятого токозадающего резистора второго интегратора и со вторым входом первого сумматора, второй вывод третьего токозадающего резистора второго интегратора соединен с первым выводом шестого токозадающего резистора второго интегратора и с выходом третьего операционного усилителя второго интегратора, вход которого соединен со вторым выводом шестого токозадающего резистора второго интегратора и первой обкладкой разделительного конденсатора второго интегратора, выход первого сумматора через фильтр соединен со вторым входом второго сумматора, выход которого является выходом устройства, выход второго сумматора соединен со второй обкладкой разделительного конденсатора второго интегратора и с первым выводом первого токозадающего резистора, второй вывод которого соединен с первым выводом второго токозадающего резистора и через операционный усилитель со вторым выводом второго токозадающего резистора первого интегратора и со вторым выводом второго токозадающего резистора [2].
Недостатком данного устройства является недостаточная точность, обусловленная тем, что отсутствует возможность отключения второй цепи решения дифференциального уравнения при возникновении высокочастотных помех.
Цель изобретения - повышение точности решения дифференциальных уравнений.
Указанная цель достигается тем, что в устройство для решения дифференциальных уравнений, содержащее фильтр, первый и второй сумматоры, первую цепь решения дифференциального уравнения, состоящую из операционного усилителя, конденсатора, обратной связи и двух токозадающих резисторов, вторую цепь решения дифференциального уравнения, состоящую из трех операционных усилителей, разделительного конденсатора и шести токозадающих резисторов, первый вывод первого токозадающего резистора первой цепи решения дифференциального уравнения соединен с информационным входом устройства, второй вывод первого токозадающего резистора первой цепи решения дифференциального уравнения соединен с первым выводом второго токозадающего резистора первой цепи решения дифференциального уравнения и первой обкладкой конденсатора обратной связи первой цепи решения дифференциального уравнения и подключен к входу операционного усилителя первой цепи решения дифференциального уравнения, выход которого соединен со второй обкладкой конденсатора обратной связи первой цепи решения дифференциального уравнения и с первым входом первого и второго сумматоров, первый вывод первого токозадающего резистора второй цепи решения дифференциального уравнения соединен с информационным входом устройства, второй вывод первого токозадающего резистора второй цепи решения дифференциального уравнения соединен с первыми выводами второго и третьего токозадающих резисторов второго интегратора и подключен к входу первого операционного усилителя второй цепи решения дифференциального уравнения, выход которого соединен со вторым выводом второго и первым выводом четвертого токозадающих резисторов второй цепи решения дифференциального уравнения, второй вывод последнего из которых соединен с первым выводом пятого токозадающего резистора второй цепи решения дифференциального уравнения и через второй операционный усилитель второй цепи решения дифференциального уравнения со вторым выводом пятого токозадающего резистора второй цепи решения дифференциального уравнения и со вторым входом первого сумматора, второй вывод третьего токозадающего резистора второй цепи решения дифференциального уравнения соединен с первым выводом шестого токозадающего резистора второй цепи решения дифференциального уравнения и с выходом третьего операционного усилителя второй цепи решения дифференциального уравнения, вход которого соединен со вторым выводом шестого токозадающего резистора второй цепи решения дифференциального уравнения и первой обкладкой разделительного конденсатора второй цепи решения дифференциального уравнения, выход первого сумматора соединен с входом фильтра, выход второго сумматора является выходом устройства, введены компаратор и ключ, причем выход операционного усилителя первой цепи решения дифференциального уравнения соединен со вторым выводом второго токозадающего резистора, выход первого сумматора через компаратор соединен с первым входом ключа второй вход которого соединен с выходом фильтра, а выход - со вторым входом второго сумматора, выход второго операционного резистора второй цепи решения дифференциальных уравнений соединен со второй обкладкой разделительного конденсатора второй цепи решения дифференциальных уравнений.
Новыми признаками, обладающими существенными отличиями, являются:
наличие в схеме устройства компаратора и ключа;
новые связи между известными и новыми признаками.
Данные признаки обладают существенными отличиями, так как в известных технических решениях не обнаружены.
Применение в устройстве всех новых признаков позволяет повысить точность решения дифференциальных уравнений за счет исключения ошибок, превышающих пороговые, из сигнала разности решения дифференциального уравнения в первой и второй цепи решения дифференциального уравнения.
На чертеже изображена принципиальная схема устройства.
Устройство для решения дифференциальных уравнений содержит операционный усилитель 1 с конденсатором 2 обратной связи, операционный усилитель 3 с резистором 4 обратной связи, операционный усилитель 5 с резистором 6 обратной связи, операционный усилитель 7 с резистором 8 обратной связи, операционный усилитель 9 с резистором 10 обратной связи и операционный усилитель 11 с резистором 12 обратной связи, конденсаторы 13 и 24, резисторы 14-23, компаратор 25 и ключ 26. Операционный усилитель 1, конденсатор 2, резисторы 14 и 15 в совокупности составляют первую цепь решения дифференциальных уравнений 27, операционный усилитель 9, резисторы 10, 19 и 20 в совокупности составляют сумматор 29, резистор 23 и конденсатор 24 в совокупности составляют фильтр 31, операционный усилитель 11, резисторы 12, 21 и 22 в совокупности составляют сумматор 30, операционные усилители 3, 5 и 7, конденсатор 13 и резисторы 4, 6, 8, 16, 17 и 18 в совокупности составляют вторую цепь решения дифференциального уравнения 28.
Устройство работает следующим образом.
Устройство предназначено для решения дифференциального уравнения:
Подаваемый на вход сигнал через резисторы 15 и 16 одновременно подается на две независимые параллельные цепи решения дифференциального уравнения. Через резистор 15 входной сигнал Uвх поступает на вход операционного усилителя 1. Одновременно на вход операционного усилителя 1 через резистор 14 поступает сигнал решения дифференциального уравнения, взятый с противоположным знаком (-Uвых), с выхода операционного усилителя 1. На операционном усилителе 1 с конденсатором 2 обратной связи осуществляется интегрирование и инвертирование суммарного сигнала. Сигнал U1 с выхода операционного усилителя 1 представляет собой сумму сигнала ошибки решения дифференциального уравнения методом понижения порядка производной и сигнала решения дифференциального уравнения, взятую с противоположным знаком. При интегрировании высокочастотная составляющая ошибки гасится, но происходит усиление низкочастотной составляющей ошибки. Через резистор 19 входной сигнал Uвх также поступает на вход операционного усилителя 3. Одновременно на вход операционного усилителя 3 через резистор 17 поступает сигнал с выхода операционного усилителя 7. Сигнал на выходе операционного усилителя 7 представляет собой сигнал производной выходного сигнала, взятый с противоположным знаком
Сигнал с выхода операционного усилителя 3 через резистор 18 поступает на вход операционного усилителя 5 с резистором 6 обратной связи. С выхода операционного усилителя 5 снимается сигнал решения дифференциального уравнения Uвых. Ошибка решения дифференциального уравнения на выходе операционного усилителя 5 носит высокочастотный характер.
Сигнал с выхода операционного усилителя 1 через резистор 19 поступает на вход операционного усилителя 9. На вход операционного усилителя 9 через резистор 20 поступает сигнал с выхода операционного усилителя 5. Сигнал на выходе операционного усилителя 9 представляет собой разность ошибки решения дифференциального уравнения методом понижения порядка производной и ошибки решения дифференциального уравнения методом повышения порядка производной. Сигнал ошибки решения дифференциального уравнения методом понижения порядка производной содержит преимущественно низкочастотные составляющие, а сигнал ошибки решения дифференциального уравнения методом повышения порядка производной содержит преимущественно высокочастотные составляющие. Сигнал разности ошибок решения дифференциального уравнения одновременно подается на фильтр 31, состоящий из резистора 23 и конденсатора 24, и на компаратор 25. Основная часть низкочастотных составляющих выходного сигнала операционного усилителя 9 проходит через фильтр 31. Так как емкостное сопротивление - малая величина для высокочастотных сигналов, то основная часть высокочастотной составляющей выходного сигнала операционного усилителя 9 не проходит через фильтр 31. Сигнал с выхода фильтра 31 поступает на вход ключа 26. Открытие и закрытие ключа 26 осуществляется по сигналам компаратора 25. Сигнал компаратора 25 принимает два дискретных значения - высокий уровень напряжения (лог.1) и низкий уровень напряжения (лог.0). Высокий уровень напряжения на выходе компаратора 25 формируется в том случае, если выходной сигнал первого сумматора 29 превышает заданную величину, то есть ошибки решения дифференциального уравнения в первой 27 и второй 28 цепи решения дифференциального уравнения значительно отличаются друг от друга. По этому сигналу компаратора ключ отключает сигнал коррекции, подаваемый с выхода фильтра 31 на второй вход второго сумматора 30. Большой сигнал на выходе первого сумматора 29 возникает при всплеске высокочастотных помех во второй цепи решения дифференциального уравнения 28 при воздействии искусственных и естественных помех. Низкий уровень напряжения на выходе компаратора 25 формируется в том случае, если выходной сигнал первого сумматора 29 не превышает заданную величину, то есть ошибки решения дифференциального уравнения в первой 27 и второй 28 цепи решения дифференциального уравнения не значительно отличаются друг от друга. В этом случае сигнал с фильтра 31, представлявший собой оценку ошибки решения дифференциального уравнения в первой цепи решения дифференциального уравнения (27), подается на второй вход второго сумматора 30, где происходит компенсация ошибки решения дифференциального уравнения. Выходной сигнал второго сумматора 30 представляет собой решение дифференциального уравнения и является выходом устройства.
Предлагаемое изобретение по сравнению с прототипом и другими известными решениями имеет следующее преимущество - снижены погрешности вычисления решения дифференциального уравнения за счет предотвращения прохождения на выход устройства высокочастотного помехового сигнала. Устройство может применяться в устройствах, в которых необходимо решать дифференциальные уравнения, например в инерциальных навигационных системах [3].
Источники информации
1. Авторское свидетельство СССР №1509948 А1, кл. G01G 7/38 (аналог).
2. Патент РФ №2092899 С1, кл. G01G 7/38. 10.10.1997 (прототип).
3. Патент РФ №2362977 С1, кл. G01C 21/10. 27.07.2009.
название | год | авторы | номер документа |
---|---|---|---|
МИКРОКОНТРОЛЛЕРНЫЙ ИЗМЕРИТЕЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ ЕМКОСТИ И СОПРОТИВЛЕНИЯ В ДВОИЧНЫЙ КОД | 2013 |
|
RU2546713C1 |
УСТРОЙСТВО ДЛЯ ИНТЕГРИРОВАНИЯ ДИФФЕРЕНЦИАЛЬНЫХ УРАВНЕНИЙ | 2015 |
|
RU2583705C1 |
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ДИФФЕРЕНЦИАЛЬНЫХ УРАВНЕНИЙ | 1992 |
|
RU2092899C1 |
СПОСОБ КОМПЕНСАЦИИ ПОГРЕШНОСТЕЙ ИНЕРЦИАЛЬНЫХ ИЗМЕРИТЕЛЬНЫХ ЭЛЕМЕНТОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | 2013 |
|
RU2550298C1 |
ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ДИФФЕРЕНЦИАЛЬНЫХ УРАВНЕНИЙ | 2022 |
|
RU2786339C1 |
ГЕЛИОСИСТЕМА | 2013 |
|
RU2546902C1 |
Устройство для решения дифференциальных уравнений | 1987 |
|
SU1509948A1 |
ТВЕРДОТЕЛЬНЫЙ ВОЛНОВОЙ ГИРОСКОП | 2008 |
|
RU2362975C1 |
Устройство для измерения дифференциального коэффициента передачи тока транзисторов | 1980 |
|
SU938220A1 |
Стабилизирующий преобразователь напряжения постоянного тока | 1988 |
|
SU1646027A1 |
Изобретение относится к области аналоговой вычислительной техники и может быть использовано для решения дифференциальных уравнений. Техническим результатом является повышение точности. Устройство содержит первую цепь решения, состоящую из операционного усилителя с конденсатором обратной связи и резисторов, вторую цепь решения, состоящую из операционных усилителей с резисторами обратной связи, конденсатора и резисторов, схему компенсации, состоящую из сумматоров и фильтра, схему отключения сигнала коррекции. 1 ил.
Устройство для решения дифференциальных уравнений, содержащее фильтр, первый и второй сумматоры, первую цепь решения дифференциального уравнения, состоящую из операционного усилителя, конденсатора, обратной связи и двух токозадающих резисторов, вторую цепь решения дифференциального уравнения, состоящую из трех операционных усилителей, разделительного конденсатора и шести токозадающих резисторов, первый вывод первого токозадающего резистора первой цепи решения дифференциального уравнения соединен с информационным входом устройства, второй вывод первого токозадающего резистора первой цепи решения дифференциального уравнения соединен с первым выводом второго токозадающего резистора первой цепи решения дифференциального уравнения и первой обкладкой конденсатора обратной связи первой цепи решения дифференциального уравнения и подключен к входу операционного усилителя первой цепи решения дифференциального уравнения, выход которого соединен со второй обкладкой конденсатора обратной связи первой цепи решения дифференциального уравнения и с первым входом первого и второго сумматоров, первый вывод первого токозадающего резистора второй цепи решения дифференциального уравнения соединен с информационным входом устройства, второй вывод первого токозадающего резистора второй цепи решения дифференциального уравнения соединен с первыми выводами второго и третьего токозадающих резисторов второго интегратора и подключен к входу первого операционного усилителя второй цепи решения дифференциального уравнения, выход которого соединен со вторым выводом второго и первым выводом четвертого токозадающих резисторов второй цепи решения дифференциального уравнения, второй вывод последнего из которых соединен с первым выводом пятого токозадающего резистора второй цепи решения дифференциального уравнения и через второй операционный усилитель второй цепи решения дифференциального уравнения - со вторым выводом пятого токозадающего резистора второй цепи решения дифференциального уравнения и со вторым входом первого сумматора, второй вывод третьего токозадающего резистора второй цепи решения дифференциального уравнения соединен с первым выводом шестого токозадающего резистора второй цепи решения дифференциального уравнения и с выходом третьего операционного усилителя второй цепи решения дифференциального уравнения, вход которого соединен со вторым выводом шестого токозадающего резистора второй цепи решения дифференциального уравнения и первой обкладкой разделительного конденсатора второй цепи решения дифференциального уравнения, выход первого сумматора соединен с входом фильтра, выход второго сумматора является выходом устройства, отличающееся тем, что в него введены компаратор и ключ, причем выход операционного усилителя первой цепи решения дифференциального уравнения соединен со вторым выводом второго токозадающего резистора, выход первого сумматора через компаратор соединен с первым входом ключа второй вход которого соединен с выходом фильтра, а выход - со вторым входом второго сумматора, выход второго операционного резистора второй цепи решения дифференциальных уравнений соединен со второй обкладкой разделительного конденсатора второй цепи решения дифференциальных уравнений.
УСТРОЙСТВО ДЛЯ РЕШЕНИЯ ДИФФЕРЕНЦИАЛЬНЫХ УРАВНЕНИЙ | 1992 |
|
RU2092899C1 |
Устройство для решения дифференциальных уравнений | 1987 |
|
SU1509948A1 |
US 4734879 A, 29.03.1988 | |||
US 7555507 B2, 30.06.2009 | |||
JP 7146907 A, 06.06.1995 |
Авторы
Даты
2015-01-10—Публикация
2013-12-26—Подача