Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств в качестве адресного блока.
Известно устройство для обращения к блокам памяти, предназначенное для опроса постоянных и односторонних запоминающих устройств и содержащее регистр адреса, эыходь которого подключены к входам дещифратора адреса, соединенного с управляющими входами транзисторных ключей, причем через их выходные элементы шины опроса числового блока подключены к щине нулевого потенциала Ij.
Однако это устройство содержит большое количество элементов и достаточно сложно, что приводит к увеличению габаритов и стоимости, а также к снижению надежности устройства.
Наиболее близким техническим рещением к изобретению является устройство опроса постоянных и односторонних запоминающих устройств, содержащее регистр адреса, выходы которого подключены к входам дешифратора адреса, соединенного с управляющими входами транзисторных ключей, фор мирователь сигнала опроса и трансформаторы, одни из обмоток которых соединены последовательно и подключены к выходу формирователя сигнала опроса, вторые - к переходу коллектор-эмиттер соответствующе го транзисторного ключа, а третьи - к щиме нулевого потенциала и соответствующей выходной шине устройства 2.
Основным недостатком известного устройства является то, что из-за подключения обмоток трансформаторов к переходам коллектор-эмиттер транзисторов ключей они работают в пассивном режиме (не отдают мощность в нагрузку), что приводит к необходимости иметь формирователь опроса, а значит к увеличению габаритов и стоимости, а также снижению надежности устройства.
Мощность формирователя опроса, а также быстродействие и надежность устройства зависят от количества выходов устройства, что сужает область его использования.
Кроме того, известное устроигство имеет помехи той же полярности, что и сигнал, на невыбранных выходах устройства, что также снижает быстродействие, надежность и устойчивость его работы.
Целью изобретения является упрощение устройства и повышение его надежности, быстродействия и устойчивости работы, а также устранение зависимости указанных характеристик от количества выходов устройства.
Поставленная цель достигается тем, что в устройство для обращения к блокам памяти, содержащее регистр адреса, выходы которого подключены к входам дешифратора
адреса, и переключатель, выполненный на трансформаторах, одни и вторичных обмоток которых соединены последовательно, первые выводы других вторичных обмоток подключены к шине нулевого потенциала, а вторые выводы являются выходами устройства, введены ограничительный элемент и формирователи сигналов, входы которых соединены с выходами дешифратора адреса, а выхоДы подключены к выводам первичных обмоток соответствующих трансформаторов, один из выводов ограничительного элемента подключен к первому выводу одной из вторичных обмоток первого трансформатора, другой вывод ограничительного элемента соединен с вторым выводом одной из вторичных обмоток последнего трансформатора.
На чертеже изображена структурная схема предложенного устройства.
Устройство для обращения к блокам памяти содержит регистр 1 адреса, дешифратор 2 адреса, формирователи сигналов (где к - число выходов устройства), переключатель 4, выполненный на трансформаторах 5f-5к, имеющих обмотки 6)-6х,
7t-7и и 8, -8к, а также ограничительный элемент, выполненный в виде переменного резистора 9. Устройство имеет выходы lOi - Юк.
Устройство работает следующим обра3tk
зом.
В соответствии с кодом адреса, поступающим на регистр I и дешифратор 2, запускаются все, кроме выбранного, формирователи 3.
Предположим, что выбран формирователь 3j, он не работает, а формирователи 3f, 85, работают. При этом по обмоткам 8f, 8j, течет ток, который вызывает появление импульсов электродвижущей силы на обмотках 6i, 63, к и 7-, 7,
7/, - 7к, так как обмотки 6 совместно с резистором 9 образуют замкнутую цепь, то по ней течет ток, который создает падение напряжения на обмотке 6 трансформатора 5 выбранного формирователя 3 . В результате по обмотке 7 этого выбранного трансформатора 5 течет ток, который в случае равенства сопротивлений нагрузки в обмотках 7 в (к-1) раз больше, чем ток в обмотке 7 остальных трансформаторов, и имеет противоположное направление.
Характеристики предлагаемого устройства не ухудшаются при увеличении количества выходов 10, так как мощность формирователей 3 определяется только величиной нагрузки в обмотке 7.
В предложенном устройстве помеха имеет направление, противопатожное сигналу, что позволяет увеличить быстродействие и повысить надежность устройства.
311124054
Кроме того, с увеличением количества вььвателямн (т. е. может быть уменьшена их
ходов устройства (при том же сопротивле-мощность), что также увеличивает быстронии нагрузки) уменьшается мощность, от-действие, повышает надежность устройства
даваемая в нагрузку работающими формирои, кроме того, упрощает его.
название | год | авторы | номер документа |
---|---|---|---|
Устройство опроса постоянных и односторонних запоминающий устройств | 1973 |
|
SU446104A1 |
Запоминающее устройство | 1980 |
|
SU940235A1 |
Устройство для контроля матриц памяти на цилиндрических магнитных пленках с неразрушающим считыванием информации | 1986 |
|
SU1387045A1 |
ПРЕОБРАЗОВАТЕЛЬ ИНЕРЦИАЛЬНОЙ ИНФОРМАЦИИ | 2006 |
|
RU2325620C2 |
Устройство для выбора информации из блоков памяти | 1982 |
|
SU1019491A1 |
Измеритель угловых перемещений | 1988 |
|
SU1603187A1 |
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ИНФОРМАЦИИ ПО ДВУХПРОВОДНОЙ ЛИНИИ СВЯЗИ | 1991 |
|
RU2023310C1 |
Устройство для управления шаговым двигателем | 1977 |
|
SU663058A1 |
Устройство для формирования адреса начальной установки | 1986 |
|
SU1387002A1 |
Многоканальное устройство для ввода информации | 1987 |
|
SU1508202A1 |
УСТРОЙСТВО ДЛЯ ОБРАЩЕНИЯ К БЛОКАМ ПАМЯТИ, содержащее регистр адреса, выходы которого подключены к входам дешифратора адреса, и переключатель, выполненный на трансформаторах, одни вторичные обмотки которых соединены по-; следовательно, первые выводы других вторичных обмоток подключены к шине нулевого потенциала, а вторые выводы являются выходами устройства, отличающееся тем, что, с целью упрощения и повышения надежности устройства, в него введены ограничительный элемент и формирователи сигналов, входы которых соедннены с выходами дешифратора адреса, а выходы подключены к выводам первичных обмоток соответствующих трансформаторов, один из выводов ограничительного элемента подключен к первому выводу одной из вторичных обмоток hepBoro трансформатора, другой вывод ограничительного элемента соединен с вторым уводом одной из вторичных обмоток послеД него трансформатора.
I | |||
Крайзмер Л | |||
П | |||
Быстродействующие ферромагнитные запоминающие устройства, М.-Л., «Энергия, 1964, с | |||
Способ изготовления электрических сопротивлений посредством осаждения слоя проводника на поверхности изолятора | 1921 |
|
SU19A1 |
Аппарат для очищения воды при помощи химических реактивов | 1917 |
|
SU2A1 |
Устройство опроса постоянных и односторонних запоминающий устройств | 1973 |
|
SU446104A1 |
Способ восстановления хромовой кислоты, в частности для получения хромовых квасцов | 1921 |
|
SU7A1 |
Авторы
Даты
1984-09-07—Публикация
1982-11-12—Подача