to
а ел | 1 ю
Изобретение относится к вычислительной технике, в частности, к устройствам приоритета, и может быть использовано при организации обмена периферийными устройствами и ЭВМ, а также для подключения к общему полю памяти регистров приема и вьщачи информации в автоматизированных системах управления, работающих в режиме разделения времени.
Целью изобретения является сокращение оборудования.
На чертеже приведена функциональная схема многоканального устройства приоритета.
Многоканальное устройство приоритета содержит каналы 1, в каждый из которых входят триггеры 2-4 и элементы И 5-7, генератор 8 импульсов, элемент И 9, Триггер 10, элементы ИЛИ 11 и 12, каждый канал 1 содержит элемент И 13 и элемент ИЛИ 14. Устройство имеет запросные входы 15, ответный вход 16 и выходы 17, а также выход 18 элеменя-а ИЛИ 14, выход 19 элемента И 6, выход 20 элемента И 13, вход 21 канала 1 и установочной вход 22 устройства.
При включении питающего напряжения в многоканальное устройство приоритета по установочному входу 22- поступает сигнал установки в исходное состояние, который через элемент ИЛИ 14 устанавливает триггеры 2-4 и через элемент ИЛИ 12 триггер 10 в исходное состояние.
Триггеры 2-4 всех каналов устанавливаются в исходное состояние.
Тактовые импульсы с выхода генератора 8 проходят через элементы ИЗ, 6 и 13. Так как триггеры 2-4 всех каналов находятся в исходном состоянии, сигналы опроса заявок проходят через элемент И 13 на вход 21.j второго канала, с выхода второго канала на вход 2 Ij третьего канала и так далее, т.е. импульсы опроса заявок постоянно анализируют состояние триггера 4 каждого канала до тех пор, пока в один, из каналов по входу 15 не поступит сигнал заявки.
Устройство работает следукицим образом.
Сигнал заявки по входу 15 поступает на вход триггера 2 и устанавливает его в состояние I. Первый тактовый импульс опроса (отсчет ведется от момента поступления сигнала запроса) с входа 21 проходит- через элемент И 5, открытый 1 с выхода триггера 2, и через элемент И 13, открытый 1 с инверсных выходов триггеров 3 и 4, на вход 21 второго канала. Импульс с выхода элемента И 5 поступает на вход триггера 3 и устанавливает его в состояние 1, т.е. он начинает выдавать О на входы элементов И 5 и 13, и 1 на вход элемента И 6.
Второй тактовый импульс с входа 2 проходит только через элемент И 6 (элементы И 5 и 13 закрыты О с инверсного выхода триггера 3) на вход триггера 4, устанавливая его в 1, и через элемент ИЛИ 11 на вход сброса триггера 10, устанавливая его в О.
С выхода триггера 10 начинает выдаваться О, который блокирует прохождение тактовых импульсов через элемент И 9.
С прямого выхода триггера 4 начинает выдаваться 1 на выход 17 и на первый вход элемента И7. После передачи информации по входу 16 поступает сигнал окончания работы общей магистрали. -Он поступает одновременно во все каналы, но устанавливает в исходное состояние триггеры 2-4 того канала, который разрешил подключение к магистрали. В данном примере в исходное состояние устанавливаются тригге5 ры 2-4 первого канала, потому что на элемент И 7 этого канала поступает 1 с выхода триггера 4.
Одновременно через элемент ИЛИ 12 устанавливается в 1 триггер 10. Тактовые импульсы опроса с выхода элемента И 9 начинают вновь поступать в каналы 1.
На этом первый канал свою работу заканчивает. Остальные каналы работают аналогично.
При поступлении заявок по входам 15 сразу в несколько каналов сначала обнаруживается заявка в младшем канале 1 и ;Вьтолняется, затем в старшем канале и так поочередно, пока не будут вьтолнены все заявки, т.е. высший приоритет на подключение к магистрали у первого канала, затем у второ -о и так далее, последний канал имеет низкий приоритет.
Рассмотрим работу устройства при одновременном поступлении заявок в первый и второй каналы. 3 Сигналами заявок по входам 15 устанавливаются триггеры 2 каналов 1 и „ . Первый тактовый импульс с выхода элемента И 9 проходит через элемент И 5, устанавливая в 1 триггер 3, и через элемент И 14 на вход 2 вто рого канала 1. С входа 21 первый тактовый импульс поступает на входы элементов И 5 и 13 второго канала l. Так как элемент И 5 второго кана ла 1 открыт разрешающим потенциалом с выхода триггера 2, первьй импульс опроса проходит через элемент И 5 на вход триггера 3 второго канала 1 и устанавливает его в 1. Одновремен но импульс проходит через элемент И 13 второго канала 1, на вход 2 Ц третьего канала и так далее до последнего канала „. Во всех каналах, в которые поступили заявки, первым тактовым импульсом опроса признаки поступивших заявок переписываются из триггеров 2 в триггеры 3 соответствующего канала. При этом с инверсного выхода триггера 3 начинает вьщаваться запрещающий потенциал на входы элементов И 5 и 13, тем самым блокируется передача следующего тактового импульса опроса через элемент И 13 в старщий канал, с прямого выхода триггера 3 начинает вьщаваться разрешающий потенциал на вход элемента И 6. Второй тактовый импульс опроса с выхода элемента И 9 через вход 21j первого канала поступает на входы элементов И 5, 6 и 13, но проходит только через элемент И 6, Триггер 4 у :танавливается в 1 , которая посту пает на выход 17 и элемент И 7, Второй тактовый импульс опроса во второй 1 канал не поступает, так как элемент И 13 закрыт запрещающим потенциалом с инверсного выхода триг гера 3. Одновременно с выхода элемен та И 6 второй тактовый импульс опроса проходит через элемент ИЛИ I1 на вход сброса триггера 10 и устанавливает его в О, О с выхода триггера 10 блокирует прохождение импульсов через элемент И 9. После вьптолнения заявки первого канала 1 , по входу 16 поступает сиг нал окончания работы, который устанавливает триггеры 2-4 первого канала 1;, через элементы И 7 и ИЛИ 14 и 724 . триггер 10 через элеме гт ИЛИ 12 в исходное состояние. Следующий тактовый импульс опроса с выхода элемента И 9 через вход 21 и элемент И 13 первого канала 1 поступает на вход 21 второго канала Ij. Этот импульс проходит только через элемент И 6 второго канала на вход ,,триггера 4 и через выход 19, и элемент ИЛИ II на вход триггера 10. С второго выхода триггера 4 второго канала начинает вьодаваться разрещающий потенциал на вход элемента И 7 и выход 17. Запрещающим потенциалом с выхода триггера 10 блокируется прохождение тактовых импульсов через элемент И 9. При поступлении сигнала окончания работы по входу 16 устанавливается в исходное состояние только триггеры 2-4 второго канала (триггеры 2-4 остальных каналов не могут бЬтть установлены в исходное состояние, так как элемент И 7 каждого из этих каналов блокирован запрещающим потенциалом с прямого вьгхода триггера 4) через открытый элемент И 7 и элемент ИЛИ 14, а также триггер 10 через выход 18 и элемент ИЛИ 12. Формула изобретения Многоканальное устройство приоритета, содержащее в каждом канапе три триггера, три элемента И и в каждом канале, кроме первого и последнего, элемент ИЛИ, причем прямой выход первого триггера канала соединен с первым входом первого элемента И своего канала,-выход первого элемента И канала соединен с единичным входом второго триггера своего канала, прямой выход второго триггера канала соединен с первым входом второго элемента И своего канала, выход второго элемента И канала соединен с единичным входом третьего триггера своего канала, единичный вход третьего триггера каждого канала является соответствующим выходом устройства, о т л и чающееся тем, что, с целью сокращения оборудования, устройство содержит генератор импульсов, эле-, мент И, триггер, два элемента ИЛИ, в каждом канапе четвертый элемент И, а в первом и последнем каналах элемент ИЛИ, причем каждый запросный вход устройства соединен с единичным вхо
название | год | авторы | номер документа |
---|---|---|---|
Многоканальное устройство динамического приоритета | 1990 |
|
SU1762306A1 |
Устройство для сопряжения ЭВМ с абонентами | 1985 |
|
SU1305698A1 |
Устройство для моделирования систем массового обслуживания | 1986 |
|
SU1368887A1 |
МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ПРИОРИТЕТА | 1992 |
|
RU2108618C1 |
Многоканальная микропрограммная управляющая система | 1985 |
|
SU1280628A1 |
Устройство приоритета | 1988 |
|
SU1566350A1 |
Многоканальное устройство приоритета | 1986 |
|
SU1405057A1 |
Устройство приоритета | 1979 |
|
SU802964A1 |
Многоканальное устройство приоритета | 1979 |
|
SU826349A1 |
Многоканальное устройство для подключения источников информации к общей магистрали | 1985 |
|
SU1290325A1 |
Изобретение относится к вычислительной технике. Цель изобретения сокращение оборудования и улучшение синхронизации устройства. В многоканальное устройство приоритета, содержащее в каждом канале три триггера, три элемента И и элемент ИЛИ, дополнительно введены генератор импульсов, элемент И, триггер, два элемента ШШ и элемент И в каждый канал. Э.то позволяет сократить оборудование и улучшить синхронизацию работы устройства. Изобретение может быть использова-i но в устройствах сопряжения ЦВМ с абонентами автоматизированных систем управления, работающих в режиме разделения времени. I ил.
Многоканальное устройство для подключения источников информации к общей магистрали | 1977 |
|
SU684536A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Устройство приоритета | 1977 |
|
SU734689A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1986-10-23—Публикация
1985-03-11—Подача