j1282345
Изобретение относится к электросвязи и может использоваться в цифровых системах передачи, а также при построении передающих устройств, входящих в состав устройств преобразований сигналов, работающих по симметричным металлическим парам.
Цель изобретения - формирование сигнала узкого спектра.
На чертеже изображена структурная электрическая схема предлагаемого устройства.
Устройство для формирования би- импульсного сигнала содержит источник 1 цифрового сигнала, сумматор 2 по модулю два, триггер 3, сумматор 4 по модулю два, первьй инвертор 5,блок 6 ключей, дифференциальньй усилитель 7, RC-фильтр 8, согласующий блок 9,
снимаемая с выхода сумматора 4 по модулю два, поступает на вход управления блока 6 ключей и через инвертор
5- на другой вход управления блока
6ключей.
Одновременно с выхода источника 10 синхросигнала, сигнал 32 ТЧ поступает на вход синхронизации регистра 12 сдвига, а сигнал 2 ТЧ - на вход установки режима регистра 12 сдвига и через инвертор 11 - на входы первого и восьмого разрядов регистра 12 сдвига.
Когда на входе установки режима 5 присутствует низкий уровень напряжения, а на входе первого разряда высокий уровень напряжения, регистр 12 сдвига устанавливается в режим Сдвиг вправо, при этом происходит
10
J-25
источник 10 синхросигнала, второй продвиженче единицы с первого разря- вертор 11, регистр 12 сдвига, резис- да на восьмой за восемь периодов торный делитель 13. ,
Устройство работает следующим образом
Цифровой сигнал источника 1 посту пает на первый вход сумматора 2 по модулю два, выходной сигнал которого приходит на D-вход триггера 3. При О цифрового сигнала сигнал на D-входе триггера 3 соответствует сигнаед на инверсном выходе триггера 3, при этом триггер 3 работает в счетном режиме, переход из одного устойчивого состояВ этом случае обеспечивается фор- 35 мирование на выходе резисторного делителя 18 величины потенциала (ступеньки), зависящего от номинала резистора. Номиналы резисторов подобраны так, что реализуют функцию си- 40
30
сигнала 32 ТЧ..
При изменении с низкого, на высокий уровень напряжения на входе установки режима регистра 12 сдвига и присутствии на входе восьмого разряда низкого уровня напряжения регистр 12 сдвига устанавливается в режим Сдвиг влево, при этом в регистре 12 сдвига происходит продвижение нуля с последнего разряда к первому за восемь периодов сигнала 32 ТЧ.
ния в другое происходит по положи- тел З ным .фронтам сигнала тональной частоты (ТЧ) источника 10 синхросигнала .
При 1 цифрового сигнала триггер 3 сохраняет предыдущее состояние, так как сигнал на D-входе триггера 3 находится в противофазе с сигналом на инверсном выходе триггера 3.
Сложение сигналов с прямого выхода триггера 3 и актовой частоты в
нуса за полутактовый период.
Это напряжение с выхода резисторного делителя 13 поступает на вход блока 6 ключей.
В блоке 6 ключей происходит ком- сумматоре -4. по модулю два обеспечива- 45 мутация входного сигнала, поступаю- ет формирование.относительного би- щёго с резисторного делителя 13 на импульсного сигнала.
При таком формировании относитель- ного биимпульсного сигнала устраняется эффект обратной работы, харак- 50 терный для абсолютного биимпульсного сигнала, при котором смена символа, вызванная помехой, ведет не к единичной ошибке, повторяемой до следующей
помехи, т.е. в интервале времени меж- 55 уровнях соответственно на входах ду помехами принятые символы будут один и два блока 6 входной сигнал инверсны по отношению к переданным.
Импульсная последовательность биимпульсного относительного сигнала.
один из вькодов, в зависимости от сигналов управления.
При поступлении на входы один и два блока 6 ключей соответственно высокого и низкого уровней напряжений входной сигнал коммутируется на инверсный вход дифференциального усилителя 7, а при низком и высоком
коммутируется на прямой вход дифференциального усилителя 7, при этом инверсньй вход дифференциального
снимаемая с выхода сумматора 4 по модулю два, поступает на вход управления блока 6 ключей и через инвертор
5- на другой вход управления блока
6ключей.
Одновременно с выхода источника 10 синхросигнала, сигнал 32 ТЧ поступает на вход синхронизации регистра 12 сдвига, а сигнал 2 ТЧ - на вход установки режима регистра 12 сдвига и через инвертор 11 - на входы первого и восьмого разрядов регистра 12 сдвига.
Когда на входе установки режима присутствует низкий уровень напряжения, а на входе первого разряда высокий уровень напряжения, регистр 12 сдвига устанавливается в режим Сдвиг вправо, при этом происходит
продвиженче единицы с первого разря- да на восьмой за восемь периодов
25
продвиженче единицы с первого разря- да на восьмой за восемь периодов
30
сигнала 32 ТЧ..
При изменении с низкого, на высокий уровень напряжения на входе установки режима регистра 12 сдвига и присутствии на входе восьмого разряда низкого уровня напряжения регистр 12 сдвига устанавливается в режим Сдвиг влево, при этом в регистре 12 сдвига происходит продвижение нуля с последнего разряда к первому за восемь периодов сигнала 32 ТЧ.
В блоке 6 ключей происходит ком- мутация входного сигнала, поступаю- щёго с резисторного делителя 13 на
один из вькодов, в зависимости от сигналов управления.
При поступлении на входы один и два блока 6 ключей соответственно высокого и низкого уровней напряжений входной сигнал коммутируется на инверсный вход дифференциального усилителя 7, а при низком и высоком
уровнях соответственно на входах один и два блока 6 входной сигнал
коммутируется на прямой вход дифференциального усилителя 7, при этом инверсньй вход дифференциального
усилителя 7 соединяется с общим проводом.
Входной сигнал с выхода дифференциального усилителя 7 поступает через RC-фильтр 8 на вход согласующего блока 9.
Частота среза RC-фильтра 8, определяющего границу пропускания фильтра, выбрана в два раза больше тактовой частоты, чем обеспечивается не- искаженность сформированного сигнала и фильтрация высокочастотных составляющих.
В согласующем блоке 9 двухтактный усилитель и согласующий трансформа- тор обеспечивают как симметрию выход данного устройства, так н согласование с линией по сопротивлению и уста новку заданного напряжения в линии.
Формула изобретения
дифференциальньй усилитель, два сумматора по модулю два и второй инвертор, причем BbixcJft источника цифрового сигнала через последовательно включенные первьй сумматор по модулю два, триггер, второй сумматор по модулю два и первый инвертор соединен с первым входом блока ключей, выходы которого подключены к дифференциальному усилителю, выход которого через КС-фильтр соединен с входом согласующего блока, выходы которого являются выходами устройства, второй вход блока ключей соединен с выходом второго сумматора по модулю два, вто рой вход которого и второй вход триг гера объединены и соединены с первым выходом источника синхросигнала,второй выход которого соединен первым входом регистра сдвига и через второй инвертор с вторым входом регистра сдвига, третий вход которого соединен с третьим выходом источника синхросигнала, третий вход блока
Устройство для формирования биим- цульсного сигнала, содержащее источник синхросигнала, источник цифрового сигнала, триггер, первьй инвертор, , Sключей соединен с выходом резистор- КС-фил ьтр и согласующий блок, о т -ного делителя, входы которо1;о соеди - личающееся тем, что, с це-нены с соответствующими выходами лью формирования сигнала узкого спек-регистра сдвига, второй вход первого тра, в него введены регистр сдвига,сумматора.по модулю два соединен с резисторньй делитель, блок ключей, 30вторым выходом триггера.
Редактор Н.Егорова
Составитель Н.Лазарева Техред М.Ходаннч
Заказ 7287/58 Тираж 637Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д.4/5
Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная,4
дифференциальньй усилитель, два сумматора по модулю два и второй инвертор, причем BbixcJft источника цифрового сигнала через последовательно включенные первьй сумматор по модулю два, триггер, второй сумматор по модулю два и первый инвертор соединен с первым входом блока ключей, выходы которого подключены к дифференциальному усилителю, выход которого через КС-фильтр соединен с входом согласующего блока, выходы которого являются выходами устройства, второй вход блока ключей соединен с выходом второго сумматора по модулю два, второй вход которого и второй вход триггера объединены и соединены с первым выходом источника синхросигнала,второй выход которого соединен первым входом регистра сдвига и через второй инвертор с вторым входом регистра сдвига, третий вход которого соединен с третьим выходом источника синхросигнала, третий вход блока
ключей соединен с выходом резистор- ного делителя, входы которо1;о соеди - нены с соответствующими выходами регистра сдвига, второй вход первого сумматора.по модулю два соединен с вторым выходом триггера.
Корректор Т.Колб
название | год | авторы | номер документа |
---|---|---|---|
Устройство для формирования линейного сигнала | 1988 |
|
SU1538266A1 |
Устройство для приема биимпульсных сигналов | 1985 |
|
SU1241512A1 |
Устройство для передачи и приема цифровых сигналов | 1988 |
|
SU1564735A1 |
Устройство для приема биимпульсных сигналов | 1990 |
|
SU1741282A2 |
Устройство для приема биимпульсных сигналов | 1987 |
|
SU1471315A1 |
Устройство для передачи и приема цифровых сигналов | 1988 |
|
SU1566499A1 |
Устройство для передачи цифровой информации | 1984 |
|
SU1290548A1 |
Устройство для передачи и приема цифровых сигналов | 1983 |
|
SU1099398A2 |
Устройство для формирования биимпульсного сигнала | 1984 |
|
SU1238256A2 |
Устройство для передачи и приема цифровых сигналов | 1987 |
|
SU1467777A1 |
Изобретение относится к электросвязи. Цель изобретения - фop мpoвa- ние сигнала узкого спектра. Устр-во содержит источник . 1 цифрового сигнала, два сумматора 2 и 4 по модулю два, триггер 3, два инвертора 5 и 11, блок ключей (ВК) 6, диф. у-ль 7, RC- фильтр 8, согласующий блок 9, источник 10 синхросигнала, регистр сдвига (PC) 12 и резисторный делитель (РД) 13 .Сформированнаяимпульсная последо- вательность биимпульсного относительно-, го сигнала, снимаемая с выхода сумматора 4Р поступает непосредственно и через инвертор 5 на входы управления БК 6. Б БК 6 происходит коммутатщя входного сигнала, поступающего с РД 13 на один из выходов БК 6 в зависимости от сигналов управления. Далее с помощью диф. у-ля 7, RC-фильтра 8 и согласующего блока 9 обеспечивается неискаясенность сформированного сиг- .нала, фильтрация ВЧ-составляющих и симметрия выхода данного устр-ва. Цель достигается введением сумматоров 2 и 4, БК 6, диф. у-ля 7, инвертора 11, PC 12 и РД 13. 1 ил. I (Л с
Авторское свидетельство СССР ,№ 936447, кл | |||
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1987-01-07—Публикация
1985-04-22—Подача