Устройство контроля контактирования интегральных схем Советский патент 1988 года по МПК G01R31/303 

Описание патента на изобретение SU1383231A1

ел

СХ)

оо ю

со

Похожие патенты SU1383231A1

название год авторы номер документа
УСТРОЙСТВО КОНТРОЛЯ КОНТАКТИРОВАНИЯ ИНТЕГРАЛЬНЫХ СХЕМ 1991
  • Петров Л.Н.
  • Кармызов С.И.
RU2020498C1
Устройство для контроля контатирования интегральных схем 1982
  • Гаврилов Сергей Александрович
SU1049912A1
Устройство для измерения параметров линейных интегральных стабилизаторов напряжения 1985
  • Арутюнян Валерий Григорьевич
  • Ереносян Давид Айказович
  • Агаджанян Арам Суренович
SU1365002A1
Устройство для функционального контроля цифровых интегральных схем 1987
  • Данилов Владимир Васильевич
  • Лобанов Григорий Иванович
  • Пункевич Виталий Семенович
SU1430915A1
Устройство для контроля контактирования логических блоков 1989
  • Локазюк Виктор Николаевич
  • Огневой Александр Викторович
SU1762281A1
Устройство для измерения параметров линейных интегральных стабилизаторов напряжения 1980
  • Арутюнян Валерий Григорьевич
  • Ераносян Давид Айказович
  • Давитян Эдуард Азатович
SU941912A1
Устройство для контроля пассивных элементов гибридных интегральных схем 1984
  • Терпигорьев Виктор Васильевич
  • Шаронов Анатолий Петрович
SU1239660A1
Устройство для контроля интегральных схем 1984
  • Гаврилов Сергей Александрович
  • Кушуль Марк Самуэльевич
  • Школа Андрей Анатольевич
SU1208555A1
Устройство для измерения температуры и разности температур 1990
  • Егин Николай Леонидович
  • Морозов Владимир Николаевич
SU1786374A1
Устройство для измерения параметров полупроводниковых приборов 1980
  • Пецюх Евгений Андреевич
SU991336A1

Реферат патента 1988 года Устройство контроля контактирования интегральных схем

Изобретение относится к конт- рольно-измерительной технике и может быть использовано в автоматизированных устройствах контроля интегральных схем. Изобретение повышает достоверность контроля, что обеспечивается применением датчиков потенциала и управляемых компаратаров, а также подключением к контролируемой интегральной схеме только одного полюса источника напряжения. Устройство содержит испытуемую интегральную схему 1, блок 5 опорных напряжений, компараторы 6 напряжения, регистр 7, выходную клемму 8, и информационную клемму 9. Установка компараторов 6 в исходное состояние осуществляется сигналами с вьтхода регистра 7.Информация о незадействованных выводах вводится в регистр 7 че-о рез. информационную входную клемму 9 устройства. 1 ил. i (Л

Формула изобретения SU 1 383 231 A1

I . 7 1

Изобретение относится к контрольно-измерительной технике и может быт использовано в автоматизированных устройствах контроля интегральных схем.

Цель изобретения - повышение достоверности контроля за счет применения датчиков потенциала и управляемых кЬмпараторов, а также за счет подсоединения на контролируемую интегральную схему (ИС) только одного полюса источника напряжения,

На; чертеже приведена структурная схема устройства.

Устройство содержит испытуемую интегральную схему 1 (ИС), блок 2 зондов, источник 3 напряжения, датчики 4 потенциала,блок 5 опорных напряжений, компараторы 6 напряжения, ре- гистр 7, выходную клемму 8, информа- ттионную входную клемму 9 устройства,

Управлякнцие входы датчиков 4 потенциала соединены с соответствующим выводами ИС через блок 2 зондов, вхо ды датчиков 4 потенциала соединены с первым выходом блока 5 опорных напря жеитг, выходы датчиков 4 потенциала соединены с первыми входами компараторов 6, вторые входы компарато- ров 6 соединены с вторым выходом блоке. 5опорных напряжений, выходы компараторов 6 соединены с выходной клеммой 8, управляющие входы компараторов 6 соединены с выходами регистра 7, входы регистра 7 соединены с информационной входной клеммой 9, пр ичем только один вывод подключения питания ИС соединен с выходом источника 3 напряжения.

Устройство работает следующим образом,

В исходно состоянии при отсутствии контакта между зондами блока 2 зондов и выводами ИС 1 датчики 4 потенциала открыты, напряжение на ин- вефсных входах управляемых компараторов 6 превышает напряжение на прямых входах, поступающее с блока.5 опор

ньк напряжений, поэтому выходы управ- нены и соединены с первым выходом

ляем1)1Х компараторов 6 находятся в состоянии логического нуля.

После опускания зондов блока 2 зондов на вьшоды ИС 1 на вывод подключения питания ИС 1 поступает по- т€:нциап источника 3 напряжения, В результате этого на вьшодах ИС 1 устанавливается потенциал,: соответствующий напряжению источника 3 напряжения

55

блока опорных напряжений, выходы - первыми входами соответствующих ком параторов напряжений, вторые входы которых соединены с вторым выходом блока опорных напряжений, управляющие входы компараторов соединены с соответствующими выходами регистра выходы компараторов соединены с информационной выходной клеммой устро

0

5

0

5 0

При наличии контакта между зондами и выводами ИС 1 под действием потенциала, поступающего на управляющие входы (затворы), датчики 4 потенциала .закрываются, управляемые компараторы 6 переключаются и на их выходе устанавливается уровень логической единицы, поступающий на выходную клемму 8 устройства и сигнализирующий о наличии контакта между зондами блока 2 зондов и выводами ИС 1,

При отсутствии контакта между зондом и любым вьшодом ИС 1 соответствующий ему управляемый компаратор не переключается и на выходе управляемых компараторов остается уровень логического нуля, сигнализирующий об отсутствии контактирования, i

При наличии у контролируемой ИС 1 незадействованных вьшодов перед началом контроля контактирования соответствующие этим выводам управляемые компараторы 6 устанавливаются в состояние логической единицы, имитируя тем самым наличие контакта между этими выводами и соответствующими зондами. Установка компараторов b в исходное состояние осуществляется сигналами с вькодов регистра 7, Инфор- .

мация о незадействованных выводах вводится в регистр 7 через информационную входную клемму 9 устройства.

Формула изобретения

Устройство контроля контактирова- НИН интегральных схем, содержащее блок зондов, источник напряжения-,блок опорных напряжений, отл-ичаю- щ е е с я тем, что, с целью повышения достоверности контроля, в него вве- дены регистр, п компараторов напряжения и п датчиков потенциала, управ Ляющие входы датчиков потенциала соединены через блок зондов с соответствующими п выводами испытуемой интегральной микросхемы, входы объеди

5

блока опорных напряжений, выходы - с первыми входами соответствующих компараторов напряжений, вторые входы которых соединены с вторым выходом блока опорных напряжений, управляющие входы компараторов соединены с соответствующими выходами регистра, выходы компараторов соединены с информационной выходной клеммой устрой313832314

ства, информационная входная клемма тания испытуемой интегральной микро- которого соединена с входом регистра, схемы соединен через блок зондов с а один только вывод подключения пи- выходом источника напряжения.

Документы, цитированные в отчете о поиске Патент 1988 года SU1383231A1

Устройство контроля контактирования интегральных схем 1976
  • Гаврилов Сергей Александрович
  • Ажоткин Дмитрий Ильич
  • Кушуль Марк Самуэльевич
SU646279A1
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Устройство контроля контактирования интегральных схем 1981
  • Покроев Юрий Григорьевич
  • Жук Николай Федорович
SU1045178A1
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Устройство для видения на расстоянии 1915
  • Горин Е.Е.
SU1982A1

SU 1 383 231 A1

Авторы

Барановский Виктор Борисович

Баранов Валерий Васильевич

Романенков Николай Александрович

Даты

1988-03-23Публикация

1986-05-26Подача