(2) 4041 170/24-24
(22) 28.02.86
(46) 30.06.88. Бюл. Ло 24
(71).Московский тексти. 1ьный институт и.м. А. И. Косьи ина
(72)А. . Иванов (53) 681.327.66(088.8)
(56) Шигнн А. Г., Дерюгин А. А. Цифровые вычислительные ман1ины (Память 11ВЛ ). М.: Энергия, 1975, с. 269.
Якубовский с. В., Барканов Н. А. и др. .. К)Г(.)вые интегра.1ьные с.хемы. Справочное пособие. 2 изд. нереработ. и донсхлн. .. Радио и свя.чь. I984. с. 259.
(54) ПОСТОЯННОЕ ЗАГЮ.ППНАЮЩРЕ УСТРОЙСТВО
(57) Изобретение относится к вычислительной те.чнике и может быть использовано в цифровы.х вычислительны.х маишна.х и уст- ройства.х автоматики. и;и)брете11ия является повышение :|ффективности исноль- зования ин(})ормационн()11 емкости устройства. Поставленная цель достигается за счет введения регистра 8 сдви1а, первого триг- 1Ч ра 9, э.чемента И 10, счетчика II и вгоро- I o тригт ера 12, что обеспечивает возможность записи и считывания из одной микросхемы накогштеля массива нолноразрядного слова. В иредложеппом устройстве новы- шаегся надежность за счет замены не всех микросхем памяти, а то. 1ько одной, нодле- жаи1ей коррекции ин(|)ормации. При утом уменьшается число паек, а также чис. ю циклов записи. I и.1.
с
(О
(Л
название | год | авторы | номер документа |
---|---|---|---|
Устройство для отображения графической информации на экране телевизионного индикатора | 1985 |
|
SU1322362A1 |
Устройство для реализации двухмерного быстрого преобразования Фурье | 1982 |
|
SU1164730A1 |
Устройство для контроля оперативной памяти | 1981 |
|
SU980166A1 |
Устройство для ввода информации | 1981 |
|
SU1005019A1 |
Устройство для определения изменения свойств случайных процессов | 1983 |
|
SU1205154A1 |
Устройство для контроля накопителей | 1982 |
|
SU1048521A1 |
Устройство для приема многоканальных сообщений с кодоимпульсной модуляцией | 1982 |
|
SU1084855A1 |
Устройство для магнитной записи цифровой информации | 1984 |
|
SU1195381A1 |
Устройство коммутации | 1980 |
|
SU894866A1 |
Устройство для отображения информации | 1987 |
|
SU1411811A1 |
Oi 05
со
-v4
Изобретение относится к вычислитель ной технике и может быть использовано в цифровых вычислительных машинах и устройствах автоматики.
Целью изобретения является повышение эффектив} ости использования информационной емкости устройства.
На чертеже нриведена схема иостояцною зацо.минаюн1его устройства.
Устройство содержит адресные входы 1, дешифратор 2 строк, блок 3 формирования строк, матричный наконитель 4, блок 5 формирования столбцов, дешифратор 6 столбцов, числовой регистр 7, регистр 8 сдвига, цервы и триггер 9, элемент И 10, счетчик 1 1, второй триггер 12.
Устройство работает с,чедующим образом.
На вход сброса pemcipoB 7 и 8, триггеров 9 и 12, счетчика И подается сигнал сб)()са, устанавливающий соответствующие б, 1оки в ну,левое состояние и подготавливающий устройство к работе. При исступлении кода адреса на де1нифраторе 2 на выходе 1и)с, 1еднего вырабатывается сигнал возбуждения, который поступает иа блок 3, с выхода которого с(()ормир(жанный сигнал ио- стунает иа накопитель 4. Каждый элемент цамяги накоиите.т 4 хранит информацию соответствующего разряда слова. Сигнал: с()1ормированный в блоке 3, выбирает эле- менгь памяти накогштеля 4 но координате Л , в которых хранятся все разряды одного с,:|ова. Одновременно с на входы обра- Н1ения б. юков о и 6 поступают сшна.чы, ПОД1 отавливаюнще указанные блоки к работе. Иа нервьп установочный вход триггера 9 постунаег сигнал «Обращение к ЗУ.), усганав.пиваюший триггер 9 в состояние «1. (л1гнал с выхода грип ера 9 ностунает на первый вход элемента И 10, разрешая прохождение синхросигналов, 11()стунаюи1их на второй вход элемен1а И 10. Выходной сигнал э;1емеьгга И 10 поступает на счетный вход счетчика II, и.зменяя его состояние на «1. Выходн1,1е си1-налы счетчика 11 tiocry- пают на дешифратор Н, с выходов которого , 1ы приходят па блок 5. fi результате с каждым изменением состояния счетчика 1 1 возбуждаегся соответствующий вьгход блока о, обеспечивая счит1 ц)ание информации Hi нако11ите,чя 4 из тех эмитентов памяти, которые выбран1 1 ю координагс Л , (игна- ,лы считанно и)|формации цосгунают на вход регистра 8 и с приходом каждого им- сдвига с выхода элемента И И) код c4HTaHHoii информации сдвигается в регистре 8. Как го, 1ько произойдет считывание всех разрядов слова, счетчик 11 вырабатывает сигна, Иереио, 1нение, запускающий трш- I ер 12. (линал с выхода трипера 12 п()сту паег на Bropoii установочньц вход триггера
BHlllillll
uii. K riH НИ
iin.:ini |),(Ч К1
0
5
0
5
5
0
5
0
5
0
9, переводя его в состояние «О. С выхода трипера 9 перестает поступать сигнал раз- хмиения иа первый вход элемента И 10, запрещая тем самым поступление счетных импульсов па вход счетчика 11 и имцульсов сднш а на регистр 8. Сигнал с выхода триггера 12 поступает на вход разрешения приема регистра 7, а также сообщает, что счи- Т1 1нание информации закончено.
Предлагаемое устройство обеспечивает возможность записи и считывания из одной микросхемы памяти (накоиите, 1я) массива полноразрядных слов.
Формула изобретения
Постоянное запоминающее устройство, содержащее матричный накопитель, блок формирователя строк, блок формирователя столбшш, де1ниф|)ато) столбцов и дешифратор строк, входы когорого являются адрес- Н1)1ми входами устройства, а выход под- к,1ючеп к входу блока формировате;1Я строк, вьгход) которого соединепы с первой группой адресных шин накопителя, вторая группа адресных нгин которого соединена с выходами блока формирователя столбцов, информационный вход KOTOpoi o соединен с выходом дец ифратора столбцов, а вход выборки является нервы.м входом обращения устройства, и числовой регистр, выходы ко- т(зрого являются информационными выходами устройства, вход выборки .дешифратора столбцов является вторым входом обращения устройства, отличающееся тем, что, с целью повышения эффективности использования инфор.мационно1( е.мкости уст- юйства, оно содержит регистр сдвига, счетчик, элемент И, первый и второй триггер, причем первый установочный вход первого т|)И1 гера является третьим входом обра- шегшя устройства, а выход подключен к 1;ервому входу элемента И, выход которого кодключеп к счетпому входу счетчика, один из выходов которого соединен с нервым установочным входом второго триггера, а ;.ру| ие соединен. с входами дегпифратора столбцов, выход второго триггера соединен с ервым ,м ВХОДОМ нерво Ч) триггера и входом приема числового регистра, и гформацио ггг,ге входГ) которого и) с выходами регистра сдвига, фо|)мацион гьгй вход которогч) соеди 1е г с ВГ)- ходом матрич ого нaк(Jцитe. Гя, вход угграв- леггия режимом регистра сдвига соедиггегг с вьгходом элемента И, входы установа в «:0 счетчика, второг о Т11игг ера, регистра (двига, чггсловогч) регистра и третьего ус- тановочног о входа ггервого триггера яв;гя- ются вход(.)м сброса устройства, вг11ход вто- рог о тргггг ера является ;| гчодом окончанггя 1)аботг.г устройства.
Тир;5ж г/,Н)i 1;),:пи1.Ч1о(.
I liHiiii , г, .V..K:i)p . i ул. Проектная. -1
Авторы
Даты
1988-06-30—Публикация
1986-02-28—Подача