со со
4
Изобретение относится к электросвязи и может быть использовано в аппаратуре передачи дискретной информации,
Цель изобретения - повышение точности установки скорости передачи
На чертеже изображена структурная электрическая схема предлагаемого устройства
Устройство для передачи кодов содержит первый 1 и второй 2 входные согласующие блоки, первый 3, второй 4, третий 5, четвертый 6 и пятый 7 элементы ИЖ, счетчик 8, первый 9 и второй 10 компараторЫа регистр 11s генератор 12, первый 13 и второй 14 элементы И, первьй 15, второй 16 и третий 17 триггеры5 первый 18 и второй 19 делители частоты, коммутатор 20.
Устройство работает следующим образом,
В исходном состоянии на первом входе элемента И 13 присутствуют им- пульсы с уровнем логической единидь, поступающие с выхода входного согласующего блока 2, на выходе элемента И 13 присутствует логическая еди вица. Сигнал запуска, приходящий на второй вход элемента И 13 уровнем логического нуля,, приходит на выход элемента И 13 только при отсутствии импульса на первом входе и устанавливает триггер 15 в состояние, при ко тором на его выходе появляется уровень логического нуля, который посту дает на вторые входы регистра 11, делителя 18 частоты и элемента ИЛИ 3. При этом во все разряды регистра 11 записьшается логическая единица,, разрешается работа делителя 18 частоты /на выходе элемента ИЛИ 3 появляется логическая единица, которая поступа™ ет на первый вход входного согласую- щего блока 1 и разрешает его работуо При этом на выходе входного согла- - сующего блока 1 начинают формироваться импульсы с уровнем логического нуля которые поступают на первый вход (сброса) счетчика 8 и разрешают его работу При этом счетчик В начинает производить счет количества импульсов, поступающих на второй счетный вход с выхода генератора 12, на вы- ходах счетчика 8 формируется возрас- тающее двоичное число, значение которого поступает на вход компаратора 9 и первые входы регистра 11 к компаратора Ш,, По мере нарастания числового значения на выходах счетчика 8 компаратор 9 сравнивает его с константой К и при превышении над ней формирует на своем выходе сигнал с уровнем логической единицы, поступающей на первый вход элемента И 14, на третий вход которого поступает им- пульс с выхода входного согласующего 1блока 1, а на выходе присутствует уровень логического нуля. Компаратор 10 производит сравнение числа, поступающего из регистра 11, с числом, поступающим из счетчика 8, и формирует на своем выходе сигнал с уровнем логической единицы в том случае, когда число из регистра 11 больше числа из счетчика 8 По окончании импульса сформированного на выходе входного согласзпощего блока 1, на выходе элемента И 14 устанавливается уровень логической единицы, который поступает на третий вход регистра 11 и производит запись числа из счетчика 8, а .показания последнего сбрасываются в нуль и не изменяются до прихода следующего импульса с выхода входног согласующего блока 1 о Если следующий импульс имеет длительность равную или больше длительности предыдущего импульса, то до его - окончания на выходе компаратора 10 устанавливается уравень логического нуля, который поступая на второй вход элемента - И 14, запрещает перезапись информации в регистр 11. Если следующий импульс имеет длительность меньшую, чем предьщущий, то происходит перезапись в регистр 1I информации из счетчика 8 Так продолжается в течение интервала времени, который задается делителем 18 частоты. По окончании заданного интервала времени на выходе делителя J8 частоты форми- руется уровень логического нуля, поступающий на второй вход триггера 15. При этом на-его выходе устанавливается уровень логической единицы и запрещает работу делителя 18 частоты и входного блока 1. Если в момент окончания, сформированного делителем 18 частоты интервала времени на вькоде входного согласуюшего блока 1 формируется импульс, то он поступает на первый вход элемента ИЖ 3 и дублирует сигнал разрешения работы входного согласующего блока 1 до . своего окончания о После этого в регистре 11 хранится информация о длительности переданной корреспондентом точки, поступающий на второй вход делителя 19 частоты, и используется в качестве переменного коэффициента деления частоты, поступающей из генератора 12о На выходе делителя 19 частоты формируются импульсы с периодом следования, равным длительности переданной корреспондентом точки После этого устройство готово к передаче кодов о
Сигнал с первого выхода коммутатора 20 поступает на второй вход элемента ИЛИ 5 уровнем логического нуля, при этом на выходе элемента ИЛИ 5 появляется логическая единица, поступающая на первый вход элемента ИЛИ 6, на выходе которого появляется логическая единица, которая разрешает работу триггера 16, работающего в счетном режиме При этом на первом выходе триггера 16 вырабатываются импуль сы с уровнем логического нудя, поступающие на первый вход элемента ИДИ 4„ Если на первом выходе коммутатора 20 .- сохраняется уровень логического нуля, то на выходе элемента ИЛИ 4 формируется последовательность точек с уровнем логической единицы При воз- никновейии сигнала с уровнем логического нуля на втором выходе коммутатора 20 на выходе элемента ИЛИ 7 возникает логическая единица, которая разрешает работу триггеров 16 и I, сигналы с выхода которых объединяются элементом ИЛИ 4. При этом на его выходе формируется последовательность тире. Формируя сигналы .с уровнем логического нуля поочередно на вькодах коммутатора 20, на выходе устройства можно сформировать любой телеграфный знак. :
Эффективность предлагаемого -устройства для передачи кодов заключается в упрощении работы с устройством за счет исключения ручной регулировки скорости передачи и осуществления автоматической установки скорости передачи, равной скорости передачи корреспондента, с точностью, недостижимой при осуществлении этой операции вручнуюо
Формулаизобретения
Устройство для передачи кодов, содержащее генератор, коммутатор, первый элемент И, выход которого соединен с первым входом первого триггера, второй элемент И и второй триггер,
отличающееся тем, что, с целью повышения точности установки скорости передачи, введены два входных согласующих блока, пять элементов ИЛIi, два делителя частоты, два
компаратора, третий триггер, регистр и счетчик, выход которого соединен с первым входом регистра и первыми входами первого и второго компараторов, выходы которых подключены соответственно к первому и второму входам второго элемента И, третий вход которого подключен к выходу первого входного согласующего блока, к первому входу первого элемента ИЛИ и
первому входу счетчика второй вход которого подключен к выходу генерз- тора, к первому входу первого делителя частоты и первому входу второго делителя частоты, второй вход которого соединен с вторым входом второго компаратора и с вькодом регистра, второй вход которого подключен к выходу первого триггера, к второму входу первого делителя частоты и к второму входу первого элемента ИЛИ, выход которого соединен с первым входом первого входного согласующего блока, второй вход.которого соединен с входом второго входного согласующего
блока, выход которого соединен с пер Bbj4 входом первого элемента И, выход второго делителя частоты соединен с первым входом второго триггера, первый выход которого соединен с первым
входом второго элемента ИЛИ с первым входом третьего элемента ИЛИ,, выход которого подключен к первому входу четвертого элемента ИЛИ, выход которого соединен с вторым входом второг
го триггера, второй выход которого подключен к первому входу третьего триггера, второй вход которого под- ключей к второму четвертого элемента ИЛИ и к выходу пятого эле
мента ИЛИ, первый вход которого подключен к выходу третьего триггера и к второму входу второго элемента ИЛИ, выход второго элемента И соединен с третьим входом регистра, выход первого делителя частоты соединен с вторым ВХОДОМ первого триггера, первый и второй выходы коммутатора подключены к вторым входам соответственно : третьего и пятого элементов ИЛИ, при
1411994 56
этом второй вход первого входногопервого элемента И, второй вход персогласующего блока является сигналь-,вого компаратора является опорным
ным входом устройства, пусковым вхо-входом устройства, выходом которого
дом которого является второй входявляется выход второго элемента ИЛИ,
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО АДАПТИВНОГО УПРАВЛЕНИЯ ПЕРЕДАЧЕЙ ДАННЫХ В КАНАЛЕ МНОЖЕСТВЕННОГО ДОСТУПА | 2001 |
|
RU2194366C2 |
Измеритель шума | 1985 |
|
SU1293669A1 |
Устройство автоматической стабилизации амплитуды видеосигнала | 1990 |
|
SU1757124A1 |
УСТРОЙСТВО УПРАВЛЕНИЯ ПЕРЕДАЧЕЙ ДАННЫХ ПО РАДИОКАНАЛУ | 1999 |
|
RU2168870C1 |
Матричный осциллограф | 1981 |
|
SU1018021A1 |
Устройство для измерения времени переключения радиостанции | 1985 |
|
SU1251338A2 |
УСТРОЙСТВО УПРАВЛЕНИЯ ПЕРЕДАЧЕЙ ДАННЫХ В КАНАЛЕ МНОЖЕСТВЕННОГО ДОСТУПА | 2002 |
|
RU2233038C1 |
Устройство для перезапуска и контроля электропитания микроЭВМ | 1989 |
|
SU1797122A1 |
Многоканальное устройство приема сложных сигналов | 1989 |
|
SU1786664A1 |
Устройство контроля качества радиотелефонных каналов связи | 1986 |
|
SU1332546A2 |
Изобретение относится к электросвязи. Цель изобретения - повьше- ние точности установки скорости передачи. Уст-во содержит согласукицие блоки 1 и 2, эл-ты ИЛИ 3,4,5,6 и 7, счетчик 8, компараторы 9 и 10, per тистр 11, г-р 12, эл-ты И 13 и 14, триггеры 15, 16 и 17, делители 18 и 19 частоты и коммутатор 20. Цель достигается за счет исключения ручной регулировки скорости передачи и осуществления автоматической установки скорости передачи, равной скорости передачи корреспондента, с точностью, не достижимой при осуществлении этой операции вручную. 1 ил.
Электронный ключ кода Морзе | 1981 |
|
SU1040619A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1988-07-23—Публикация
1986-04-07—Подача