Сверхбольшая интегральная схема (СБИС) Советский патент 1989 года по МПК H03K19/00 H03K19/92 

Описание патента на изобретение SU1483627A1

Похожие патенты SU1483627A1

название год авторы номер документа
@ -Триггер 1983
  • Максимов Владимир Алексеевич
  • Петричкович Ярослав Ярославович
SU1138930A1
Программируемый генератор циклов 1988
  • Окороков Владимир Николаевич
SU1644119A1
ПАРАФАЗНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ НА МДП-ТРАНЗИСТОРАХ 1995
  • Кротов В.А.
  • Лементуев В.А.
RU2107387C1
Управляемая линия задержки 1987
  • Заболотный Алексей Ефимович
  • Максимов Владимир Алексеевич
  • Петричкович Ярослав Ярославович
  • Филатов Валерий Николаевич
SU1525881A1
Формирователь импульсов 1986
  • Заболотный Алексей Ефимович
  • Максимов Владимир Алексеевич
  • Петричкович Ярослав Ярославович
SU1436126A1
D-ТРИГГЕР С САМОСИНХРОННОЙ ПРЕДУСТАНОВКОЙ 2006
  • Степченков Юрий Афанасьевич
  • Дьяченко Юрий Георгиевич
  • Рождественский Юрий Владимирович
  • Филин Адольф Васильевич
RU2319297C1
ВЕКТОРНОЕ ВЫЧИСЛИТЕЛЬНОЕ ЯДРО 2023
  • Конотопцев Валерий Николаевич
  • Сергеев Игорь Сергеевич
RU2819403C1
УСТРОЙСТВО ОБМЕНА ДАННЫМИ МЕЖДУ ЧЕТЫРЕХФАЗНЫМ САМОСИНХРОННЫМ И СИНХРОННЫМ ПАРАЛЛЕЛЬНЫМ ИНТЕРФЕЙСОМ 2009
  • Бумагин Алексей Валериевич
  • Руткевич Александр Владимирович
  • Гондарь Алексей Васильевич
  • Стешенко Владимир Борисович
  • Шишкин Григорий Владимирович
RU2402802C1
КАСКАДНОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО НА КМДП ТРАНЗИСТОРАХ 1998
  • Кротов В.А.
  • Лементуев В.А.
RU2132591C1
Тактируемый Е-триггер 1987
  • Заболотный Алексей Ефимович
  • Максимов Владимир Алексеевич
  • Петричкович Ярослав Ярославович
  • Назаров Сергей Иванович
SU1492454A1

Реферат патента 1989 года Сверхбольшая интегральная схема (СБИС)

Изобретение относится к микроэлектронике, вычислительной и импульсной технике и может быть использовано при проектировании линий связи и цепей синхронизации СБИС, в том числе на КМДП-структурах. Цель изобретения - повышение быстродействия СБИС при одновременном расширении функциональных возможностей. Устройство содержит первый 1 и второй 2 КМПД-инверторы в составе схемы подавления задержки 3 (регенирирующего буфера), первую 4 и вторую 5 линию связи, состоящие из секций. За счет перекрестно-парафазных связей обеспечивается повышение быстродействия буфера, что позволяет повысить системное быстродействие логических элементов СБИС, нагруженных на длинные линии связи внутри кристалла. При этом расширяются функциональные возможности за счет реализации парафазных сигналов в локальной области СБИС. 1 ил.

Формула изобретения SU 1 483 627 A1

Документы, цитированные в отчете о поиске Патент 1989 года SU1483627A1

Устройство для охлаждения водою паров жидкостей, кипящих выше воды, в применении к разделению смесей жидкостей при перегонке с дефлегматором 1915
  • Круповес М.О.
SU59A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 483 627 A1

Авторы

Заболотный Алексей Ефимович

Петричкович Ярослав Ярославович

Максимов Владимир Алексеевич

Даты

1989-05-30Публикация

1987-06-29Подача