название | год | авторы | номер документа |
---|---|---|---|
@ -Триггер | 1983 |
|
SU1138930A1 |
Программируемый генератор циклов | 1988 |
|
SU1644119A1 |
ПАРАФАЗНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ НА МДП-ТРАНЗИСТОРАХ | 1995 |
|
RU2107387C1 |
Управляемая линия задержки | 1987 |
|
SU1525881A1 |
Формирователь импульсов | 1986 |
|
SU1436126A1 |
D-ТРИГГЕР С САМОСИНХРОННОЙ ПРЕДУСТАНОВКОЙ | 2006 |
|
RU2319297C1 |
ВЕКТОРНОЕ ВЫЧИСЛИТЕЛЬНОЕ ЯДРО | 2023 |
|
RU2819403C1 |
УСТРОЙСТВО ОБМЕНА ДАННЫМИ МЕЖДУ ЧЕТЫРЕХФАЗНЫМ САМОСИНХРОННЫМ И СИНХРОННЫМ ПАРАЛЛЕЛЬНЫМ ИНТЕРФЕЙСОМ | 2009 |
|
RU2402802C1 |
КАСКАДНОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО НА КМДП ТРАНЗИСТОРАХ | 1998 |
|
RU2132591C1 |
Тактируемый Е-триггер | 1987 |
|
SU1492454A1 |
Изобретение относится к микроэлектронике, вычислительной и импульсной технике и может быть использовано при проектировании линий связи и цепей синхронизации СБИС, в том числе на КМДП-структурах. Цель изобретения - повышение быстродействия СБИС при одновременном расширении функциональных возможностей. Устройство содержит первый 1 и второй 2 КМПД-инверторы в составе схемы подавления задержки 3 (регенирирующего буфера), первую 4 и вторую 5 линию связи, состоящие из секций. За счет перекрестно-парафазных связей обеспечивается повышение быстродействия буфера, что позволяет повысить системное быстродействие логических элементов СБИС, нагруженных на длинные линии связи внутри кристалла. При этом расширяются функциональные возможности за счет реализации парафазных сигналов в локальной области СБИС. 1 ил.
Авторы
Даты
1989-05-30—Публикация
1987-06-29—Подача