I
(21)4371279/24-21
(22)28.01.88
(46) 23.06.90. Бюл. № 23
(71)Московский электротехнический институт связи
(72)О.В.Варламов, И.А.Гончаров, В.И.Дегтев и В.Г.Лаврушенков
(53)621.382(088.8)
(56)Вайсблат А,В. Коммутационные устройства СВЧ на полупроводниковых диодах. - М.: Радио и связь, 1987, с. 108, рис. 3.41а.
Авторское свидетельство СССР 797058, кл. Н 03 К 5/01, 1981.
(54)ТРАНЗИСТОРНЫЙ КЛЮЧ
(57)Изобретение относится к импульсной технике и может быть использовано в различных радиоэлектронных устройствах. Цель изобретения повышение быстродействия и упрощение транзисторного ключа за счет использования динамический нагрузки в цепи управления выходным каскадом и уменьшения количества элементов. При поступлении логического нуля на шину 10 транзистор 1 закрывается. Отрицательный перепад входного сигнала, продифференцированный цепью 4, через эмиттерный повторитель 9 поступает на базу транзистора 2, который вырабатывает короткий импульс тока большой амплитуды. Этот импульс, поступая через повторитель 3 на нагрузку, обеспечивает ее быстрое переключение . 1 ил.
1сл
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь логических уровней | 1987 |
|
SU1466004A1 |
МИКРОМОЩНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ С ВЫСОКОЙ НАГРУЗОЧНОЙ СПОСОБНОСТЬЮ | 1999 |
|
RU2172064C2 |
Устройство для модуляции луча электронно-лучевой трубки | 1976 |
|
SU568216A1 |
ДВУХТАКТНЫЙ УСИЛИТЕЛЬ МОЩНОСТИ | 2004 |
|
RU2274947C2 |
ВХОДНОЙ КАСКАД БЫСТРОДЕЙСТВУЮЩЕГО ОПЕРАЦИОННОГО УСИЛИТЕЛЯ С НЕЛИНЕЙНОЙ ТОКОВОЙ ОБРАТНОЙ СВЯЗЬЮ | 2006 |
|
RU2321157C1 |
Аналоговый N-канальный коммутатор широкополосных видеосигналов | 1988 |
|
SU1598153A1 |
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ ТРОИЧНОЙ ТРАНЗИСТОРНО-ТРАНЗИСТОРНОЙ ЛОГИКИ | 2022 |
|
RU2782474C1 |
Расширитель импульсов | 1977 |
|
SU687575A1 |
Импульсный транзисторный усилитель | 1989 |
|
SU1667230A1 |
Аналоговое запоминающее устройство | 1978 |
|
SU767844A1 |
Изобретение относится к импульсной технике и может быть использовано в различных радиоэлектронных устройствах. Цель изобретения - повышение быстродействия и упрощение транзисторного ключа за счет использования динамической нагрузки в цепи управления выходным каскадом и уменьшения количества элементов. При поступлении логического нуля на шину 10 транзистор 1 закрывается. Отрицательный перепад входного сигнала, продифференцированный цепью 4, через эмиттерный повторитель 9 поступает на базу транзистора 2, который вырабатывает короткий импульс тока большой амплитуды. Этот импульс, поступая через повторитель 3 на нагрузку, обеспечивает ее быстрое переключение. 1 ил.
-Й-СЗ-НР +
ил
p-L-n
пр оСП 1
СО
ел
00
ел
тЫ
15
Изобретение относится к импульсной технике и может быть использова- в различных радиоэлектронных устройствах, например, для управления p-i-n диодными ключами.
Цель изобретения - повышение быстродействия и упрощение транзисторного ключа за счет использования динамической нагрузки в цепи уп равления выходным каскадом и умень- Щения количества элементов.
На чертеже представлена схема анзисторного ключа.
Транзисторный ключ содержит вход- кой 1 и управляющий 2 транзисторы разного типа проводимости, двухтактный эмиттерный повторитель 3, дифференцирующую цепь 4, четыре резист.ора 5-8 и эмиттерный повторитель 9, при- чем база входного транзистора 1 через первый резистор 5 подключена к входной шине 10 и первому входу ди- 4еренцирующей цепи 4, коллектор вход- юго транзистора 1 соединен с коллек- тором управляющего транзистора 2 и гервым выводом второго резистора 6, выход двухтактного эмиттерного повто- р ителя 3 подключен к выходной шине 11, выход дифференцирующей цепи 4 с|оединен с вторым выводом второго резистора 6 и через эмиттерный повтори- 9 с базой управляющего транзистора 2, эмиттер которого через тре- резистор 7 подключен к второму ходу дифференцирующей цепи 4 и ши- ifre 12 питания, база входного транзистора 1 через четвертьй резистор 8 соединена с общей шиной 13 и эмиттером входного транзистора 1, коллек- top которого подключен к входу двухтактного эмиттерного повторителя 3,
Кроме того, схема содержит нагрузку, подключенную к выходной шине 11,
При использовании в качестве на- грузки p-i-n диодного ключа последний работает следующим образом.
При логическом сигнале 1 на Входной шине 10 создается прямой ток через p-i-n диод, который проходит через нижнее плечо двухтактного эмиттерного повторителя 3, открытое низким потенциалом на выходе входного транзистора 1, при этом управляющий транзистор 2, являющийся динамической нагрузкой входного транзистора 1, работая в режиме генератора тока, обеспечивает малый потребляемый ток от шины 12 питания. При появлении логического сигнала О на входной шине 10 входной транзистор 1 закрывается. Одновременно с этим отрицательный перепад входного сигнала продифференцированный дифференцирующей цепью 4, через эмиттерный повторитель 9 поступает на базу управляющего транзистора 2, Это приводит к тому, что генератор тока на управляющем-транзисторе 2, являющийся динамической нагрузкой входного транзистора 1, вырабатывает короткий импульс тока большой амплитуды, который обеспечивает быстрое переключение входного транзистора 1 за счет интенсивного рассасывания заряда коллекторной емкости и быстрое рассасывание накопленного p-i-n диодом заряда, осуществляемое через открыто верхнее плечо двухтактного эмиттерного повторителя 3, Применение управляемого генератора тока на управляющем транзисторе 2 в качестве динамической нагрузки входного транзистора 1 позволяет достигнуть минимального времени переключения транзисторного ключа и сформировать импульс тока управления p-i-n диодом, близкий к оптимальному при сохранении высокой экономичности схемы управления.
Предлагаемый транзисторный ключ обладает более высоким быстродействием и проще, чем известные транзисторные ключи за счет использования динамической нагрузки в цепи управления выходным каскадом и сокращения количества элементов.
Формула изобретения
Транзисторный ключ, содержащий входной и управляющий транзисторы разного типа проводимости, двухтактный эмиттерный повторитель, дифференцирующую цепь, первый, второй и третий резисторы, база входного транзистора через первый резистор подключена к входной шине и первому входу дифференцирующей цепи, коллектор входного транзистора соединен с коллектором управляющего транзистора и первым выводом второго резистора, выход двухтактного эмиттерного по- вторителя подключен к выходной шине, отличающийся тем, что, с целью повышения быстродействия и упрощения, введены эмиттерный повторитель и четвертый резистор, причем
выход дифференцирующей цепи соединен-рующей цепи и шине питания, база
с вторым выводом второго резистора ивходного транзистора через четвертый
через эмиттерный повторитель - с ба ,резистор соединена с общей шиной и
зой управляющего транзистора, эмит-эмиттером входного транзистора, кол
тер которого через третий резистор 5лектор которого подключен к входу
подключен к второму входу дифференци-двухтактного эмиттерного повторителя.
Авторы
Даты
1990-06-23—Публикация
1988-01-28—Подача