Изобретение может быть использо- в|ано в цифровых системах связи при п ередаче сигналов для устранения по- MJex.
Целью изобретения является повышение точности компенсации.
На чертеже изображена структурно- электрическая схема устройства для осуществления способа.
Устройство содержит передаюдай теракт 1, дифференциальную систему 2, Приемный тракт 3, накопитель А компесационных сигналов, блок 5 управления записи компенсационньгх сигналов, блок 6 управления считывания компенсационных сигналов, блок 7 оценки и суммирования, решающий блок 8, двух- йроводный тракт 9 и реверсивный счетчик 10. Накопитель компенсационньгх сигналов состоит из N переключателей 11.1-11.N записи и N циклических регистров 12.1-12.N сдвига,
Блок оценки и суммирования состоит из R переключающих элементов 13.1-13.NR и NR резисторов 14.1- 14.NR.
Устройство работает следуюш 1м образом.
Сигналы из передающего тракта 1 через дифференциальную систему 2 поступают в приемный тракт 3. В случае, если двухпроводная линия имеет отражения, которые появляются в местах, где параметры линии меняюся скачкообразно, появляются и эхо- сигналы передаюших сигналов, кроме того, при ограниченном затухании в полосе заграждения дифференциальной системы в приемный блок могут попадать частично сигналы из пере- ающего тракта 1. При этом в приемно тракте 3 оказывается смешанный сигнал, состоящий из приемного сигнала и сигнала помехи, составленного из эхо-и/или переходного сигнала. Этот
сигнал помехи и необходимо компенси- 5 ровать.
Для компенсации такого сигнала помехи мелоду передающим и приемными трактами предусмотрено использование . накопителя кo ffleнcaциoнныx сигналов, 0 управляемого от блоков 5 и 6 управления записи и считывания компенсационных сигналов. Накопитель 4 компенсационных сигналов имеет N циклических регистров 12.1-12.N сдвига, 5 количество разрядов которых определяется п-5фатным (при п 1, 2, 3,...) временем бита передаваемого сигнала, и которые следуют друг за другом с интервалами, соответствующими вре- Q мени бита передаваемого сигнала. Накопитель 4 компенсационных сигналов соединен посредством блока 7 оценки и суммирования 5 управляемого от блока 6 управления, и вьшолненного в г виде переключающей сетки резисторов 14.1-14.N, сопротивление которых изменяется, например, по правилу 1( 5 RI и имеет ступенчато-изменяющуюся величину от циклического ре- до гистра сдвига к циклическому регистру сдвига. Блок 7 оценки и суммирования вводит в приемный тракт 3 компенсационный сигнал.
45 В циклические регистры 12.1-12.N сдвига записываются частичные компенсационные сигналы, которые каждый раз при подаче питающего напряжения к цифровой системе связи запоминаются в накопителе 4. При этом в первый циклический регистр 12.1 сдвига записывается эхо- и/или переходный сигнал, соответствующий передающему сигналу, подвергнутьш квантованию и кодированию, в качестве частичного компенсационного сигнала в следующий циклический регистр сдвига 12.2 последовательно записывается сигнал, уже частично компенсированный посредством за50
55
писанного в циклический регистр 12.1 сдвига.
Считывание циклических регистров 12.1-12.N сдвига осуществляется вторым блоком 6 управления, которое может быть выполнено на таких же регистрах сдвига, как и регистр 4 сдвига накопителя, но с другим тактом . считывания. При этом емкость регистров сдвига относительно невелика и зависит от такта считывания, с которым считывается эхо- и/или переходный сигнал для образования компенсационного сигнала и подвергается квантованию и кодированию. Чем выше частота считывания, тем меньше искажения квантования и тем больше точность компенсации.
Степень уменьшения ошибок растет линейно с увеличением тактов сдвига, но экспоненциально с увеличением числа регистров сдвига. В качестве циклических регистров 12.1-12.N сдвига могут быть использованы как регистры сдвига с одинаковыми, так и с разными числами разрядов.
Для записи отдельных частичных компенсационных сигналов Е регистры сдвига подключаются к приемному тракту 3 посредством переключателей записи 11.1-11.NR, управляемых от блок 5 управления.
При считывании некоторого числа эхо- и/или переходных сигналов в оди и тот же момент времени образуется средняя величина, которая посредство реверсивного счетчика 10 з-аписывается через переключатели 11.1-11.NR запис в регистры 12.1-12.N сдвига. При каждом таком передающем сигнале в приемной ветви четырехпроводной линии появляется эхо- и/или переходный сигна к которому при подходе к приемному тракту 3 передается компенсационный сигнал, приходящий из накопителя А и блока оценки и суммирования, и далее на вход решающего блока 8 подается сигнал, СОСТОЯ1ЩЙ из разности эхо- и/или переходного сигналов и компенсационного. .
Если при этом регистры 12.1-12.N сдвига накопителя 4 полностью пустые, появляется полностью некомпенсированный сигнал, поступающий на вход решающего блока 8, который в зависимости от данной считанной величины вьщает О или 1 реверсивному счетчику 10, находящемуся в
0
5
среднем положении. При многократном повторении этого процесса образуется среднее значение эхо- и/или переходного сигнала, которое посредством переключателя 11.1 записи управляемого от блока 5 управления, осуществляет запись в первьй разряд регистра 12.1 сдвига.
Далее эхо- и/или переходные сигналы, вьщеленные из передающих сигналов, считываются во второй момент времени и элемент сигнала, соответ- ствуюший среднему значению, посту- г пает на управляющие входы решающего
блока 8 и через соответствук1щий пере- . ключающий элемент, управляемый блоком 5 управления, записывается во второй разряд регистра 12.1 сдвига.
В ходе целой частичной серии изолированных передающих сигналов соответствующие им эхо- и/или переходные сигналы считываются по последующим моментам времени считывания и полученный результат последовательно кодируется для образования частичного компенсационного сигнала, записанного в последующие разряды регистра 12.1 сдвига.
В регистр 12.1 сдвига записывается общий непосредственно соответст- вуюший передающему сигналу эхо- и/ или переходный.сигнал, квантованньй и кодированный в качестве частичного компенсационного сигнала, который мо5 жет воздействовать как грубая компенсация эхо- и/или переходного сигнала,
посредством которой последний испьп-ы- вает демпфирование, выражающееся соответственно порядку с термом 2aig |, где d равно числу шагов опроса, приходящихся на каждьй шаг передачи, например в 14 дБ.
Далее этот частичный компенсацион- ный сигнал используется для дополнения ближайшего разряда регистра сдвига для грубой компенсации. Сигнал частичной компенсации затем используется для грубой кo ffleнcaции при образовании следующего сигнала частичной компенсации в следующем регистре сдвига. Это происходит аналогично описанному.
5 Формула изобретения
1. Способ формирования и накопления сигнала для компенсащш переход0
0
5
0
ных и/или эхо-помех между передающим и приемным трактами четырехпровод- ного канала, заключающийся в передаче в передающий тракт серии провероч нМх импульсов, вьщелении сигналов отклика в приемном тракте и запоминании сигналов отклика,, отличаю- щ| и и с я тем, что, с целью повьппе- точности компенсации, сигналы
о|тклика квантуют, кодируют и эапоми- н&ют в виде частичных компенсацион- Hbix сигналов, образованных путем ком п;енсации сигналов отклика предьщущим ч|астичным компенсационным сигналом.
2. Способ по п. 1, отлича- 1с| щ и и с я тем, что сигнал отклико к|вантуют в различное время с после- д|ующим кодированием и запоминанием в; соседних ячейках.
: 3. Способ по п. 1, о т л и ч а - ю| щ и и с я тем, что для кодирования используется дельта-модуляция.
4.Способ по п. 1, отличающийся тем, что при квантовани последовательных сигналов откликов
В; одно и то же время полученный сиг- н|ал усредняют.
5.Способ по п. 1, отличающийся тем, что кодирование О1существляют с переменным шагом.
6.Способ по п. 1, отлича- 10 щ и и с я тем, что при каждом выключении способ формирования и Накопления сигнала для переходных Шомех повторяют.
7.Способ по п. 1, отличающийся тем, что компенсационный сигнал постоянно меняют.
8.Устройство для формирования и накопления сигнала для компенсации переходных и/или эхо-помех между передающим и приемным трактами четы- рехпроводного канала, содержащее передающий и приемный тракты, при это йход приемного тракта и выход передающего тракта соединены с дифферен- щ-гапьной системой, а также блок оценки и суммирования, выход которого соединен с входом приемника тракта
Q
е
0
5
Q
д
5
четьфехпроводнрго канала, накопитель компенсационных сигналов, выход которого соединен с блоком оценки и суммирования, а также управляющий блок считывания компенсационных сигналов, вход которого соединен с передающим трактом четырехпроводного канала, отличающеес.я тем„ что накопитель компенсационных сигналов содержит накопители частичных компенсационных сигналов, входы которых через переключатели записи, управляющие входы которых соединены с выходами управляющего блока записи компенсационных сигналов, соединены с приемным трактом четырехпроводного канала, причем накопители частичных компенсационных сигналов выполнены в виде циклических регистров сдвига, количество разрядов которых определяется п-кратным (где п 1, 2, 3, ...) временем бита передаваемого сигнала, а выходы регистров сдвига объединены блоком оценки и сум мирования.
9.Устройство по п.8, отличающееся тем, что между приемным трактом четырехпроводного канала и переключателями записи включен реверсивный счетчик.
10.Устройство по п. 8, отличающееся тем, что циклические регистры сдвига имеют разное число разрядов.
11.Устройство по п. 8, отличающееся тем, что блок оценки и суммирования выполнен в виде переключающейся сетки резисторов, значения сопротивления которых ступенчато из1.1еняются от циклического регистра сдвига к циклическому регистру сдвига.
12.Устройство по п. 8, отличающееся тем, что блок оценки и cyм в poвaния выполнен в виде переключающейся сетки конденсаторов, емкость которых ступенчато изменяется от циклического регистра к циклическому регистру.
Изобретение может использоваться в цифровых системах связи при передаче сигналов для устранения помех. Цель изобретения - повышение точности компенсации. Устройство, реализующее способ формирования и накопления сигнала для компенсации переходных и/или эхо-помех, содержит передающий тракт 1, дифференциальную систему 2, приемный тракт 3, накопитель 4 компенсационных сигналов (КС), состоящий из переключателей 11 записи и циклических регистров 12 сдвига, блок управления 5 записи КС, блок управления 6 считывания КС, блок оценки и суммирования (БОС) 7, состоящий из переключающих эл-тов 13 и регистров 14, решающий блок 8, двухпроводный тракт 9 и реверсивный счетчик 10. Сигналы из тракта 1 через систему 2 поступают в тракт 3. Для компенсации сигнала помехи между трактами 1 и 3 используется накопитель 4, управляемый блоками управления 5 и 6 и соединенный с БОС 7, который вводит КС в тракт 3. При этом емкость регистров 12 зависит от такта считывания, с которым считывается эхо-и/или переходный сигнал для образования КС и подвергается квантованию и кодированию. Чем выше частота считывания, тем меньше искажения квантования и тем больше точность компенсации. 2 с.п. 10 з.п. ф-лы, 1 ил.
Заявка ФРГ № 2920575, кл | |||
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1990-11-07—Публикация
1982-05-28—Подача