де не происходит, триггер 17 остается jr Ю задержки на второй вход элемента
в нулевом состоянии и, следовательно, срабатывает элемент И 14, подключенный к инверсному выходу триггера, и также светится индикатор 7.
Одновременно производится контроль по входу ИМС на отсутствие короткого замыкания (КЗ) на общий провод и источник питания. Эта проверка осуществляется совокупностью элементов: элемента 10 задержки, первой группы элементов И 11 и 12, группой триггеров 15 и 16 и вторым блоком 6 индикации (КЗ) .
Если имеется КЗ нл общий ::розоц, то дискриминатор 8 воспринимает данное состояние как логический н/ло и при вьгработке импульса ГОИ формирователь 2 вырабатывает пачожительный импульс. На выходе слемента ИЛИ 4 сохраняется потенциал общего провода, т.е. на входах триггеров 15 и 16 отсутствует напряжение уровня готической единицы. За счет падения напряжения на элементе ИЛИ 4 положительное напряжение поступает на элемент И 12, подключенный к триггеру 16, коммутирующему иидикатоо 6. На другой вход элемента И 12 через элемент 10 за20
25
30
35
40
И fl триггер 15 устанавливается в единичное состояние и индикатор 6 светится, что свидетельствует о нали чии КЗ по питанию на входе ИМС.
Формула изобретени
Устройство для контроля интеграл ных микросхем, содержащее первый и второй формирователи импульсов, дис риминатор логического уровня, первый элемент задержки, элемент ИЛИ, первы индикатор, генератор одиночных импульсов, вход которого соединен с входом синхронизации устройства, а выход соединен с первыми входами фор мирователей импульсов, второе вход которых подключены к соответствующим выходам дискриминатора логического уровня, последние соединены с входам первого блока индикации, выходы формирователей импульсов соединены с входами элемента ИЛИ, выход которого подключен к входу первого элемента задержки, выходом соединенного с син ронизирующим входом дискриминатора логического уровня, отличающееся тем, что, с целью расшире ния функциональных возможностей и об
Ю задержки на второй вход элемента
И fl триггер 15 устанавливается в единичное состояние и индикатор 6 светится, что свидетельствует о наличии КЗ по питанию на входе ИМС.
Формула изобретения
Устройство для контроля интегральных микросхем, содержащее первый и второй формирователи импульсов, дискриминатор логического уровня, первый элемент задержки, элемент ИЛИ, первый индикатор, генератор одиночных импульсов, вход которого соединен с входом синхронизации устройства, а выход соединен с первыми входами формирователей импульсов, второе входы которых подключены к соответствующим выходам дискриминатора логического уровня, последние соединены с входами первого блока индикации, выходы формирователей импульсов соединены с входами элемента ИЛИ, выход которого подключен к входу первого элемента задержки, выходом соединенного с синхронизирующим входом дискриминатора логического уровня, отличающееся тем, что, с целью расширения функциональных возможностей и об
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля и диагностики цифровых устройств | 1987 |
|
SU1583914A2 |
Устройство для контроля субблока логического блока | 1986 |
|
SU1327111A1 |
Вторичные часы | 1986 |
|
SU1525671A1 |
Импульсный зонд для контроля цифровых схем | 1982 |
|
SU1093994A1 |
Логический зонд | 1980 |
|
SU911734A2 |
Устройство для контроля канала воспроизведения с носителя магнитной записи | 1987 |
|
SU1432605A2 |
Устройство для функционально-параметрического контроля логических элементов | 1985 |
|
SU1302220A2 |
Устройство для функционально-параметрического контроля логических элементов | 1982 |
|
SU1067453A1 |
Устройство для контроля электрического монтажа | 1983 |
|
SU1151991A1 |
Устройство для регулирования температуры | 1985 |
|
SU1260928A1 |
Изобретение может быть использовано для контроля цифровых интегральных микросхем (Ш1С). Цель изобретения - расширение функциональных возможностей и области использования устройства за счет возможности контроля различных типов ИМС и расширение его функциональных возможностей за счет возможности контроля неисправностей типа короткого замыкания цепи питания. Устройство содержит генератор 1 одиночных импульсов, формирователи 2 и 3 импульсов, дискриминатор 8 логического уровня, элементы 9 и 10 задержки, элемент ИЛИ 4, элементы И 11-14, D-триггеры 15 и ,(« RS-триг- гер 17, блоки 5-7 индикация, коммутатор 18, контактный датчик 19 и вход 20 синхронизации 1 ил. е
держки поступает импульс ГОИ. Элемент .с ласти применения устройства, в него задержки необходим для отключениявведены первый, второй, третий и четэлементов фиксации КЗ на время переходных процессов в формирователях 2
вертый элементы И, первый и второй . D-триггеры, RS-триггер, второй и третий блоки индикации,коммутатор,клени 3. Ввиду того, что на информационвертый элементы И, первый и второй . D-триггеры, RS-триггер, второй и третий блоки индикации,коммутатор,кленном D-входе - логический нуль, то при JQ мы для подключения объекта контроля, поступлении импульса на синхронизирующий С-вход триггера 1б коммутации индикатор б cssi-JTCH, что свидетельствует о наличии КЗ на обшчй провод входа ИМС.
При наличии КЗ по питанию, т.е. на входе Ш1С напряжение равно источнику питания, дискриминатор 8 обеспечивает работу формирователя 3, и
55
второй элемент задержки, вход которого соединен с выходом генератора одиночных импульсов и первыми входами первого и второго формирователей, вы- ходы которых соединены соответственно с первыми входами первого и второго элементов И, второй вход которого соединен с выходом второго элемента задержки и вторым входом первого элевертый элементы И, первый и второй . D-триггеры, RS-триггер, второй и третий блоки индикации,коммутатор,кленмы для подключения объекта контроля,
второй элемент задержки, вход которого соединен с выходом генератора одиночных импульсов и первыми входами первого и второго формирователей, вы- ходы которых соединены соответственно с первыми входами первого и второго элементов И, второй вход которого соединен с выходом второго элемента задержки и вторым входом первого эле71619210-8
мента И, выход которого подключен кментов И соединены соответственно с
С-входу первого D-триггера, D-входпрямым и инверсным выходами RS-триг которого соединен с выходом элемен- гера, а их выходы - с входами третьета ИЛИ, входом первого элемента за-го блока индикации, первый и второй
держки, входом коммутатора и D-входом входы второго блока индикации соедивторого D-триггера, С-вход которогонены соответственно с инверсным выхосоединен с выходом второго элемента И,дом первого D-триггера и прямым выхоа С-вход с R-входами первого D-триг-дом второго D-триггера, S-вход RSгера и RS-триггера, первыми входами .-триггера соединен с первым выходом
третьего и четвертого элементов И икоммутатора, (п+1) -выходов которого
входом синхронизации устройства, вто-соединены с клеммами для подключения
рые входы третьего и четвертого эле-объекта контроля.
Устройство для контроля микросхем, расположенных на печатной плате | 1977 |
|
SU750403A1 |
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Импульсный зонд для контроля цифровых схем | 1978 |
|
SU788054A1 |
Авторы
Даты
1991-01-07—Публикация
1988-04-27—Подача