Многоканальное устройство тестового контроля логических узлов Советский патент 1990 года по МПК G06F11/22 

Описание патента на изобретение SU1564623A1

Изобретение относится к автоматике и вычислительной технике и может быть использовано Б аппаратуре тестового контроля и настройки цифровых узлов и блоков.

Цель изобретения - расширение функциональных возможностей устройства за счет контроля разнотипных логических узлов под нагрузкой.

На фиг. 1 представлена структурная схема устройства; на фиг. 2 структурная схема блока контроля; на фиг. 3 - функциональная схема блока коммутации; на фиг. 4 - функциональная схема узла приема и накопления; на фиг. 5 - функциональная схема узла синхронизации; на фиг. 6 - функциональная схема узла буферной памяти; на фиг. 7 - функциональная схема генератора импульсов; на фиг. 8 - функциональная схема узла индикации; на фиг. 9 - функциональная схема форto со

м рователя сигналов; на фнг. 10 - функциональная схема узла нагрузок; иг фиг .11- функциональная схема контроля.

Устройство (фиг. 1) содержит блок 1 ввода, блок 2 памяти, блок 3 коммутации и блоки 4.1-4.П контроля. На фиг. 1 показаны также объекты 5.1- 5||Ш контроля, которые в состав уст- рййства не входят и приведены для пояснения работы устройства.

Блок 4 контроля (фиг. 2) образуют узел 6 приема и накопления, узел

синхронизации, узел 8 буферной па

т, генератор 9 импульсов, узел 10 индикации, формирователь 11 сигналов, дешифратор 12 адреса, узел 13 нагрузок и узлы 14. 1-14.г контроле

В блок 3 коммутации (фиг. 3) входят генератор 15 тактовых импульсов элемент И 16S распределитель 17 импульсов, триггеры 18.1-18.тп, элементы И-НЕ 19.1-19.т, элементы НЕ 20.1 20.т, элементы И-НЕ 21.1-21.т, узлы 2:2.1-22.т совпадения, элементы ИЛИ 2;3-28 и узлы 29.1-29.т совпадения, «ричем узлы 22.1-22.т совпадения яв Ляются многоразрядными с общим разршающим каналом по каждому разряду.

Узел 6 приема и накопления (фиг. Состоит из счетного триггера 30, элменты И-НЕ 31 и 32 и D-триггеры 33Узел 7 синхронизации (фиг. 5) содержит формирователь 44 одиночного импульса, тактовый генератор 45, де .ритель 46 частоты, элемент И-НЕ 47, 0-триггер 48, элементы И-НЕ 49-52, lS-триггеры 53 и 54, элемент НЕ 55, D-триггер 56, элемент И 57, D-триггер 58, формирователь 59 одиночного импульса, элемент И-НЕ 60, элемент 61, элемент 62 задержки, RS-триггер 63.1-63.5, переключатели 64.1-64.5 и переключатели 65 и 66.

Узел 8 буферной памяти (фиг. 6) включает счетчик 67, элементы НЕ 68 и 69, D-триггер 70, элемент 71 опертивной памяти, одиннадцатый элемент И-НЕ 72, D-триггер 73, регистр 74, элементы И 75 и 76, элемент 77 задержки и элемент ИЛИ-НЕ 78.

Генератор 9 импульсов (фиг. 7) образуют элементы И-НЕ 79.1-79.п, 80.1-80.п и 81.1-81.п, элемент И 82 регистры 83-85, седьмые элементы И 86.1-86.П и 87.1-87 .п., элемент 88 сравнения, элементы ИЛИ-НЕ 89 и 90 формирователь 91 одиночного импульс

дикации,

элемент НЕ 92, RS-триггер 93, D-триг- геры 94, 95.1-95.ti и 96.1-96.П, счетчик 97, генератор 98 тактовых импуль- ров, D-триггер 99 и элемент И 100.

Узел 10 индикации (фиг. 8) включает элементы И--НЕ 101-103, элементы НЕ 104 и 105, элементы И-НЕ 106.1- Юб.п, элементы НЕ 107-1С9, элемент И-НЕ 110, элементы 111 и 112 индикации, переключатель 113, элементы И-НЕ 114 и 115, D-триггер 116, осциллограф 117, двоично-десятичный счетчик 118, дешифратор 119 и элемент 120 ин5

5

g

Формирователь 11 сигналов (фиг. 9) содержит элемент 121 задержки, шифратор 122, элемент НЕ 123, элементы И-НЕ 124-128, элементы И 129-131 и RS-триггеры 132-134.

В состав узла нагрузок (фиг„ 10) входят переключатель 135 , элементы И-НЕ 136-138, D-триггер 139, RS-триггер 140, регистр 141, элементы И-НЕ 142-143, счетчики 144 и 145, источник 146 эталонного уровня логического нуля, источник 147 эталонного уровня логической единицы, компараторы 148 и 149, элемент И-НЕ 150, дешифратор 151, элемент 152 сравнения, элементы НЕ 153 и 154, элемент И 155, формирователь 156 одиночного импульса, элемент И-НЕ 157, элемент 158 коммутации, элементы И 159-168 и генераторы 169-173 тока.

Узел 14.1 контроля (фиг. 11) содержит элементы НЕ 174-176, элементы И-НЕ 177-183, RS-триггеры 184-187, элемент И-НЕ 188, D-триггер 189, элемент И 190, элемент И-НЕ 191 с открытым коллектором, элементы И 192 и 193, элемент НЕ 194, резистор 195, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 196, элемент ИЛИ-НЕ 197, резистор 198, задатчик 5 199 опорного напряжения, резистор 200, n-p-п -транзистор 201, элемент И-НЕ 202, элемент НЕ 203 и генератор 204 уровня логической единицы.

Блок 1 ввода является блоком ввода с перфоленты.

Блок 2 памяти представляет собой накопитель на магнитном носителе информации .

Многоканальное устройство тестового контроля логических узлов (фиг.1) работает следующим образом.

Тестпрограмма контроля набивается на восьмидорожечную перфоленту и с помощью блока 1 ввода с перфоленты

0

0

5

вводится с сохранением формата перфоленты в блок 2 памяти, где расположение информации полностью соответствует ее размещению на перфоленте. Восемь информационных выходов блока 1 ввода соответствуют восьми дорожкам перфоленты. Для синхронизации работы блока 1 ввода и блока 2 памяти во время записи тест-программы контроля используется синхронизирующий сигнал, который поступает с выхода блока 2 памяти на вход синхронизации блока 1 рзвода. В блоке 2 памяти может одновременно храниться несколько тест- программ контроля для контроля различных типов логических узлов на отдельных блоках 4 контроля.

С блока 4.1 контроля (i -6 т) на входы блока 3 подается пятиразрядный двоичный код номера тест-программы контроля, хранящейся в блоке 2 памяти, которую необходимо подать на блок 4.1 контроля, и сигнал запроса информации. Блок 3 с приходом этих сигналов организует обмен информацией блока 2 памяти только с блоком 4.1 контроля. С выходов блока 3 полученная с блока 4.1 контроля информация поступает на входы блока 2 памяти, в котором по номеру отыскивается необходимая тест-программа контроля, и восьмиразрядное информационное слово, соответствующее восьмидорожечной перфоленте, выдается с выходов блока 2 памяти на блок 4.1 контроля, причем седьмым разрядом информационного слова осуществляется синхронизация работы всего устройства. Блок 3 принифоленты (всего девять двоичных разрядов) , и информационной части, занимающей 5-ю дорожку четной строки перфоленты (один двоичный разряд). Следовательно, код операции размещается в двух строках перфоленты и занимает всего десять двоичных разрядов. Веса пробивок в адресной части кода опе- 0 рации определяются из табл. 1.

Кроме основных операций, представленных на перфоленте кодом операции, имеются и вспомогательные операции, которые специальным кодом (двоичным) 5 не кодируются:

опрос - наличие пробивки в шестой дорожке нечетной строки перфоленты;

синхросигнал - наличие пробивки в седьмой дорожке нечетной и четной Q строк перфоленты;

конец тест-программы контроля - наличие пробивки в восьмой дорожке нечетной строки перфоленты.

Блок 4.1 контроля (фиг. 2) рабо- 5 тает Б режиме запроса тест-программы контроля с блока 2 памяти и в режиме

контроля объекта 5.1 контроля. i

В режиме запроса тест-программы

контроля на выходах узла 7 формирует- 0 ся пятиразрядный код номера тест-про- , граммы контроля, которую необходимо ввести в узел 8 буферной памяти,обеспечивающий автономную работу блока 4.1 контроля, и сигнал запроса этой с тест-программы. Кроме того, на управляющем выходе узла 7 синхронизации устанавливается сигнал, разрешающий запись тест-программы контроля в узел 8 буферной памяти. Номер тест

Похожие патенты SU1564623A1

название год авторы номер документа
Устройство для контроля дискретной аппаратуры с блочной структурой 1987
  • Пархоменко Анатолий Никифорович
  • Голубцов Виктор Васильевич
  • Антонов Сергей Григорьевич
  • Харламов Виктор Сергеевич
SU1539783A1
Устройство для тестового диагностирования цифровых блоков 1987
  • Ефремов Дмитрий Александрович
  • Крюков Валерий Петрович
  • Календарев Андрей Семенович
SU1622884A1
Устройство для контроля блоков оперативной памяти 1984
  • Самойлов Алексей Лаврентьевич
SU1265859A1
Устройство для контроля цифровых узлов 1984
  • Богданов Вячеслав Всеволодович
  • Лупиков Виктор Семенович
  • Маслеников Борис Сергеевич
  • Спиваков Сергей Степанович
SU1231506A1
Устройство для контроля однотипных логических узлов 1984
  • Гальцов Игорь Николаевич
  • Гринкевич Андрей Михайлович
  • Рогальский Евгений Сергеевич
  • Суходольский Александр Маркович
SU1223233A1
Устройство для контроля логических схем 1986
  • Юсупов Малик Зарифович
  • Шлемин Аркадий Васильевич
  • Румянцев Александр Николаевич
SU1381517A1
Устройство для контроля цифровых узлов 1983
  • Рубинштейн Григорий Львович
  • Репетюк Евгений Михайлович
SU1120338A1
Устройство для контроля и диагностики блоков микроЭВМ 1985
  • Павлов Владимир Николаевич
  • Цвеленьев Владимир Михайлович
SU1374230A1
Устройство для контроля функционирования логических блоков 1986
  • Богданов Николай Евгеньевич
  • Кондратеня Григорий Николаевич
  • Старовойтов Алексей Яковлевич
SU1327107A1
Устройство для формирования тестов диагностики дискретных блоков 1983
  • Коробцов Тарас Константинович
  • Павленко Валерий Васильевич
SU1149265A1

Иллюстрации к изобретению SU 1 564 623 A1

Реферат патента 1990 года Многоканальное устройство тестового контроля логических узлов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре тестового контроля и настройки цифровых узлов и блоков. Цель изобретения - расширение функциональных возможностей многоканального устройства тестового контроля логических узлов. Устройство содержит блок памяти, блок коммутации и блоки контроля, каждый из которых содержит узел приема и накопления, узел буферной памяти, генератор импульсов, дешифратор адреса, узел синхронизации, узел нагрузок и узлы контроля. За счет введения узла буферной памяти, генератора импульсов, узла нагрузок и нового выполнения блоков контроля и блока коммутации достигается расширение функциональных возможностей устройства путем обеспечения возможности контроля логических узлов, имеющих в своем составе двунаправленные логические схемы, возможности использования тестов контроля с неопределенными в тесте состояниями на выходах контролируемого логического узла, определения короткого замыкания на входах контролируемого логического узла, проведения контроля в импульсном режиме, контроля нагрузочной способности контролируемого логического узла, контроля логического узла на различных частотах подачи теста контроля, одновременного контроля нескольких логических узлов. 5 з.п.ф-лы, 11 ил., 3 табл.

Формула изобретения SU 1 564 623 A1

мает тест-программу контроля и трансли- до программы поступает на входы блока 3 рует ее семь разрядов в блок 4.1 конт- и подается на соответствующие входы роля, с которого поступил сигнал запузлов 22.1 совпадения (фиг. 3), а сигнал запроса подается на S-вход RS-триггера 18.1, причем RS-триггеры

роса, а восьмой разряд используется для прекращения обмена информацией с блоком 4.1 контроля и подготовке к обмену информацией с любым другим блоком 4. Блок 4.1 контроля осуществляет преобразование принятой с блока 2 памяти (в формате перфоленты) тест- программы контроля с целью задания операций, которые должны быть выполнены блоком 4.1 контроля для обеспечения контроля объекта 5.1 контроля. Задание операции осуществляется с помощью соответствующего кода операции, размещенного на перфоленте. Код операции состоит из адресной части, занимающей 1-5 дорожки нечетной строки и 1-4 дорожки четной строки перпрограммы поступает на входы блока 3 и подается на соответствующие входы

узлов 22.1 совпадения (фиг. 3), а сигнал запроса подается на S-вход RS-триггера 18.1, причем RS-триггеры

18.1-18.rn установлены в исходное нулевое состояние (не показаны). Импульсы с генератора 15 тактовых импульсов через элемент И 16 поступают на вход распределителя 17 импульсов,

который своими выходами опрашивает элементы И-НЕ 19, т.е. разрешающий сигнал последовательно опрашивает все элементы И-НЕ 19.1-19.т, реализуя схему приоритета по выбору блока 4.1 контроля. Сигнал запроса переводит триггер 18.1 в единичное состояние и при совпадении сигналов на элементе И-НЕ 19.1 на соответствующий вход элемента И 16 поступает запрещающий

сигнал с выхода элемента И 19.1, прекращая поступление импульсов на вход распределителя 17. Распределитель Импульсов остается в состоянии, соот- нетствующем опросу 1-го блока контроля, запрещая прохождение сигналов : апроса от остальных т-1 блоков контроля в блок 2 памяти. Сигнал запроса ; выхода элемента И 19.1 через эле- мент НЕ 20 поступает на управляющие входы узлов 22.1 и 29.1 совпадения и на i-й вход элемента ИЛИ 23. Разре- щающий сигнал на управляющем входе Ьлока 22.1 совпадения позволяет номе- ру Тест программы контроля проходить через узел 22.1 совпадения и поступать на соответствующие входы элементов ИЛИ 24-28s с выхода которых номер

тест-программы контроля подается на выходы блока 3 и с них на входы блока 2 памяти. Сигнал запроса, поступив-- щий на 1-й вход элемента ИЛИ 23, проводит на выход блока 3 и с него на (соответствующий вход блока 2 памяти. Т1о получении блоком 2 памяти номера тест-программы контроля и сигнала запроса блок 2 памяти выдает на свои выходы построчно тест-программу контроля, которая принимается на соответствующие входы блока 3. Через подготовленный по управляющему входу узел 29.1 совпадения шесть разрядов тест-программы контроля и синхронизирующий сигнал поступают на 1-е выходы блока 3, которые соединены с соответствующими входами блока 4.1 контроля и, соответственно, с выходам узла 6 приема и накопления. Узел 6 |приема и накопления преобразует пер- фоленточный формат кодов операций во внутренний формат кодов операций блока 4 . 1 контроля, которые приведены в табл. 2. На выходах узла 6 приема и накопления формируется одиннадцатиразрядная тест-программа контроля, в которой первые девять разрядов являются адресной частью кода операции, десятый разряд - информационная часть кода операции, одиннадцатый разряд - сигнал опроса. Синхронизирующий сигнал транслируется с входа на выход узла 6 приема и накопления. Одиннадцатиразрядная тест-программа контроля и синхронизирующий сигнал с узла 6 приема и накопления подаются на соответствующие входы узла 8 буферной памяти, подготовленного для записи узлом 7 синхронизации. По

0

5

0

5

0

5

0

5

окончании тест-программы контроля на соответствующий вход блока 3 (фиг.З) с выхода блока 2 памяти подается код операции конца тест-программы контроля Ктп, который проходит через подготовленный выходом элемента НЕ 28.1 элемент И-НЕ 21 Л и поступает на R-вход RS-триггер 18.1, переводя его в исходное нулевое состояние, снимая таким образом сигнал запроса и номер тест-программы контроля с блока 2 памяти и запрещая прохождение тест-программы контроля и синхронизирующего сигнала через узел 29.1 совпадения в блок 4.1 контроля, прекращая запись информации в узел 8 буферной памяти. Кроме того, RS-триггер 18„1 снимает запрет с соответствующего входа элемента И 16, разрешая обмен информацией блока 2 памяти с любым другим блоком контроля.

Суть каждой операции выполняемой блоком 4.1 контроля заключается в следующем.

1 . Операция К361. Эта операция разрешает режим коммутации, т.е. автоматическое раз-деление контактов объекта 5.1 контроля на входные и выходные, причем после операции K3Јj обязательно идет операция Ко К36оо, соответствующая входным контактам, или К( - К360, соответствующая выходным контактам объекта 5.1 контро- шя. По этим операциям происходит собственно разделение контактов объекта 5.1 контроля на входные и выходные соответственно.2.Операция К 62. Эта операция разрешает режим маскирования, который заключается в запрете контроля выходных реакций объекта 5.1 контроля по каким-либо требуемым контактам (маскирование) или снятие этого запрета (размаскирование). После операции обязательно идет операция , соответствующая выходным контактам объекта 5.1 контроля, которые необходимо замаскировать или К у - K56oi соответствующая выходным контактам объекта 5.1 контроля, которые необходимо .размаскировать. По этим операциям и происходит собственно маскирование или размаскирование выходных контактов объекта 5.1 контроля.3.Операция К,63. Эта операция разрешает режим логических воздействий

и сравнение выходных реакций объекта 5.1 контроля на входные воздействия

9. 15

с эталонными. Гюсле операции К3бз обязательно идет операция К,,- , соответствующая входным воздействиям в виде логического нуля по соответствующему операции входному контакту, или операция К, - , соответствующая входным воздействиям в виде логической единицы. Если соответствующи операции контакт объекта 5.1 контроля является выходным, то эти операции задают эталонные выходные реакции объекта 5.1 контроля.

4. Операция К. Эта операция разрешает режим импульсных воздействий на объект 5.1 контроля, т.е. по ней осуществляется подготовка блока 4.1 контроля к импульсному режиму. После операции К364- обязательно идет опера

ция - К)60о, подготавливающая какой- либо контакт или группу контактов соответствующих операций к приему импульсных воздействий в виде пачки импульсов с заданными параметрами.

Далее идет операция К365 - К38, обеспе-25 руюшим сигналом считывается только чивающая необходимый период следования импульсов в пачке, операция КЭ90- К40,, обеспечивающая необходимую длительность импульсов в пачке, операция K4)Q- Кцг, обеспечивающая необходимое количество импульсов в пачке, и операция , обеспечивающая запуск генератора тактовых импульсов в генераторе 9 импульсов, который и обеспечивает подачу импульсных воздействий на объект 5.1 контроля.

30

35

одна из операции согласно тест-программам контроля

Тест-программа контроля состоит из наборов кодов операций (слов), р деленных между собой кодом Коп. Перв слово является коммутационным, по к торому происходит разделение контак тов объекта 5.1 контроля на входные и выходные, причем это слово строго определенной длины, по числу узлов 14,1 контроля в блоке 4.1 контроля. В нем записываются коды операции К,, для входных контактов объекта 5.1 контроля или для незадействован в контроле узлов 14.1 контроля, а д выходных контактов записываются код операций , - KS10 в зависимости о необходимого эквивалента нагрузки. Коды операций К. - К5)0 записываютс в строго определенном месте коммутационного слова, по номеру выходно контакта объекта 5.1 контроля. Необходимо отметить, что каждый из кодо операций К - и К, - К jfio соо ветствует только одному контакту объ та 5.1 контроля по номеру кода опера ции (1-360). Последующие слова - информационные. Они задают входные воздействия на объект 5.1 контроля, так же содержат эталонную информа- 55 цию ответных реакций объекта 5.1 кон роля на входные воздействия.

5.Операция К,- К510. По этим операциям к выходным контактам объекта5.1 контроля подключаются эквиваленты нагрузок для обеспечения контроля объекта 5.1 контроля под нагрузкой, причем эквивалент нагрузки закодирован в первых пяти разрядах адресной части кода операции.6.Операция К51). Эта операция свидетельствует о том, что объект 5.1 контроля проконтролирован по всей тест-программе контроля.7.Операция К„п. По этой операции осуществляется контроль годности объекта 5.1 контроля после подачи

на него определенных входных воздействий, т.е. по этой операции осуществляется сравнение выходных реакций объекта 5.1 контроля с эталонными.

8.Операция Ктп. По этой операции прекращается ввод тест-программы контроля в узел 8 буферной памяти.

10 9. Операция KO(|. Эта операция слуQ

жит для кодирования того, что следующей идет операция Коп при контроле объекта 5.1 контроля под нагрузкой.

В режиме контроля узел 7 синхронизации выдает на узел 8 буферной памяти управляющий сигнал, разрешающий считывание информации из узла 8 буферной памяти. Кроме того, узел 7 синхронизации выдает синхронизирующий сигнал, который, поступая на узел 8 буферной памяти и формирователь 11 сигналов, осуществляет синхрониза5 дню всего блока 4.1 контроля и считывание тест-программы контроля из узла 8 буферной памяти. Тест-программа контроля с выходов узла 8 буферной памяти подается пооперационно на соответствующие входы формирователя 1 1 сигналов, на дешифратор 12 адреса и на узел 13 нагрузок в соответствии с синхронизирующим сигналом с узла 7 синхронизации. С каждым синхронизи5 руюшим сигналом считывается только

0

5

0

одна из операции согласно тест-программам контроля

Тест-программа контроля состоит из наборов кодов операций (слов), разделенных между собой кодом Коп. Первое слово является коммутационным, по которому происходит разделение контактов объекта 5.1 контроля на входные и выходные, причем это слово строго определенной длины, по числу узлов 14,1 контроля в блоке 4.1 контроля. В нем записываются коды операции К,,а- для входных контактов объекта 5.1 контроля или для незадействованных в контроле узлов 14.1 контроля, а для выходных контактов записываются коды операций , - KS10 в зависимости от необходимого эквивалента нагрузки. Коды операций К. - К5)0 записываются в строго определенном месте коммутационного слова, по номеру выходного контакта объекта 5.1 контроля. Необходимо отметить, что каждый из кодов операций К - и К, - К jfio соответствует только одному контакту объек- та 5.1 контроля по номеру кода операции (1-360). Последующие слова - информационные. Они задают входные воздействия на объект 5.1 контроля, а так же содержат эталонную информа- 5 цию ответных реакций объекта 5.1 контроля на входные воздействия.

Режим контроля делится на два подрежима: функциональный контроль и

5

0

контроль под нагрузкой. Работу блока 4.1 контроля в режиме контроля рассмотрим на примере контроля по тест- программе, приведенной в табл. 3. При функциональном контроле узел 13 нагрузок отключен и поступающая на его входы тест-программа контроля с узла 8 буферной памяти не реализуется.

1-е слово. В исходном состоянии н выходе формирователя 11 сигналов присутствует сигнал, разрешающий ре- лфм коммутации, который подается на соответствующий вход всех узлов 14,1 контроля, подготавливая их к приему коммутационного слова. Адресная часть кода операции с выходов узла 8 буферной памяти подается на соответст веющие входы двоично-десятичного де- ш|ифратора 12 адреса, где дешифрирует- с|я, и с соответствующего выхода (адресом) подается на вход выбранного 14.1 контроля. Информационная часть кода операции подается на вход формирователя 11 сигналов, откуда после стробирования синхросигналом, поступающим с узла 7 синхронизации, v. преобразования в сигнал Запись О Поступает н.а соответствующий вход всех узлов 14.1 контроля. На узле 14.1 Контроля происходит совпадение сигна- Лов Коммутация, Адрес11 и Запись 0. По этому совпадению узел 14.1 контроля готов на передачу воздействий на объект 5.1 контроля. Аналогичная операция происходит со все- tiiH кодами операций, соответствующих входным контактам объекта 5.1 контоо- йя или незадействованным. По $одам операций, соответствующих вы- Кодным контактам объекта 5.1 контроля (K4gs, К,,, K4q5, К500), совпадения на гзлах 14.1 контроля не происходит. Эти узлы 14.3, 14.5, 14.6 и 14.9 конт роля подготовлены к приему ответных реакций объекта 5.1 контроля на входные воздействия, В конце коммутационного слова идут коды операций К00 и Коп , которые необходимы при контроле объекте 5.1 контроля под Нагрузкой. Сигнал Опрос, который выделяется на соответствующем выходе формирователя 11 сигналов по коду операции К00 первого слова, исключается в узле 7 синхронизации, обеспечивая запрет контроля годности объекта 5.1 контроля до подачи на него входных воздействий.

0

0

5

0

5

0

45

50

55

2-е слово. В начале второго слова ро тест-программам контроля идет код операции K36J, который, поступая на входы формирователя 11 сигналов, снь- мает с его выходов и, соответственно, с входа узлов 14.1 контроля сигнал коммутации, подготавливая узлы 14.1 контроля; к передаче входных воздействий на объект 5.1 контроля и к приему его выходных реакций на эти воздействия. Адресная часть кода операции К,,1 с выходов узла 8 буферной памяти подается на соответствующие входы дешифратора 12 адреса, где дешифрируется, и с соответствующего выхода адресом подается на вход выбранного узла 14.1 контроля. Информационная часть кода операции подается на вход формирователя 11 сигналов, откуда после стробирования синхросигналом, поступающим с узла 7 синхронизации, и преобразования в сигнал Запись 1 поступает на соответствующий вход всех узлов 14.1 контроля. На узле 14.1 происходит совпадение адреса и сигнала Запись 1. По этому совпадению узел 14.1 контроля передает через соответствующий выход блока 4.1 контроля на объект 5.1 контроля логическое воздействие в виде логической единицы. Информация о логическом воздействии хранится в узле 14.1 контроля до ее смены согласно тест-программе контроля. По коду операции К31 узел 14.3 контроля аналогично получает информацию о логической единиие, но использует ее не для передачи на объект 5.1 контроля, а для сравнения с получаемой от объекта 5.1 контроля информацией, т.е. использует ее в качестве эталона. Аналогично происходит работа с кодами операций , Кь1 К81, ПРИ этом К61 соответствует выходному контакту объекта 5.1 контроля, так как Е коммутационном слове на шестом месте стоит код операции соответствующий выходу. По коду операции Коп с выхода формирователя 11 сигналов выделяется сигнал Опрос, который формируется из одиннадцатого разряда тест-программы контроля с помощью синхросигнала и подается на соответствующий вход всех узлов 14.1 контроля для определения короткого замыкания на входных контактах объекта 5.1 контроля, на соответствующий вход узла 10 индикации для индикации текущего номера слова тест-программы

контроля и на соответствующий вход узла 7 синхронизации для опроса состояний входов узла 7 синхронизации, на которые поступают в случае неис - правности объекта 5.1 контроля по несравнению выходных реакций объекта 5.1 контроля с эталонными, сигналы с соответствующих выходов узлов 14.1 контроля, и для опроса состояний входов узла 7 синхронизации, на которые поступают в случае неисправности объета 5.1 контроля по короткому замыканию, сигналы с соответствующих выходов узлов 14.1 контроля. Кроме того, сигналы о неисправности объекта 5.1 контроля, если они присутствуют в данном слове, с выходов узлов 14.1 контроля подаются на соответствующие входы узла 10 индикации для индикации неисправного контакта объекта 5.1 контроля и вида неисправности (не- сравнение, короткое замыкание). В случае наличия неисправности на соот- |ветствующих входах узла 7 синхронизации по сигналу Опрос прекращается |выдача синхросигнала с узла 7 синхронизации и, следовательно, прекращается считывание информации с узла 8 буферной памяти, т.е. прекращается процесс контроля, а на узле 10 индикации отображается номер слова, в котором присутствует неисправность, вид неисправности и неисправный кон- такт объекта 5.1 контроля. В случае отсутствия неисправности в данном слове тест-программы контроль продолжается.

3-е слово. По коду операции аналогично второму слову на вход объекта 5.1 контроля подается логическое воздействие в виде логического нуля или сигнал Запись О. С приходом кода операции К на входы формирователя 11 сигналов на его выходе появляется сигнал Импульсный режим, который поступает на соответствующий вход всех узлов 14.1 контроля, на соответствующий вход генератора 9 импульсов и подготавливает их к работе,-Код операции КйО (его-адресная часть) поступает на входы дешифратора 12 адреса, где дешифрируется, и подается на вход соответствующего коду операции узла 14.2 контроля, который по совпадению адреса и сигнала Импульсный режим переключается на передачу импульсных воздействий на объект 5.1 контроля. Далее по

10

5

Q

5

0

5

0

0

тест-программе контроля на дешифратор 12 адреса поступают адресные части кодов операций, соответствующие величине периода К 80, длительности К400, количеству импульсов в

импульсном воздействии К4)5-, которые после дешифрации поступают на соответствующие входы генератора 9 импульсов и производят в нем необходимые установки. С приходом на входы дешифратора 12 адреса адресной части кода операции K4W, запускающей импульсный режим, ее дешифрации генератор 9 импульсов по соответствующему входу получает разрешение на работу и на его выходе выделяется управляющий сигнал, который поступает на вход узла 7 синхронизации и обеспечивает запрет выдачи синхросиг- |нала на его выход, прекращая считывание тест-программы контроля. С соот-, ветствующего выхода генератора 9 импульсов заданные импульсные воздействия поступают на вход всех узлов 14.1 контроля и проходят только через те узлы 14.1 контроля, которые были Подготовлены для импульсного режима по тест-программе. Соответствующий вход узла 10 индикации является входом осциллографа, которым можно проконтролировать импульсные воздействия на входах объекта 5.1 контроля или импульсные реакции на его выходах. По окончании импульсного режима на соответствующем выходе генератора 9 импульсов выделяется управляющий сигнал, который, поступая на соответствующий вход всех узлов 14.1 контроля, перекрывает их импульсные каналы. Кроме того, генератор 9 импульсов выделяет управляющий сигнал, который, поступая на соответствующий вход узла 7 синхронизации, разрешает выдачу на его выход синхросигнала и считывание тест-программы из узла 8 буферной памяти продолжается. Выполнение всех последующих операций в этом слове аналогично выполнению второго слова.

4-е слово. Код операции Kg6f, поступая на входы формирователя 11 сигналов, выделяет на его соответствующем выходе сигнал коммутации, который поступает на узлы 14.1 контроля. По коду операции К 1 на соответствующем ему узле 14.4 контроля происходит совпадение сигнала Коммутация ,адреса и сигнала Запись 1 и узел 14.4 контроля

5

переводится из передающего входные воздействия на объект 5.L контроля в принимающий с него ответные реакции. По коду операции К50 на соответству- ему узле 14.5 контроля происходит совпадение сигнала Коммутация, адреса и сигнала Запись О и узел контроля переводится из принимающего ответные реакции объекта 5.1 контроля в передающий на него входные воздействия. Это обеспечивает перекомму гацию объекта 5.1 контроля, т.е. смену назначения его контактов. Код операции K36j, поступая йа входы фор- миЬователя 11 сигналов, выделяет на его соответствующем выходе сигнал Маскирование, который поступает на уз|пы 14.1 контроля. По коду операции К„р на соответствующем ему узле 14.9 контроля происходит совпадение сигнала Маскирование, адреса и сигнала 3|апись О. По этому совпадению запрещается передача на выход узла 14.9 кс|нтроля сигнала неисправности по н сравнению в случае его наличия. Маскирование сохраняется до его отмены (р азмаскирования) согласно тест-программе контроля. Дальнейший контроль объекта 5.1 контроля по данному слову |ав;алогичен контролю по предыдущим словам.

5-е слово. Код операции как и в предыдущем слове, включает режим маскирования. По коду операции н4 соответствующем ему узле 14.9 контроля происходит совпадение сигналу Маскирование, адреса и сигнала Запись 1. По этому совпадению вйовь разрешается передача на выход у$ла 14.9 контроля сигнала неисправности по несравнению в случае его наличия, что обеспечивает размаскирова- ние. Дальнейший контроль объекта 5.J. контроля по данному слову аналогичен контролю по предыдущим словам.

С приходом на входы формирователя 11 сигналов кода операции на его соответствующем выходе выделяется сигнал Конец массива, который поступает на вход узла 7 синхронизации, где снимает режим считывания и прекращает вМдачу синхросигнала - считывание тес программы контроля прекращается и на этом процесс контроля объекта 5.1 контроля прекращается. Кроме того, сигнал массива поступает на соответствующий вход узла 10 индикации, для

индикации того, что объект 5.1 контроля годен.

В каждом (1+1)-м слове записываются только изменения кодов операций по отношению к 1-му слову, так как информация о кодах операций сохраняется в узлах 14.1 контроля до смены ее согласно тест-программе. I

Отличие режима контроля под нагрузкой заключается в том, что узел 7 управления по сигналу Конец массива не прекращает считывания тест-программы контроля из узла 8 буферной памяти, а подает ее циклически на объект 5.1 контроля. Кроме того, в работе участвует узел 13 нагрузок, который принимает с узла 8 буферной памяти первые пять разрядов адресной части кодов операций К4Й,- К610, которые являются кодом,величины эквивалента нагрузки, которую необходимо подключить к выходному контакту объекта 5.1 контроля. На соответствующие входы узла 13 нагрузок с выходов формирователя 11 сигналов поступают сигналы Запись 0 и Запись 1 согласно тест-программе контроля. С приходом первого сигнала Запись 1, соответствующего первому выходу объекта 5.1 контроля, или соответственно коду операции К (табл. 3) по коду величины эквивалента нагрузки к выходу узла 14.3 контроля (код операции gs

в коммутационном слове стоит на третьем месте) через соответствующий нагрузочный вход узла 13 нагрузок подключается эквивалент нагрузки и тест- программа контроля далее поступает

на объект 5.1 контроля. В течение про (хождения тест-программы контроля узел t13 нагрузок сигналом Опрос, поступающим с выхода формирователя 11 сигналов по кодам операции КоП на

его соответствующий вход, осуществляет контроль логического уровня, присутствующего на контролируемом выходном контакте объекта 5.1. контроля. Если контролируемый уровень находится в допустимых пределах, то сигнал Конец массива с выхода формирователя 11 сигналов по коду операции

подается на соответствующий вход узла 13 нагрузок и узел 13 нагрузок подготавливается к подключению эквивалента нагрузки на следующий по тест-программе контроля выходной контакт объекта 5.1 контроля, соответствующий коду операции . Тест-про17156462318

грамма контроля подается на объект второго разряда в D-триггер 34, тре- 5.1 контроля столько раз, сколько тьего разряда в D-триггер 35, четвер- выходов необходимо контролировать под нагрузкой. С приходом после сигнала Запись 1м кода операции К00 или соответствующего ему сигнала Запись

того разряда в D-триггер 36, пятого разряда в D-триггер 37 и шестого разряда в D-триггер 43. По заднему фронту синхросигнала счетный триггер 30 переключается в единичное состояние, перекрывая элемент И-НЕ 32 и открывая

О и кода операции КЛП или соответоп

того разряда в D-триггер 36, пятого разряда в D-триггер 37 и шестого разряда в D-триггер 43. По заднему фронту синхросигнала счетный триггер 30 переключается в единичное состояние, перекрывая элемент И-НЕ 32 и открывая

50 прямым выходом элемент И-НЕ 31. Второй синхросигнал проходит через подготовленный элемент И-НЕ 31 и задним фронтом по соответствующим С-входам осуществляет запись следующей шести15 разрядной информации, причем первый разряд записывается в П-тгиггер 38, второй разряд - в D-триггер 39, третий разряд - в D-триггер ч-С, четвертый разряд - в D-триггер 4, пятый

ствующего ему сигнала опрос на узел 13 нагрузок на его соответствующем выходе выделяется управляющий сигнал, поступающий на вход узла 7 синхронизации, и выдача синхросигнала на его выход прекращается, прекращая контроль. Кроме того, этот управляющий сигнал поступает на соответствующий вход узла 18 индикации для индикации годности объекта 5.1 контроля в режиме под нагрузкой. Если контролируемый уровень какого-либо выходного контак- 20 разряд - в D-ттзиггер 42. Задним фрон та объекта 5.1 контроля выходит из том синхросигнала счетный триггер 30 допустимых пределов, то управляющий переключается в нулевое состояние, сигнал с выхода узла 13 нагрузок, пос- перекрывая элемент И-НЕ 31 и подго- тупая на вход узла 7 синхронизации, тавливая элемент И-НЁ 32 к работе. прекращает контроль, а с соответству- 25 Этот процесс повторяется циклически, ющего выхода узла 13 нагрузок информация о неисправном контакте объекта 5.1 контроля поступает на вход узла 10 индикации для индикации вида неисправности (неисправность по нагрузке) и индикации неисправного контакта объекта 5.1 контроля.

Узел 7 синхронизации может выдавать синхросигналы на свой управляющий выход различной частоты, что обеспечивает контроль объекта 5.1 контроля на различных частотах тест-программы контроля.

В режиме Цикл узел 7 синхронизации запрещает останов тест-програм- 4д из узла 8 буферной памяти. мы контроля по сигналу Конец массива в режиме запроса информации на и тест-программа циклически подается триггерах 63 с помощью переключателей на объект 5.1 контроля.64 выставляется пятиразрядный код ноУзел 6 приема и накопления (фиг.4) мера запрашиваемой тест-программы работает следующим образом. На первые 45 контроля. Одиночный импульс, вырабаты- шесть входов узла подается потактно ваемый формирователем 44 одиночного синхронно с сигналом синхронизации, импульса, подается на S-вход RS-триг- поступающим на седьмой вход, тест- геРа 48 и устанавливает его в единич- программа контроля с блока 2 памяти. ное состояние. Первый импульс генера- в исходном состоянии все триггеры уз- $0 тора 45 тактовых импульсов через де- .fra находятся в нулевом состоянии. Ин- литель 46 частоты и переключатель 66 формация с первого - шестого входов поступает на вход элемента И-НЕ 49, подается на D-входы соответствующих открытый по другому входу прямым вы- D-триггеров. Синхросигнал проходит че- ходом триггера 48, инверсный выход рез подготовленный инверсным выходом которого устанавливает триггер 53 по счетного триггера 30 элемент И-НЕ 32 первому S-входу в единичное состоя- и по заднему фронту осуществляет по Ние. Сигнал с выхода триггера 53 пос- соответствующим С-входам запись перво- тупает на управляющий выход блока, го разряда информации в D-триггер 33, разрешая режим запроса информации.

осуществляя развертывание двухтактной информации с блока 2 памяти в одиннадцатиразрядную однотактную информацию для приема ее в узел 8 бу- 30 ферной памяти. Информация выдается на первый-одиннадцатый выходы узла 6 приема и накопления с прямых выходов соответствующих D-триггеров, а синхросигнал транслируется с седьмого входа на двенадцатый выход.

Узел 7 синхронизации (фиг. 5) обеспечивает два режима работы устройства: режим запроса информации из блока 2 памяти и режим считывания информации

второго разряда в D-триггер 34, тре- тьего разряда в D-триггер 35, четвер-

того разряда в D-триггер 36, пятого разряда в D-триггер 37 и шестого разряда в D-триггер 43. По заднему фронту синхросигнала счетный триггер 30 переключается в единичное состояние, перекрывая элемент И-НЕ 32 и открывая

прямым выходом элемент И-НЕ 31. Второй синхросигнал проходит через подготовленный элемент И-НЕ 31 и задним фронтом по соответствующим С-входам осуществляет запись следующей шестиразрядной информации, причем первый разряд записывается в П-тгиггер 38, второй разряд - в D-триггер 39, третий разряд - в D-триггер ч-С, четвертый разряд - в D-триггер 4, пятый

разряд - в D-ттзиггер 42. Задним фрон том синхросигнала счетный триггер 30 переключается в нулевое состояние, перекрывая элемент И-НЕ 31 и подго- тавливая элемент И-НЁ 32 к работе. Этот процесс повторяется циклически,

разряд - в D-ттзиггер 42. Задним фрон том синхросигнала счетный триггер 30 переключается в нулевое состояние, перекрывая элемент И-НЕ 31 и подго- тавливая элемент И-НЁ 32 к работе. Этот процесс повторяется циклически,

из узла 8 буферной памяти. в режиме запроса информации на триггерах 63 с помощью переключателей 64 выставляется пятиразрядный код ноосуществляя развертывание двухтактной информации с блока 2 памяти в одиннадцатиразрядную однотактную информацию для приема ее в узел 8 бу- ферной памяти. Информация выдается на первый-одиннадцатый выходы узла 6 приема и накопления с прямых выходов соответствующих D-триггеров, а синхросигнал транслируется с седьмого входа на двенадцатый выход.

Узел 7 синхронизации (фиг. 5) обеспечивает два режима работы устройства: режим запроса информации из блока 2 памяти и режим считывания информации

10

15

20

25

Импульс с выхода элемента И-НЕ 49 поступает на выход блока, обеспечивая запрос информации, а по заднему фронту переводит триггер 48 в исходное нулевое состояние, прекращая поступление импульсов с генератора 45

тактовых импульсов на выход блока.

(

Режим считывания информации. Им- nSmbc, вырабатываемый формирователем 59 одиночного импульса, через элемент И 61 подается на S-вход триггера 53 и устанавливает его в нулевое состояние, разрешая режим считывания. Сигнал с инверсного выхода триггера 53 подается на вход элемента F 5/, на другие входы которого поцают- ср разрешающие сигналы с инверсного выхода триггера 54 и с прямого выхода триггера 56, разрешая прохождение импульсов с генератора 45 тактовых импульсов через элемент И 57 на управляющий выход узла, при этом, задавая различные коэффициенты деления делителя 46 частоты с помощью переключателя 66, можно получить различные ч|астоты считывания информации. Состоя- н|ие триггера 54 подтверждается по El-входу импульсами, поступающими через элемент И-НЕ 50, при условии, что 30 На третьем входе узла нет запрещающего сигнала. При подаче запрещающего сиг- Нала в случае импульсного режима на «ход элемента И-НЕ 50 и на S-вход риггера 54 последний переводится в Единичное состояние, запрещая своим Инверсным выходом прохождение такто- йых импульсов на управляющий выход флока. После окончания импульсного ре- &има первый же тактовый импульс пере- дд Йодит триггер 54 в исходное нулевое Состояние и выдача тактовых импульсов Иа управляющий выход узла продолжается. Сигналы Опрос поступают на Вход элемента И-НЕ 51, закрытого в Исходном состоянии инверсным выходом триггера 58, и на вход элемента НЕ 55. Первый же сигнал Опрос задним фронтом через элемент НЕ 55 переводит триггер 58 в нулевое состояние, подготавливая элемент И-НЕ 51 к приему последующих сигналов Опрос. В случае наличия хотя бы одного сигнала о неисправности на входах элемента И-НЕ 47 сигнал опроса проходит через элемент И-НЕ 51, элемент И-НЕ 52 и поступает на С-вход триггера 56, переводя его в нулевое состояние и запрещая прохождение тактовых импульсов

156462320

на управляющий выход узла. Если на входы элемента И-НЕ 47 не поступают сигналы о неисправности, то считывание тест-программы контроля из узла 8 буферной памяти продолжается до прихода на вход узла 7 синхронизации сигнала Конец массива, который, поступая на второй S-вход триггера 55, переводит его в единичное состояние, прекращая режим считывания. Режим считывания можно производить циклически, для чего переключатель 65 выключается и сигнал Конец массива поступает через элемент И-НЕ 60, элемент 62 задержки, элемент И 61 на R-вход триггера 53, включая режим считывания. Сигнал с выхода элемента И-НЕ 60 используется для автоматической установки в исходное состояние всего устройства (цепи установки в исходное состояние устройства для упрощения схем не показаны). Величина задержки элемента 62 задержки выбирается исходя из времени, необходимого для установки всего устройства в исходное состояние. Для прекращения циклического считывания информации необходимо вновь включить переключатель 65. При контроле объекта 5.i контроля под нагрузкой переключатель 65 находится в выключенном положении и считывание информации происходит циклически. С приходом на вход элемен та И-НЕ 52 сигнала о конце контроля 35 под нагрузкой он проходит через эле- мент И-НЕ 52 и поступает на С-вход триггера 56 и переводит его в нулевое состояние, прекращая считывание информации, и режим контроля под нагрузкой прекращается.

Узел 8 буферной памяти (фиг. 6) работает следующим образом. В исходном состоянии счетчик 67 и регистр 45 74 обнулены, а триггеры 70 и 73 находятся в единичном состоянии. Схема, построенная на триггерах 70 и 73, элементе НЕ 68, элементе И-НЕ 72 и элементе И 73, выделяет из тактовой частоты, поступающей на вход узла при записи информации, каждый нечетный импульс, за исключением первого. На вход данных элемента 7 Г оперативной памяти поступает одиннадцатиразрядный код, который необходимо записать.Каждый выделенный нечетный импульс поступает на вход элемента И 75, второй вход которого подготовлен потенциалом с управляющего входа узла, и че50

55

Узел 8 буферной памяти (фиг. 6) работает следующим образом. В исходном состоянии счетчик 67 и регистр 74 обнулены, а триггеры 70 и 73 находятся в единичном состоянии. Схема, построенная на триггерах 70 и 73, элементе НЕ 68, элементе И-НЕ 72 и элементе И 73, выделяет из тактовой частоты, поступающей на вход узла при записи информации, каждый нечетный импульс, за исключением первого. На вход данных элемента 7 Г оперативной памяти поступает одиннадцатиразрядный код, который необходимо записать.Каждый выделенный нечетный импульс поступает на вход элемента И 75, второй вход которого подготовлен потенциалом с управляющего входа узла, и че

элемент И 75 и элемент ИЛИ-НЕ 78 поступает на вход выборки элемента 71 оперативной памяти, осуществляя запись информации по переднему фронту, и на счетный вход двоичного счетчика 67. При этом сигнал с управляющего входа через элемент НЕ 69 поступает на вход запись-чтение элемента 71 оперативной памяти, разрешая запись информации по адресу ячейки элемента 71 оперативной памяти, который определяется состоянием выходов счетчика 67. По заднему фронту импульса с выхода элемента ИЛИ-НЕ 78 счетчик 67 увеличивает свое состояние на единицу, подготавливая элемент 71 оперативной памяти к приему следующей информации. Запись информации продолсчитывания информации с блока 2 п мяти ,

Генератор 9 импульсов (фиг, 7) 5 работает следующим образом. На вх элементов И-НЕ 79-81 и элемента И поступает разрешающий импульсный жим сигнала, подготавливая их к п му адресов, соответствующих необх О мому периоду, длительности импуль и количеству импульсов в пачке.Кажд величине периода и длительности с ветствует свой определенный адрес Адрес, соответствующий периоду, ч 5 элемент И-НЕ 79.1 записывает 1 соответствующий разряд р :исгра 8 а адрес, соответствующий длительно ти, через элемент И-НЕ 80.1 записы

,„ вает 1 в соответствующий разряд жается до прекращения поступления так- 20

товых импульсов на схему выделения

регистра 84, Адреса, соответствующ величине пачки, через элементы И-Н 81.1 записывают 1 в соответствую разряды регистра 85.1. С ,риходом адреса, соответствующего пуску ген ратора, на элемент И 83 с его выхо выдвинется сигнал, который, поступ на С-зход триггера 99, переводит е в нулевое состояние (в исходном со

каждого нечетного импульса, а также до снятия на управляющем входе сигнала разрешающего запись.

регистра 84, Адреса, соответствующи величине пачки, через элементы И-НЕ 81.1 записывают 1 в соответствующ разряды регистра 85.1. С ,риходом адреса, соответствующего пуску гене ратора, на элемент И 83 с его выход выдвинется сигнал, который, поступа на С-зход триггера 99, переводит ег в нулевое состояние (в исходном сос

При считывании информации на вход запись-чтение элемента 71 оперативной памяти с управляющих входов поступают разрешающий считывание сигнал и

тактовые импульсы, которые через эле-30 - . - „, „„ .,„Сигнал с прямого выхода триггера ъЭ

мент ИЛИ-НЕ 78 поступают на вход вы-СЛужит для прекращения считывания борки элемента 71 оперативной памяти

тоянии триггер 99 установлен в 1

информации с узла 3 буферной памяти на время импульсного режима. Своим И версным выходом триггер 99 разрешает поступление частоты с генератора 98 тактовых импульсов чепез элемент И 100 на С-входы триггеров . В ис ходном состоянии в триггер 94 записа на 1, которая начинает сдвигаться

и на счетный вход счетчика 67, а через элемент 77 задержки - на С-вход регистра 74. Двоичный счетчик 67 на адресных входах элемента 71 оперативной памяти устанавливает адрес ячейки, из которой необходимо сосчитать информацию (в исходном состоянии - нулевой адрес). На выходах элемента 71 оперативной памяти выделяется одиннадцатиразрядный код, который поступает на D-входы регистра 74 и передним фронтом импульса по С-входу записывается в регистр. Величина задержки элемента 77 задержки выбирается исходя из времени, необходимого для установления информации на выходах блока 71 оперативной памяти. Зад35

информации с узла 3 буферной памяти на время импульсного режима. Своим ИР версным выходом триггер 99 разрешает поступление частоты с генератора 98 тактовых импульсов чепез элемент И 100 на С-входы триггеров . В исходном состоянии в триггер 94 записана 1, которая начинает сдвигаться

40 До совпадения на элементе И 86.1 с 1, записанной в регистре 83, причем до этого момента сдвига информации в триггерах 96 не происходит, так как они в исходном состоянии находились

45 в О. Прч совпадении на элементе К 86.1 элемент ИЛИ-НЕ 89 выделяет сигнал, который, поступая на R-вход триг

гера 93, переводит его в единичное состояние, формируя передний фронт в ним фронтом импульса с выхода элемен- 5Q ходкого импульса. Кроме того, этот та ИЛИ-НЕ 78 счетчик 67 увеличивает сигнал через элемент НЕ 92 поступает свое состояние на единицу, подготавливая следующую ячейку элемента 71

оперативной памяти к чтению. Считывана D-входы триггеров 94 и 96.1, и следующим тактовым импульсом с генератора 98 тактовых импульсов эти ние информации происходит до снятия -,- триггеры устанавливаются в 1, а на с управляющих входов режима считыва- элементе И 86,1 пропадает совпадения. Использование узла 8 буферной памяти позволяет блокам 4.1 контроля

ние. Следующими тактовыми импульсами

работать в автономном режиме после

считывания информации с блока 2 памяти ,

Генератор 9 импульсов (фиг, 7) работает следующим образом. На входы элементов И-НЕ 79-81 и элемента И 82 поступает разрешающий импульсный режим сигнала, подготавливая их к приему адресов, соответствующих необходи- О мому периоду, длительности импульсов и количеству импульсов в пачке.Каждой величине периода и длительности соответствует свой определенный адрес. Адрес, соответствующий периоду, через элемент И-НЕ 79.1 записывает 1 в соответствующий разряд р :исгра 83, а адрес, соответствующий длительности, через элемент И-НЕ 80.1 записывает 1 в соответствующий разряд

регистра 84, Адреса, соответствующие величине пачки, через элементы И-НЕ 81.1 записывают 1 в соответствующие разряды регистра 85.1. С ,риходом адреса, соответствующего пуску генератора, на элемент И 83 с его выхода выдвинется сигнал, который, поступая на С-зход триггера 99, переводит его в нулевое состояние (в исходном сос

- . -

тоянии триггер 99 установлен в 1

СЛужит для прекращения считывания

информации с узла 3 буферной памяти на время импульсного режима. Своим ИР версным выходом триггер 99 разрешает поступление частоты с генератора 98 тактовых импульсов чепез элемент И 100 на С-входы триггеров . В исходном состоянии в триггер 94 записана 1, которая начинает сдвигаться

До совпадения на элементе И 86.1 с 1, записанной в регистре 83, причем до этого момента сдвига информации в триггерах 96 не происходит, так как они в исходном состоянии находились

в О. Прч совпадении на элементе К 86.1 элемент ИЛИ-НЕ 89 выделяет сигнал, который, поступая на R-вход триг

на D-входы триггеров 94 и 96.1, и следующим тактовым импульсом с генератора 98 тактовых импульсов эти триггеры устанавливаются в 1, а на элементе И 86,1 пропадает совпадение. Следующими тактовыми импульсами

герам 96, и так как код, записанный

23156462324

в регистре 84, заведомо меньший запи- ет контакту объекта 5.1 контроля, и

санного в регистре 83 (величина длительности импульса меньше величины периода), то совпадение на элементе И 87.1 наступает раньше, чем на элементе И 86.1. Элемент ИЛИ-НЕ 90 выделяет сигнал, который, поступая на R-вход триггера 93, переводит его в исходное рулевое состояние, формируя задний фронт выходного импульса. По тригге- Iам 95 продолжается сдвиг 1 до совпадения на элементе И 86.1, т.е. процесс повторяется циклически и на выходе генератора 9 импульсов выделяется импульсная последовательность f заданными параметрами. Выходные им- ульсы поступают на С-вход двоичного «рчетчика 97, где подсчитываются до Совпадения на элементе 88 сравнения с заданным на регистре 85 числом. При совпадении элемент 88 сравнения выделяет сигнал, который поступает на формирователь 91 одиночного импульса,

если присутствует хотя бы одна неисправность, которая подается уровнем логического нуля, на соответствующих выходах элементов 106.1-106.п появляется уровень логической единицы, который подается на соответствую щий вход элемента 111 индикации, где

10 загорается светодиод, соответствующи неисправному контакту объекта 5.1 контроля.

Если присутствует сигнал хотя бы одной неисправности на входах элемен

15 та И-НЕ 101, то положительный сигнал с его выхода подается на вход элемента 112 индикации, где зажигается светодиод, сигнализирующий о неиспра ности по несравнению.

20 Если присутствует хотя бы одна

неисправность на входах элемента И-Н 102, то положительный сигнал с его выхода подается на вход элемента 112 индикации, где зажигается светодиод,

мпульс с выхода которого осуществля- 25 сигнализирующий о неисправности по

ет начальную установку генератора 9 Импульсов, а также поступает на выход генератора для установки цепей им- пульсного режима в узлах 14.1 контрояя. Триггер 99 устанавливается в еди- 30 проходя через элементы 107 и 108, ничное состояние, перекрывая своим поступает на входы элементы И-НЕ 114, ,инверсным выходом элемент И 100, а разрешая прохождение через него сигнала Конец массива, который поступает на вход узла 10 индикации и попрямым выходом разрешает дальнейшее считывание информации с узла 8 буферной памяти. Генератор 9 импульсов обеспечивает в устройстве работу импульсного режима.

35

дается через элемент НЕ 104 на вход элемента И-НЕ 114, проходит через него и элемент И-НЕ 115 на С-вход D- триггера 116, который был в исходном состоянии в 1, и по переднему фронту переводит его в нулевое состояние, так как его D-вход соединен с общей шиной устройства. Положительный сигнал с инверсного выхода D-триггера 116 поступает на вход элемента 112 индикации, где зажигается светодиод,

, Узел 10 индикации (фиг. 8) работает следующим образом. Сигналы о неисправности по несравнению объекта |5.1 контроля поступают на соответствующие входы узла 10 индикации и подаются на соответствующие входы элементы И-НЕ 101 и на первые входы соответствующих элементов 106. 1-106..П. Сигналы о неисправности по короткому замыканию объекта 5.1 контроля поступают на соответствующие входы узла 10 индикации и подаются на соответствующие входы элемента И-НЕ 102 и на вторые входы соответствующих элементов 106.1-106.п. Сигналы о неисщэав- ности по нагрузке объекта 5.1 контроля поступают на соответствующие входы узла 10 индикации и подаются на COOT- ветствующие входы элемента И-НЕ 103 и на третьи входы соответствующих элементов 106.1-106.п. Каждый из элементов И-НЕ 106,1-106.п соответствуесли присутствует хотя бы одна неисправность, которая подается уровнем логического нуля, на соответствующих выходах элементов 106.1-106.п появляется уровень логической единицы, который подается на соответствующий вход элемента 111 индикации, где

загорается светодиод, соответствующий неисправному контакту объекта 5.1 контроля.

Если присутствует сигнал хотя бы одной неисправности на входах элемен5 та И-НЕ 101, то положительный сигнал с его выхода подается на вход элемента 112 индикации, где зажигается светодиод, сигнализирующий о неисправности по несравнению.

0 Если присутствует хотя бы одна

неисправность на входах элемента И-НЕ 102, то положительный сигнал с его выхода подается на вход элемента 112 индикации, где зажигается светодиод,

короткому замыканию.

Если неисправностей на входах этих элементов не.т, то на их выходах присутствует низкий уровень, который,

дается через элемент НЕ 104 на вход элемента И-НЕ 114, проходит через него и элемент И-НЕ 115 на С-вход D- триггера 116, который был в исходном состоянии в 1, и по переднему фронту переводит его в нулевое состояние, так как его D-вход соединен с общей шиной устройства. Положительный сигнал с инверсного выхода D-триггера 116 поступает на вход элемента 112 индикации, где зажигается светодиод,

сигнализирующий о том, что 5.1 контроля годен.

объект

В режиме контроля под нагрузкой элемент И-НЕ 114 закрыт нулевым потенциалом с переключателя 113, у которого переключающий контакт соединен fc общей шиной устройства, а замыкающий контакт подключен к входу элемента И-НЕ 114, и сигнал Конец массива не проходит. В этом режиме, если на входе элемента И-НЕ 103 появляется хотя бы одна неисправность, то положительный сигнал с его выхода подается на вход элемента 112 индикации, где зажигается светодиод, сигнализирующий о том, что объект 5.1 контроля не годен по нагрузке. Если неисправности нет, то на выходе элемента И-НЕ 103 присутствует нулевой уровень, который через элемент НЕ 10 подается на вход элемента И-НЕ 110, разрешая прохождение через него сигнала, свидетельствующего о конце режима контроля под нагрузкой, который поступает на вход узла 10 индикации и через элемент НЕ 105 подается на вход подготовленного элемента И-НЕ 110, с выхода которого сигнал через элемент И-НЕ 115 поступает на С-вход D-триггера 116, переключает его в нулевое состояние, зажигая светодиод в элементе 109 индикации, что свидетельствует о годности объекта 5.1 контроля. Сигналы Опрос поступают на счетный вход двоично-десятичного счетчика 118, где подсчитываются, и через дешифратор 119 выводятся в элемент 120 индикации для индикации текущего слова тест-программы контроля .

Для контроля в импульсном режиме в узле 10 индикации предусмотрен осциллограф 117, выход которого подключается к контролируемой точке объекта 5.1 контроля, Второй вход осциллографа подключен к общей шине устройства.

Формирователь 11 сигналов (фиг.9) работает следующим образом. На вход формирователя 11 сигналов поступает одиннадцатиразрядный код, который подается на входы шифратора 122. Шифратор 122 служит для выделения управляющих сигналов, определяющих режимы работы блока 4.1 контроля: сигнал Маскирование, который поступае на вход элемента И-НЕ 124, сигнал Логические воздействия, который поступает на вход элемента И-НЕ 126, сигнал Импульсный режим, который поступает на вход элемента И-НЕ 127, сигнал Конец массива, который поступает на вход элемента И-НЕ 128. Каждому сигналу соответствует свой определенный код. Десятый разряд входного кода служит для формирования сигналов Запись 1 и Запись О и подается на вход элемента И 129 через элемент НЕ 123 и на вход элемента И 130, Одиннадцатый разряд кода служит для формирования сигнала Опрос и подается на вход элемента

0

5

0

5

0

5

0

5

0

5

И 131. Тактовая частота подается на , вход формирователя 11 сигналов и через элемент 121 задержки стробирует элементы И-НЕ 124-128 и элементы И 129-131. Величина задержки выбирается исходя из времени, необходимого для установки сигналов на выходах шифратора 122. В исходном состоянии триггер 133 находится в единичном состоянии, а триггеры 132 и 134 - в нулевом. Сигналы с выходов элементов И-НЕ 124- 126 и 127, поступают на S-входы соответствующих триггеров и устанавливают их в единичное состояние, причем каждый из этих сигналов устанавливает в нулевое состояние два друтих триггера, я сигнал с выхода элемента И-НЕ 125 устанавливает все триггеры в нулевое состояние, т.е, в данный момент времени возможен только один из режимов. Сигнал Маскирование выделяется на триггере 132,сигнал коммутации - на триггере 133, сигнал Импульсный режим - на триггере 134, сигнал Конец массива - на элементе И-НЕ 128, сигнал Запись О - на элементе И 129, сигнал Запись 1 - на элементе И 130, сигнал Опрос - на элементе И 131.

Узел 13 нагрузок (фиг. 10) работает следующим образом,В режиме контроля, под нагрузкой переключатель 135 находится в разомкнутом состоянии. Сигналы Запись О поступают на вход элемента И-НЕ 136, а сигналы Запись 1 - на вход элемента И-НЕ 137, с выходов которых они через элемент И- НЕ 138, через элемент И-НЕ 142, открытый прямым выходом триггера 139, поступают на вход двоичного счетчика 144, где подсчитываются. С приходом первого же сигнала Запись 1 на вход элемента И-НЕ 137 триггер 139 по заднему фронту этого сигнала переключается в нулевое состояние.,, перекрывая своим лрямым выходом элементы И-НЕ 142 и 150, а также включает депифра- тор 151. Сигналом с инверсного выхода этого триггера в регистр 141 осуществляется запись кода эквивалента нагрузки, которую необходимо подключить к выходу объекта 5.1 контроля. Выходы дешифратора 151 соединены с соответствующими входами блока 158 коммутатора. В блок 158 коммутатора входят реле и их усилители по числу контактов объекта 5.1 контроля. Обмотки реле одним концом подключены к

питанию, а другим через усилитель - к соответствующим выходам дешифратора 151. Реле имеют нормально разомкнутые контакты. Замыкающие контакты всех реле объединены и соединены с входами компараторов 148 и 149, а также с выходами генераторов 169-173 тока. Замыкаемые контакты всех реле подключены к соответствующим контак- там объекта 5.1 контроля. Таким образом дешифратор 151 включает одно реле из всех реле блока 158 коммутатора, соответствующее коду, записан- нсму в счетчике 144. Требуемая величи нЈ нагрузки задается током, вырабатываемым генераторами 169-173 тока, токи которых распределены по следую- закону: 1 I0 2K s если на выходах элементов И 159-163 - логи- ч4ская единица, а на выходах элемен- тс)в И 164-168 - логический нуль, IK 10 2k, если на выходах элементов И 159-163 - логический нуль, а на вы- элементов И 164-168 - логичес- кфя единица, 1К 0, если на выходах элементов - логический нуль. При этом 1К - ток k-ro генератора тОка; 10 - нормированный максимальный входной ток элемента ТТЛ логики, подключенного к выходу элемента, имеющего нулевое состояние; L O - нормированный максимальный входной ток элемента ТТЛ логики, подключенного к выходу элемента, имеющего нулевое состояние, k 1,2,3,4,5.

Величина нагрузки задается с регистра 141 в двоичном коде, подавае- мфм на соответствующие входы элементов И 159-168, а направление тока (Нагрузка для О, нагрузка дня 1) устройство определяет автоматически. ДЛя этой цели служат компараторы 148 и 149 и источники 146 и 147 эталонного уровня. Если напряжение на контакте объекта 5.1 контроля меньше уровня О, т.е. выход исследуемого контакта имеет низкий потенциал, на выходе компаратора 148 присутствует логическая единица, а на выходе компаратора 149 - логический нуль, при этом генераторы тока вырабатывают втекающий ток соответствующей величины. Если напряжение на контакте объета 5.1 контроля больше уровня 1 (высокий потенциал), на выходе компаратора 148 - логический нуль, а на выхоДе компаратора 149 - логическая единица, при этом генераторы ток

вырабатывают вытекающий ток. Если напряжение на контакте объекта 5.1 контроля находится между уровнями

О и Г

то на выходах обоих комQ 5 5

0

0

5

0

5

параторов присутствуют логические нули, генераторы тока не вырабатывают, а на входах элемента И-НЕ 157 с выходов элементов НЕ 153 и 154 появляются логические единицы, свидетельствующие о неисправности исследуемого объекта 5.1 контроля. На третий вход элемента И-НЕ 157 поступает сигнал Опрос з и в случае совпадения на входах элемента И-НЕ 157 выдается через элемент И 155 на выход сигнал, который прекращает контроль под нагрузкой, а сигнал с выхода дешифратора 151 поступает в узел 10 индикации для индикации неисправного по нагрузке выхода объекта 5.1 контроля. В случае несовпадения на входах элемента И-НЕ 157 выходной сигнал не вырабатывается и контроль продолжается . С приходом на S-вход триггера 140 сигнала Конец массива триггер 140 устанавливается в единичное состояние и открывает своим прямым выходом элемент И-НЕ 143. Вновь с начала тест-программы контроля на входы узла 13 нагрузок подаются сигналы Запись 1, которые теперь проходят через элемент И-НЕ 143 и подсчитываются на двоичном счетчике 145. При совпадении кодов$ записанных в счетчиках 144 и 145, на элементе 152 сравнения формирователь 156 одиночного импульса выделяет импульс установки в исходное состояние триггеров 139 и 140 и счетчика 145. При этом элемент И-НЕ 143 закрывается, прекращая доступ в счетчик сигналов Запись О и Запись 1, элемент И-НЕ 142 открывается, а дешифратор 151 выключается и обесточивает реле в блоке 158 коммутатора. Контакты реле размыкаются и отключают контакт объекта 5.1 контроля от генераторов тока. Сигналы Запись О и Запись 1 поступают на вход счетчика 144, где прибавляются к ранее подсчитанным, до следующего прихода сигнала Запись 1, после чего процесс контроля иод нагрузкой повторяется для следующего выходного контакта объекта 5.1 контроля. В случае, если после сравнения кодов на элементе 148 сравнения поступает сигнал Опрос до прихода сигнала Запись 1, то он проходит через от29156462330

прямым выходом триггера 139 прямого плеча триггера 184 поступает

крытый

элемент И-НЕ 158 и поступает на вход элемента И 155, выход которого сигнализирует о том, что процесс контроля под нагрузкой завершен.

Узел 14.1 контроля (фиг. 11) работает следующим образом. В исходном состоянии триггеры 184-187 и 189 находятся в нулевом состоянии. Элементы И 190 и И-НЕ 191 с открытым коллектором закрыты прямым выходом триггера 185, и второй выход узла 14.1 контроля находится в высокоимпедан- сном состоянии. При считывании тест- программы контроля из узла 8 буферной памяти вначале идет коммутационный тест и на входах элементов И-НЕ 179 и 180 присутствует разрешающий потенциал, а на входах элементов И-НЕ 181-183 - запрещающий потенциал, который также через элемент НЕ 174 подается на входы элементов И-НЕ 177 и 178. На входы узла 14.1 контроля поступают адреса контактов объекта 5.1 контроля, соответствующие входным, и сигналы Запись О, которые через открытый элемент И-НЕ 179 подаются на S-вход триггера 185 и переводят его в единичное состояние, подготавливая элементы И 190 и И-НЕ 199 с открытым коллектором к приему информации с триггера 184 через элементы И 192 и 193, элемент ИЛИ-НЕ 197 и элемент НЕ 203, кроме того, подготавливается триггер 189 к работе. По окончании коммутации формирователь 11 сигналов вырабатывает разрешающий сигнал только для элементов И-НЕ 177 и 178, дру15

20

на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 196 для сравнения с информацией на контак те объекта 5.1 контроля, которая подается на другой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 196. При несовпадении этих уровней, если контакт объекта 5.1 контроля входной, что может читься в случае замыкания, например, на шины земли или питания, сигнал несравнения поступает на D-вход триггера 189 и по приходу сигнала Опрос переводит его в единичное состояние и своим инверсным выходом триггер 189 перекрывает элемент И 190 и элемент И-НЕ 191 с открытым коллектором, переводя выход узла 14.1 контроля в высокоимпедансное состояние и предохраняя его от выхода из строя. Кроме того, триггер 189 сигнализирует о неисправности объекта 5.1 контроля по входу и подача тест-программы контроля прекращается,

25 а сигнал с выхода триггера подается для индикации неисправного контакта на соответствующий вход узла 10 индикации. Если несравнение произошло по выходному контакту, т.е. если

30 триггер 185 находится в нулевом состоянии, сигнал несравнения через элемент И-НЕ 202 выдается на выход узла 14.1 контроля для индикации неисправного выходного контакта и также для

35 останова тест-программы контроля. .В случае, если контакт объекта контроля необходимо перекоммутировать, т.е. изменить принадлежность контакта с входного на выходной или наобогие входы этих элементов подготовлены до Р°т на вход элемента НЕ 17 и, соот- выходами элементов НЕ 175 и 176. На ветственно, на входы элементов И-НЕ входы элементов И-НЕ 177 и 178 пода- 179 и 180 поступает разрешающий поются адреса и сигналы Запись 0 и тенциал. В зависимости от поступле- Запись 1, которые по совпадению пе- ния сигнала Запись О или Запись редаются на S- и R-входы триггера 184, 45 устанавливая его в единичное или нулевое состояние, которое передается на выход узла 14.1 контроля, задавая входные воздействия логического нуля

111 на входы элементов И-НЕ 179 и 180 триггер 185 устанавливается в

единичное или нулевое состояние, открывая или закрывая элементы И 190 и И-НЕ 191 с открытым коллектором, или логической единицы на вход объек- 50 Если необходимо замаскировать выход- та 5.1 контроля при условии, что он ной контакт объекта 5.1 контроля, является входным. Логическая единица т.е. не сравнивать его выходной уровень с эталонной информацией, записанной в триггере 184, на входы эле- резисторах 195, 198 и 200, п-р-п-траН755 ментов НЕ 175, И-НЕ 181 и 182 подает- зисторе 201 и задатчике 199 опорного ся разрешающий потенциал. По совпа- нанряжения. Логический нуль формиру- дению на входах элемента И-НЕ 181 ад- ется на выходе элемента И-НЕ 191 с реса и сигнала Запись О триггер открытым коллектором. Информация с 186 переводится в единичное состояформируется генератором 204 уровня логической единицы, настроенным на

5

0

на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 196 для сравнения с информацией на контакте объекта 5.1 контроля, которая подается на другой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 196. При несовпадении этих уровней, если контакт объекта 5.1 контроля входной, что может слу0 читься в случае замыкания, например, на шины земли или питания, сигнал несравнения поступает на D-вход триггера 189 и по приходу сигнала Опрос переводит его в единичное состояние и своим инверсным выходом триггер 189 перекрывает элемент И 190 и элемент И-НЕ 191 с открытым коллектором, переводя выход узла 14.1 контроля в высокоимпедансное состояние и предохраняя его от выхода из строя. Кроме того, триггер 189 сигнализирует о неисправности объекта 5.1 контроля по входу и подача тест-программы контроля прекращается,

5 а сигнал с выхода триггера подается для индикации неисправного контакта на соответствующий вход узла 10 индикации. Если несравнение произошло по выходному контакту, т.е. если

0 триггер 185 находится в нулевом состоянии, сигнал несравнения через элемент И-НЕ 202 выдается на выход узла 14.1 контроля для индикации неисправного выходного контакта и также для

5 останова тест-программы контроля. .В случае, если контакт объекта контроля необходимо перекоммутировать, т.е. изменить принадлежность контакта с входного на выходной или наобоР°т на вход элемента НЕ 17 и, соо ветственно, на входы элементов И-Н 179 и 180 поступает разрешающий по тенциал. В зависимости от поступле ния сигнала Запись О или Запис

111 на входы элементов И-НЕ 179 и 180 триггер 185 устанавливается в

ние и его инверсный выход перекрывает элемент И-НЕ 202, запрещая выдачу сигнала несравнения на выход узла 14.1 Контроля. При необходимости раз- маскирования контакта объекта 5.1 контроля совпадение происходит на входах элемента И-НЕ 182 и триггер 186 переводится в нулевое состояние, открывая элемент И-НЕ 202. При необходимости подачи на контакт объекта 5.1 контроля импульсного воздействия на вход элементов НЕ 176 и И-НЕ 183 подается разрешающий сигнал. По-приходу адреса контакта объекта 5.1 контроля, по которому необходимо подать импульсное воздействие, триггер 187 устанавливается в единичное состояние и пря- ым выходом разрешает прохождение им- п|ульсного воздействия через элемент И-НЕ 188 и далее через элемент НЕ 1J94, элементы И 192 и 193, ИЛИ-НЕ -97, HJE 203, И 190 и И-НЕ 191 с открытым коллектором на объект 5.л контроля, причем в зависимости от того, что бы- лЪ записано предварительно в триггер 184, на выходе узла 14.1 контроля формируются положительные или отрица- т|ельные импульсы, По окончании импуль- сЫого режима на R-вход триггера 187 поступает сигнал, который переводит триггер 187 в исходное нулевое состоя- н|ие, прекращая подачу импульсных воз- Действий на объект 5.1 контроля. Сиг- малы с выходов элементов НЕ 174-176 запрещают запись информации в триггер 184 в режимах коммутации, маскирования и импульсном режиме.

Формула изобретения

i

1. Многоканальное устройство тестового контроля погических узлов, Содержащее блок памяти, блок коммутации и га блоков контроля, причем первый выход 1-й группы информационнык выходов блока коммутации соединен с Входом синхронизации 1-го блока контроля, где 1 Г,т7 остальные выходы

10

ционных входов блока коммутации, у равляющий вход которого соединен с первым выходом группы информационн выходов блока памяти, информационн выходы блока памяти, кроме первого соединены с (т+1)-й группой информ ционных входов блока коммутации, п чем блок контроля содержит узел пр ема и накопления, узел синхронизац узел индикации п узлов контроля, шифратор адреса, формирователь сиг лов, причем вход синхронизации узл приема и накопления является входо

15 синхронизации блока контроля, груп информационных входов которого сое нена с группой информационных вход узла приема и накопления, группа в ходов узла синхронизации является

20 группой выходов номера тестовой пр граммы блока контроля, входы-выход узлов контроля образуют группу вхо дов-выходов блока контроля для под ключения к группе входов-выходов

25 объекта контроля, группа первых вы ходов неисправности узлов контроля соединена с первой группой входов решения узла синхронизации, первый второй и третий выходы формировате сигналов соединены соответственно первым, вторым и третьим входами з дания режима работы узлов контроля группа стробирующих входов узлов контроля соединена с первой группо выходов дешифратора адреса, отл чающееся тем, что, с целью

расширения функциональных возможно тей устройства за счет контроля р нотипных логических узлов под нагр

40 кой, (т+1)-я группа информационных выходов блока коммутации соединен с группой адресных входов блока п мяти, группа информационных входо которого является группой информа

45 ционных входов устройства, выход товности которого соединен с выход - готовности блока памяти, причем бл контроля дополнительно содержит у буферной памяти, генератор импуль30

35

i-й группы информационных выходов бло- 50 СОВ) узел нагрузок, причем группа

ка- коммутации соединены с группой информационных входов 1-го блока контроля, группа входов-выходов 1-го блока контроля является 1-й группой Входов-выходов устройства для подключения к входам-выходам 1-го объекта контроля, группа выходов номера тестовой программы 1-го блока контроля соединена с 1-1 группой информаинформационных выходов узла прием и накопления соединена с группой формационных входов узла буферной мяти, первый вход синхронизации к 55 рого соединен с выходом строба инф мации узла приема и накопления, п вый выход узла синхронизации соеди с входом разрешения записи узла бу ферной памяти, второй вход синхрон

ционных входов блока коммутации, управляющий вход которого соединен с первым выходом группы информационных выходов блока памяти, информационные выходы блока памяти, кроме первого соединены с (т+1)-й группой информационных входов блока коммутации, причем блок контроля содержит узел приема и накопления, узел синхронизации, узел индикации п узлов контроля, дешифратор адреса, формирователь сигналов, причем вход синхронизации узла приема и накопления является входом

5 синхронизации блока контроля, группа информационных входов которого соединена с группой информационных входов узла приема и накопления, группа выходов узла синхронизации является

0 группой выходов номера тестовой программы блока контроля, входы-выходы узлов контроля образуют группу входов-выходов блока контроля для подключения к группе входов-выходов

5 объекта контроля, группа первых выходов неисправности узлов контроля соединена с первой группой входов разрешения узла синхронизации, первый, второй и третий выходы формирователя сигналов соединены соответственно с первым, вторым и третьим входами задания режима работы узлов контроля, группа стробирующих входов узлов контроля соединена с первой группой выходов дешифратора адреса, отличающееся тем, что, с целью

расширения функциональных возможностей устройства за счет контроля разнотипных логических узлов под нагруз0 кой, (т+1)-я группа информационных выходов блока коммутации соединена с группой адресных входов блока памяти, группа информационных входов которого является группой информа5 ционных входов устройства, выход готовности которого соединен с выходом - готовности блока памяти, причем блок контроля дополнительно содержит узел буферной памяти, генератор импуль0

5

0 СОВ) узел нагрузок, причем группа

информационных выходов узла приема и накопления соединена с группой информационных входов узла буферной памяти, первый вход синхронизации кото- рого соединен с выходом строба информации узла приема и накопления, первый выход узла синхронизации соединен с входом разрешения записи узла буферной памяти, второй вход синхронизации которого объединен с входом синхронизации формирователя импульсов и подключен к второму выходу узла синхронизации, первая группа входов разрешения которого соединена с первой группой информационных входов узла индикации, вторая группа информационных входов которого соединена с второй группой входов разрешения узла синхронизации и с вторыми выходами неисправности узлов контроля, четвертый и пятый входы задания режима работы которых соединены соответственно с четвертым и пятым выходами формирователя импульсов и первым и вторым входами задания режима работы узла нагрузок, группа информационных входов-выходов блока контроля соединена с группой входов нагрузки узла нагрузок, группа выходов неисправности которого соединена с третьей группой информационных входов узла индикации, первый управляющий вход которого объединен с входами опроса ре- зультата контроля узлов контроля, узла нагрузок, узла синхронизации и подключен к шестому выходу формирователя импульсов, седьмой выход которого соединен с вторым управляющим вхо- дом узла индикации и входами заверше- ния цикла контроля узла нагрузок и узла синхронизации, выход завершения контроля под нагрузкой узла нагрузок соединен с третьим управляющим входом узла индикации и входом завершения контроля под нагрузкой узла синхронизации, первая группа выходов узла буферной памяти соединена с первой группой входов дешифратора адреса, с пер- вой группой входов задания режима работы формирователя импульсов и группой входов задания параметров нагрузки узла нагрузок, вторая группа выходов узла буферной памяти соединена с второй группой входов дешифратора адреса и второй группой входов задания режима работы формирователя импульсов, третья группа выходов узла буферной памяти соединена с третьей группой входов задания режима работы формирователя импульсов, второй выход формирователя импульсов соединен с входом разрешения работы генератора импульсов, выход рабочего режима которого соединен с входом блокировки работы узла синхронизации, выходы синхроимпульсов генератора Импульсов соединены с информационными входами

- Q 5 0 5 Q л 5 Q ,

5

узлов контроля, шестые входы задания режима работы которых объединены и подключены к выходу завершения работы генератора импульсов, группа входов задания режима работы которого соединена с второй группой выходов дешифратора адреса.

2.Устройство по п. 1, отличающееся тем, что узел приема и накопления содержит счетный триггер, два элемента И-НЕ и одиннадцать D-триггеров, причем информационные входы с первого по шестой D-триггеров образуют группу информационных входов узла, вход синхронизации которого соединен с первыми входами элементов И-НЕ, счетным входом счетного триггера и является выходом строба информации узла, выходы D-триггеров с первого по одиннадцатый образуют группу информационных выходов узла, прямой и инверсный выходы счетного триггера соединены соответственно с вторыми входами первого и второго элементов И-НЕ, входы синхронизации D-триггеров с первого по шестой объединены и подключены к выходу второго элемента И-НЕ, выход первого элемента И-НЕ соединен с входами синхронизации D-триггеров с седьмого по одиннадцатый, информационные входы D-триггеров с седьмого по одиннадцатый соединены соответственно с информационными входами D-триггеров с первого по пятый.3.Устройство по п. отличающееся тем, что формирователь сигналов содержит элемент задержки, шифратор, элемент НЕ, пять элементов И-НЕ, три элемента И и три RS-триггера, причем вход синхронизации формирователя соединен с входом элемента задержки, выход которого соединен с первыми входами элементов И-НЕ и элементов И, вторые входы с первого по пятый элементов И-НЕ соединены соответственно с выходами с первого по пятый шифратора, первая, вторая и третья группы входов задания режима работы формирователя соединены соответственно с первой, второй и третьей группами входов шифратора, выход элемента НЕ соединен с вторым входом первого элемента И, первый вход третьей группы входов задания режима работы формирователя соединен с входом элемента НЕ и вторым входом второго элемента И, второй

вход третьей группы входов задания режима работы формирователя соединен С вторым входом третьего элемента И, выход первого элемента И-НЕ соединен t входом первого RS-триггера, первыми входами второго и третьего RS- триггеров, выход второго элемента И-НЕ соединен с первым входом перво- to RS-триггера и вторыми входами второго и третьего RS-триггеров, выход третьего элемента И-НЕ соединен | вторым входом первого RS-триггера, входом второго RS-триггера, и третьим входом третьего RS-триггера, выход четвертого элемента И-НЕ соединен с входом третьего RS-триггера и третьими входами первого и второго RS-триггеров, выходы первого, второ- о, третьего RS-триггеров, выходы первого, второго и третьего элемен- foB И и выход пятого элемента И-НЕ Являются соответственно первым, вторым, третьим, четвертым, пятым, шестым и седьмым выходами формироватепя.

4. Устройство по п. 1,

о т л и ч аKJ щ е е с я тем, что узел синхрони- содержит два формирователя одиночных импульсов, тактовый генератор, Делитель частоты, шесть элементов Pj-HEj три D-триггера, элемент НЕ, два Элемента И, элемент задержки, два Переключателя, два RS-триггера, групп Переключателей, группу RS-триггеров, причем первая и вторая группы разрешения узла соединены с входами пер- його элемента И-НЕ, выход которого Соединен с первым входом второго элемента И-НЕ, второй вход которого объединен с входом элемента НЕ и подклю- чен к входу опроса результата контроля узла, вход завершения цикла контроля которого соединен с инверсным уходом третьего элемента И-НЕ и пер- фым входом первого RS-триггера, ин- зверсный выход которого соединен с пер йым входом первого элемента И, второй Јход которого соединен с первым входом четвертого и пятого элементов 1И-НЕ и с переключающим контактом пер- Вого переключателя, замыкающие контакты которого соединены с выходами делителя частоты, вход которого соединен с выходами тактового генератора,

выход первого формирователя одиночно- с5 ИЛИ, девять элементов И-НЕ, четыре

|го импульса соединен с входом установки в 1 первого D-триггера, прямой и инверсный выходы которого сое- цинены соответственно с вторыми входаRS-триггера, D-триггер, три элемен та И, элемент И-НЕ с открытым колл тором, генератор уровня логической единицы, причем выход первого элем

0

о 0

ми четвертого элемента И-НЕ и вторым входом первого RS-триггера, прямой выход первого RS-триггера является первым выходом узла, второй выход которого соединен с выходом первого элемента И, третий и четвертый входы которого соединены соответственно с инверсным выходом второго RS-триггеpa и прямым выходом второго D-триггера, информационные входы D-триггеров, переключающий контакт второго переключателя и переключающие контакты переключателей группы соединены с ши5 ной потенциала логического нуля, размыкающий контакт второго переключателя соединен с входом третьего элемента И-НЕ, выход которого через элемент задержки соединен с первым вхо0 дом второго элемента И, выход второго формирователя одиночного импульса соединен с вторым входом второго элемента И, выход которого соединен с R- входом первого RS-триггера, вход бло5 кировки работы узла соединен с вторым входом пятого элемента И-НЕ и S-BXO- Дом второго RS-триггера, R-вход которого соединен с выходом пятого элемента И-НЕ, выход элемента НЕ соединен с входом синхронизации третьего D-триггера, инверсный выход которого соединен с третьим входом второго элемента И-НЕ, выход которого соединен с первым входом шестого элемента И-НЕ, выход которого соединен с входом синх5 ронизации второго D-триггера, второй вход шестого элемента И-НЕ является входом завершения контроля под нагрузкой узла, замыкающие контакты переключателей группы соединены с R- входами соответствующих RS-триггеров группы, S-входы триггеров которых соединены с размыкающими контактами соответствующих переключателей группы, выход четвертого элемента И-НЕ соединен с входом синхронизации первого D-триггера, инверсные выходы RS- TpnrrepoB группы и выход четвертого элемента И-НЕ образуют группу выходов узла.

5. .Устройство по п. 1, отличающееся тем, что узел контроля содержит элемент ИЛИ-НЕ, пять элементов НЕ, элемент ИСКЛЮЧАЮЩЕЕ

ИЛИ, девять элементов И-НЕ, четыре

RS-триггера, D-триггер, три элемента И, элемент И-НЕ с открытым коллектором, генератор уровня логической единицы, причем выход первого элемен

та НЕ соединен с первыми входами первого и второго элементов И-НЕ, вторые входы которых соединены с выходо второго элемента НЕ, выход третьего элемента НЕ соединен с третьими входами первого и второго элементов И-НЕ, четвертые входы первого и второго элементов И-НЕ и первые входы с третьего по седьмой элементов И-НЕ объединены и подключены к стробирующ му входу узла,-первый вход задания режима работы узла соединен с входом второго элемента НЕ и вторыми входами пятого и шестого элементов И-НЕ, второй вход задания режима работы узла соединен с входом третьего элемента НЕ и вторым входом седьмого элемента И-НЕ, третий вход задания режима работы узла соединен с входом первого элемента НЕ и вторыми входами третьего и четвертого элементов И-НЕ, четвертый вход задания режима работы узла соединен с пятым входом второго и третьими входами третьего и пятого элементов И-НЕ, пятый вход задания режима работы узла соединен с пятым входом первого и третьими входами четвертого и шестого элементов И-НЕ, выходы первого и второго элементов И-НЕ соединены соответственно с S- и R-входами первого RS- триггера, инверсный выход которого соединен с первым входом первого элемента И, второй вход которого объединен с входом четвертого элемента НЕ и подключен к выходу восьмого элемента И-НЕ, первый вход которого является информационным входом узла, выходы третьего и четвертого элементов И-НЕ соединены соответственно с S- и R-входами второго RS- триггера, выход которого соединен с первым входом элемента И-НЕ с открытым коллектором, первым входом второ- го элемента И и с входом установки в О D-триггера, вход синхронизации которого является входом опроса результата контроля узла, первый выход неисправности которого соединен с выходом девятого элемента И-НЕ, первый вход которого объединен с информационным входом D-триггера и подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход соединен с первым входом третьего элемента И и с прямым выходом первого D-триггера, выходы пятого и шестого элементов И-НЕ соединены соответственно с. S- и R-входами

10

20

25

f5 30

35

40

0

5

тьего RS-триггера, инверсный выход которого соединен с вторым входом девятого элемента И-НЕ, выход седьмого элемента И-НЕ и шестой вход задания режима работы узла соединены соответственно с S- и R-входами четвертого RS-триггера, выход которого соединен с вторым входом восьмого элемента И- НЕ, выходы первого и третьего элементов И соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ, выход которого соединен с вторым входом второго элемента И и входом пятого элемента НЕ, выход которого соединен с вторым входом элемента И-НЕ с открытым коллектором, выход которого соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с выходом генератора уровня логической единицы и является входом-выходом узла, второй выход Неисправности которого соединен с третьими входами второго элемента И, элемента И-НЕ с открытым коллектором и инверсным выходом D-триггера, выход второго элемента И соединен с управляющим входом генератора уровня логической единицы, выход четвертого элемента НЕ соединен с вторым входом третьего элемента И.

6. Устройство по п. 1, отличающееся тем, что узел нагрузок содержит переключатель, семь элементов И-КЕ, D-триггер, RS-триггер, регистр, два счетчика, источник эталонного уровня логического нуля, источник эталонного уровня логической единицы, два компаратора, дешифратор, элемент сравнения, два элемента НЕ, одиннадцать элементов И, формирователь одиночного импульса, элемент коммутации, пять генераторов тока, причем выходы с первого по пятый элементов И соединены с первыми входами задания режима соответственно с первого по пятый генераторов тока, вторые входы задания режима с первого по пятый генераторов тока соединены с выходами элементов И соответственно с шестого по десятый, выходы генераторов тока объединены и подключены к информационному входу элемента коммутации и к первым входам первого и второго компараторов, вторые входы первого и второго компараторов соединены соответственно с выходами источника элемента уровня логического нуля и источника эталонного уровня логической единицы, выход первого компаратора соединен с первыми входами Элементов И с первого по пятый и с входом первого элемента НЕ, выход которого соединен с первым входом пер- Вого элемента И-НЕ, выход второго Компаратора соединен с первыми входами элементов И с шестого по десятый и с входом второго элемента НЕ, вы- &ОД которого соединен с вторъм входом первого элемента И-НЕ, группа входов задания параметров нагрузки узла соединена с группой информационных входов регистра, первый выход которого соединен с вторыми входами первого ii шестого элементов И, второй выход регистра соединен с вторыми входами второго и седьмого элементов И, третий выход регистра соединен с вторым :зходом третьего и восьмого элементов i, четвертый выход регистра соединен : вторыми входами четвертого и девятого элементов PI, пятый выход регист- эа соединен с вторыми входами пятого :л десятого элементов И, вход синхро- низации регистра соединен с инверсным выходом D-триггера, прямой выход которого соединен с первыми входами торого и третьего элементов И-НЕ р со стробирующим входом дешифратора, Группа информационных входов которого соединена с первой группой входов элемента сравнения и с группой разрядных выходов первого счетчика, счетный вход которого соединен с выходом второго элемента И-НЕ, второй вход которого объединен с первым входом четвертого элемента И-НЕ и подключен к выходу пятого элемента И-НЕ, первый йвход которого соединен с выходом шестого элемента И-НЕ, первые входы шестого и седьмого элементов И-НЕ явля

-

5

0

ются соответственно первым и вторым входами задания режима работы узла, вторые входы шестого и седьмого элементов И-НЕ объединены и подключены к размыкающему контакту переключения, переключающий контакт которого объединен с информационным входом D-триггера и подключен к шине потенциала логического нуля, выход седьмого элемента И-НЕ соединен с вторым входом пятого элемента И-НЕ и входом синхронизации D-триггера, вход установки

в 1 которого объединен с R-входом RS-триггера, с входом обнуления, второго счетчика и подключен к выходу формирователя одиночного импульса, вход которого соединен с выходом элемента сравнения, вторая группа входов которого соединена с группой разрядных выходов второго счетчика, счетный вход которого соединен с выходом четвертого элемента И-НЕ, второй вход которого соединен с выходом RS-триггера, S-вход которого является входом завершения цикла контроля узла, вход опроса р ез ультата контроля которого соединен с третьим входом первого элемента И-НЕ и вторым входом третьего элемента И-НЕ, выход которого соединен с первым входом одиннадцатого элемента И, выход которого является выходом завершения контроля под нагрузкой узла, выход первого элемента И-НЕ соединен с вторым входом одиннадцатого элемента И, группа выходов дешифратора соединена с группой управляющих входов элемента коммутации и является группой выходов неисправности узла, группа входов нагрузки которого соединена с группой информационных входов элемента коммутации.

43

1564623

44 Продолжение табл. i

На объект 5А контроля Фиг. 2

Оа

ЕЖЕ

Павлы Павлы

Сынервmopa9С форма-,

роватедй/fl

iU

С ума б

Haf/юкЗ

С узла 7

Сформироёателя 11

г

1.

|

Si

r

11

с

..

t

§

4

4

I

i

S5 сз.

С дешифратора 12

Сущ

Јffj№ 8

CpopMupofn- mem H

С узлаВ

На 1/зел7

Ma узлы /4.1

Шдзея№ На узлы Ш

Физ.9

На узе/110 еуз/ioitil

ла

ZOO

На OK 5 Наузел 7

ФигИ

Документы, цитированные в отчете о поиске Патент 1990 года SU1564623A1

В П Т Б ФОНД v3^!>&PT(ia I 0
SU390526A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Авторское свидетельство СССР N° 758157, кл
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 564 623 A1

Авторы

Созин Юрий Борисович

Туробов Валерий Павлович

Дворкин Владимир Ефимович

Даты

1990-05-15Публикация

1988-01-04Подача