1
(21)4716797/09
(22)06.07.89
(46) 23.06.91. Бюл. №23
(72) М.Я. Вертлиб и Ф.Г. Гордон
(53)621.391.833(088.8)
(56) Авторское свидетельство СССР
№ 1332540, кл. Н 04 В 1/Ов. 1986,1
СИГ(54) ПРИЕМНИК БИИМПУЛЬСНОГО НАЛА С ОБНАРУЖЕНИЕМ ОШИБОК (57) Изобретение относится к электросвязи и позволяет упростить приемник. Последний содержит триггеры 1,2, элементы И 3,4 и сумматор 5 по модулю два. Элемент И 3 является детектором ошибок; на один из его
входов поступает тактовая частота, а на выходе формируются импульсы ошибок. Элемент И 4 является детектором нулей; на его вход поступает инверсная тактовая частота, а на выходе элемента И 4 формируются импульсы нулевых символов. При наличии в канале связи помех, приводящих к искажениям информации, приемник обнаруживает ошибки - появление лишнего импульса и пропадание полезного импульса. Упрощение приемника достигается путем сокращения числа функциональных блоков: блока стробирования, регистра сдвига, блока сравнения, элемента ИЛИ. элемента ИЛИ- НЕ и инвертора. 2 ил.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для приема относительного биимпульсного сигнала | 1989 |
|
SU1672578A1 |
Приемник биимпульсного сигнала | 1988 |
|
SU1584111A1 |
Устройство для приема относительного биимпульсного сигнала | 1988 |
|
SU1614117A1 |
Устройство для обнаружения ошибок регенератора | 1982 |
|
SU1116548A1 |
Приемник биимпульсного сигнала | 1985 |
|
SU1282349A1 |
Адаптивный приемник относительного биимпульсного сигнала | 1988 |
|
SU1601768A1 |
Устройство для контроля дуплексного канала связи | 1983 |
|
SU1231621A2 |
Устройство передачи и приема двоичных сигналов | 1985 |
|
SU1501290A1 |
УСТРОЙСТВО ДЛЯ ПОДАВЛЕНИЯ ПОМЕХ В ЛИНИИ ПЕРЕДАЧИ БИНАРНЫХ СИГНАЛОВ | 1998 |
|
RU2142195C1 |
Устройство для приема биимпульсного сигнала | 1986 |
|
SU1372628A1 |
Г7-/
Ё
Оч
сл
00
Jb о
Фиг.1
Изобретение относится к электросвязи и может быть использовано в синхронных системах передачи информации.
Цель изобретения - упрощение приемника.
На фиг. 1 изображена структурная электрическая схема предлагаемого приемника; на фиг. 2 - временная диаграмма.
Приемник биимпульсного сигнала с обнаружением ошибок содержит первый и, второй триггеры .; 1 и 2, первый и второй элементы И 3 и 4 и сумматор 5 по модулю два.
Приемник работает следующим образом.
Передаваемая информация (фиг. 2 а) в двоичном коде кодируется на передаче би- импульсным кодом (фиг. 2 б) и поступает на информационный вход приемника биимпульсного относительного сигнала.
Первый триггер 1 сдвигает входную информацию на 0,5 тактового интервала и инвертированный сдвинутый сигнал (фиг. 2 д) поступает вместе с входной информацией (фиг. 2 г) н а вход сумматора 5 по модул ю два. На выходе сумматора 5 появляются импульсу, когда входная и сдвинутая инвертированная информация имеет разные знаки (фиг. 2 е). Напервый элемент И 3, являющийся детектором ошибок, поступает тактовая частота (фиг. 2 б) и импульсы с выхода сумматора 5 по модулю два (фиг. 2 е). На выходе элемента И 3 формируются импульсы ошибок (фиг. 2 к).
Элемент И 4 является детектором ну- лей. На его вход поступает инверсная тактовая частота (фиг. 2в) и импульсы с входа сумматора 5 по модулю два (фиг. 2е), а на выходе элемента И 4 формируются импульсы нулевых символов (фиг. 2 ж), которые ус- танааливают триггер 2 в состояние 1, а на С-вход триггера поступает инверсная тактовая частота (фиг. 2 в). Если в момент положительного перепада инверсной тактовой частоты (фиг. 2в), поступающей на С-вход триггера 2, на его входе - S не имеется блокирующего импульса, то триггер 2 устанавливается в состояние О. При этом на прямом выходе триггера 2 формируется инверсная выходная информация (фиг. 2з), а на инверсном выходе - прямая выходная информация (фиг. 2и).
При наличии в канале связи помех, приводящих к искажениям информации (искаженная информация показана пунктиром), приемник обнаруживает ошибки (первая ошибка на фиг. 2 г - появление лишнего импульса от помехи, вторая ошибка - пропадание полезного импульса от помехи).
Формула изобретения Приемник биимпульсного сигнала с обнаружением ошибок, содержащий первый и второй триггеры и первый элемент И, о т л и- чающийся тем, что, с целью упрощения приемника путем сокращения числа функциональных блоков, введены второй элемент И и сумматор по модулю два, выход которого соединен с первым входом первого элемента И и с первым входом второго элемента И, выход которого подключен к S-входу второго триггера, С-вход которого подключен к второму входу второго элемента И и к С-входу первого триггера, D-вход которого подключен к первому входу сумматора по модулю два, второй вход которого соединен с инверсным выходом первого триггера, D-вход которого является информационным входом приемника, первым и вторым тактовыми входами которого является соответственно второй вход первого элемента И и С-вход первого триггера, при этом инверсный выход второго триггера является информационным выходом приемника, выходом ошибки которого является выход первого элемента И.
cs xi
Ј
Авторы
Даты
1991-06-23—Публикация
1989-07-06—Подача